SU516036A1 - Кодирующее устройство двоичных кодов кольцевого типа - Google Patents

Кодирующее устройство двоичных кодов кольцевого типа

Info

Publication number
SU516036A1
SU516036A1 SU1964378A SU1964378A SU516036A1 SU 516036 A1 SU516036 A1 SU 516036A1 SU 1964378 A SU1964378 A SU 1964378A SU 1964378 A SU1964378 A SU 1964378A SU 516036 A1 SU516036 A1 SU 516036A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
encoder
code
Prior art date
Application number
SU1964378A
Other languages
English (en)
Inventor
Сергей Александрович Щербаков
Владимир Даниелович Паронджанов
Виктор Иванович Кузнецов
Борис Георгиевич Лукьянов
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU1964378A priority Critical patent/SU516036A1/ru
Application granted granted Critical
Publication of SU516036A1 publication Critical patent/SU516036A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)
  • Small-Scale Networks (AREA)

Description

1
Изобретение относитс  к области телемеханики и может быть использовано в устройствах кодировани , осуществл юш,их формирование и передачу кодограмм.
Известно кодирующее устройство двоичных кодов кольцевого типа, содержащее распределитель импульсов, выходы которого подключены к первой группе входов шифратора считывани , втора  группа входов которого подключа к входны1М шинам кольцевого кода , а выход к выходной шине кодограмм, шифратор записи, выходы которого подключенны к входам распределител  импульсов, а входы - к входным шинам кодовой комбинации .
Однако такие устройства могут формировать только непрерывные кодовые последовательности и не позвол ют получать кодограммы как фиксированной, так и переменной разр дности , кроме того, генерируют крайне ограниченное число кодовых последовательностей , так как они способны образовывать только одну пару кодовых колец (пр мое и инверсное кольцо).
Целью изобретени   вл етс  расширение класса решаемых задач.
Это достигаетс  тем, что в предлагаемое устройство введены триггер, два элемента «И и блок сравнени , перва  группа входов которого соединена с входами шифратора записи , втора  группа входов - с выходами распределител  импЗльсов, а выход подключен к нулевому входу триггера, единичный вход которого соединен с управл ющим входом шифратора записи и выходом первого элемепта «И, первый вход которого подключен к первой входной шине, а второй вход соединен с второй входной шиной и управл ющим входом бло.ка сравненн . Единичный выход триггеда соединен с управл ющим входом шифратора считывани  и первым входом второго элемента «И, второй вход которого подключен к третьей входной шине, а выход к управл ющему в.ходу распределител  импульсов.
На чертеже показана блок-схема предлагаемого кодирующего устройства двоичных кодов кольцевого типа.
Устройство содержит распределитель 1 импульсов , в состав которого вход т счетчик 2
и дешифратор 3; шифратор 4 считывани , перва  группа входов которого через элементы «ИЛИ подключена к входам элементов «И 6)-6п, другие входы которых соединены с входными шинами 7i-7„ кольцевого кода, а выходы через элемент «ИЛИ 8 подключены к выходной шине 9 кодограмм; шифратор 10 записи, входы которого соединены с входными шинами lli-11m кодовой комбинации; блок 12 сравнени , состо щий из
элементов «И, 13i-13г,г, выходы которых
подключены к входу элемента «ИЛИ 14, триггер 15, единичный вход которого соединен с выходом первого элемента «И 16, первый вход которого подключен к первой входной шине 17, а второй вход соединен с второй входной шиной 18; второй элемент «И 19, второй вход которого подключен к третьей входной шине 20.
Кодируюш,ее устройство двоичных кодов кольцевого типа работает следующим образом .
Перед началом работы счетчик 2 устанавливаетс  в исходное состо ние, а триггер 15 в нулевое (цепи установки в исходное состо ние счетчика 2 и триггера 15 на чертеже не показаны). Одновременно с второй входной шины 18 и третьей входной шины 20 в устройство начинают поступать тактовые импульсы с частотой формировани  кодограммы и сдвинутые относительно друг друга.
На одну из входных шин кольцевого кода подаетс  команда, определ юща  выбор кольцевого кода, а на одну из входных шин 111-11™ кодовой комбинации подаетс  команда , при помощи которой осуществл етс  выбор определенной кодовой комбинации из кодового кольца.
Работа устройства начинаетс  с момента подачи сигнала на первую входную шину 17. Этот сигнал открывает по одному из входов первый элемент «И 16, который срабатывает по первому тактовому импульсу, поступающему в устройство по второй входной шине 18. Сигнал с выхода первого элемента «И устанавливает триггер 15 в единичное состо ние и опрашивает шифратор 10 записи, на выходе которого формируетс  код в соответствии с командой, поступающей в устройство
по одной из входных шин 111-11m КОДОВОЙ
комбинации. Сигналы с выходов шифратора 10 записи поступают в распределитель 1 импульсов и устанавливают в счетчике 2 код начального состо ни , соответствующий выбранной кодовой комбинации из кодового кольца. Сигнал с единичного выхода триггера 15 по одному из входов открывает элемент «И 6i-6п шифратора 4 считывани  и второй элемент «И 19.
После окончани  тактового импульса, поступающего в устройство по второй ВХОДНОЙ
шине 18, снимаетс  сигнал с первой входной шины 17. Тактовые импульсы, поступающие в устройство по третьей входной шине 20, через второй элемент 19 подаютс  в распределитель 1 импульсов на вход счетчика 2, каждому положению которого соответствует определенный выход дешифратора 3. Выходные сигналы распределител  1 импульсов поступают на входы элементов .
В результате этого на каждом выходе элементов 5i-БП формируетс  кольцевой код в зависимости от начального состо ни  счетчика 2 и от подключени  к их входам выходов дешифратора 3. Сигналы с выходов элементов 5i-5п поступают на входы соответствующих
элементов 6i-6п, из которых срабатывает только один элемент, предварительно открытый сигналом, подаваемым на одну из входных шин 7i-7п кольцевого кода. Таким образом, из п сформированных кольцевых кодов осуществл етс  выбор только одного кольцевого кода, который в виде кодограммы , т. е. последовательности импульсов с частотой следовани , равной частоте тактовых импульсов, поступающих в устройство по
третьей входной шине 20, через элемент
«ИЛИ 8 передаетс  на выходную шину 9
кодограмм.
Разр дность передаваемой кодограммы определ етс  соответствующим подключением выходов распределител  1 импульсов к входам элементов 13i-13m, на другие входы которых поступают команды по входным шинам 111-llm кодовой комбинации. Когда выходной сигнал распределител  1 импульсов поступает на вход одного из элементов 13i-13m, на другой вход которого подана команда с соответствующей входной шины 11 кодовой комбинации, то он срабатывает по очередному импульсу, поступающему в устройство по второй входной шине 18. В результате этого на выходе элемента 14 «ИЛИ блока 12 сравнени  по вл етс  сигнал, устанавливающий триггер 15 в нулевое состо ние.
Дальнейшее поступление тактовых импульсов с третьей входной шины 20 в распределитель 1 импульсов прекращаетс , и формирование кодограммы заканчиваетс .
Таким образом, устройство способно формировать кодограммы как фиксированной, так и переменной разр дности и получить в п/2 раз больше кодовых колец или кодовых последовательностей (где п - число элементов «ИЛИ 5 шифратора 4 считывани ).

Claims (1)

  1. Формула изобретени 
    Кодирующее устройство двоичных кодов кольцевого типа, содержащее распределитель импульсов, выходы которого подключены к первой группе входов шифратора считывани , втора  группа входов которого подключена к
    входным шинам кольцевого кода, а выход к выходной шине кодограмм, шифратор записи,, выходы которого подключены к входам распределител  импульсов, а входы к входным шинам кодовой комбинации, отличающеес  тем, что, с целью расширени  класса решаемых задач, в него введены триггер, два элемента «И и блок сравнени , перва  группа входов которого соединена с входами шифратора записи, втора  группа входов соединена с выходами распределител  импульсов , а выход подключен к нулевому входу триггера, единичный вход которого соединен с управл ющим входом шифратора записи и выходом первого элемента «И, первый вход
    которого подключен к первой входной щине,
    а второй вход соединен с второй входной шиной и управл ющим входом блока сравнени , единичный выход триггера соединен с управл ющим входом шифратора считывани  и
    первым входом второго элемента «И, второй вход которого подключен -к третьей входной шине, а выход - к управл ющему входу распределител  импульсов.
SU1964378A 1973-10-11 1973-10-11 Кодирующее устройство двоичных кодов кольцевого типа SU516036A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1964378A SU516036A1 (ru) 1973-10-11 1973-10-11 Кодирующее устройство двоичных кодов кольцевого типа

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1964378A SU516036A1 (ru) 1973-10-11 1973-10-11 Кодирующее устройство двоичных кодов кольцевого типа

Publications (1)

Publication Number Publication Date
SU516036A1 true SU516036A1 (ru) 1976-05-30

Family

ID=20566028

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1964378A SU516036A1 (ru) 1973-10-11 1973-10-11 Кодирующее устройство двоичных кодов кольцевого типа

Country Status (1)

Country Link
SU (1) SU516036A1 (ru)

Similar Documents

Publication Publication Date Title
SU516036A1 (ru) Кодирующее устройство двоичных кодов кольцевого типа
SU1019639A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1462493A1 (ru) Устройство дл контрол последовательности сигналов
SU439925A1 (ru) Делитель частоты
SU1506553A1 (ru) Преобразователь частота-код
SU383042A1 (ru) Формирователь кодовых комбинаций
SU488200A1 (ru) Генератр двоичных последовательностей
SU758498A1 (ru) Формирователь длительности импульсов
SU834936A1 (ru) Делитель частоты следовани иМпульСОВ C пЕРЕМЕННыМ КОэффициЕНТОМдЕлЕНи
SU446951A1 (ru) Многодекадное пересчетное устройство
SU428411A1 (ru) Стохастический интегратор
SU785859A1 (ru) Генератор двоичных последовательностей
SU1187246A1 (ru) Устройство для формирования серий импульсов
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU504291A1 (ru) Цифровой фазовый компаратор
SU1287281A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1487154A1 (ru) Генератор кодовых последовательностей
SU465748A1 (ru) Способ фазировани при передаче информации циклическим кодом
SU558414A1 (ru) Устройство дл формировани испытательного сигнала
SU1169170A1 (ru) Преобразователь цифрового кода в частоту следовани импульсов
SU860326A1 (ru) Устройство асинхронного сопр жени цифровых сигналов
SU641658A1 (ru) Многопрограмный делитель частоты
SU563713A1 (ru) Аналого-цифровой преобразователь
SU1376083A1 (ru) Генератор потоков случайных событий
SU653743A1 (ru) Устройство декодировани