Изобретение относитс к цифровой вычислительной технике и может быть использова 1О в пересчетных устройствах с фаэоимпульсным представлением информации. Известен счетчик импульсов, содержащий генератор тактовых импуль сов, опорную чейку, входное устройство и счетные фазоимпульсные р р ды 1. Недостатком его вл етс пониженное быстродействие, обусловлено замедленным продвижением импульсов переноса. Известен также счетчик импульсо содержащий генератор тактовых импул сов, опорную чейку, входное устройство и счетные фазо-импульсные разр ды, каждый из которых содержит фазо-импульсный многоустойчивый эле мент, триггер, схему совпадени , первый вход которой соединен как с выходом многоустойчивого элемента, так и со входом установки в нуль триггера, второй вход - с единичным выходом триггера, а ее выход - со входом многоустойчивого элемента, схему выделени импульсов переноса первый вход которой соединен с выходом многоустойчивого элемента. второй вход - со входом установки в единицутриггера, а ее выход со входом установки в единицу триггера последующего фазоимпульсного разр да 2. Недостатком данного счетчика вл етс невысокое быстродействие, обусловленное нарушением возврата в исходное положение триггера, вызванным зат гиванием переднего фронта выходного импульса, формируемого в момент по влени входного импульса , из-за разрыва положительной обратной св зи с выхода многоустойчивого элемента на его вход, поскольку на один из входов схемы совпадени поступает низкий уровень с единичного выхода триггера. Целью изобретени вл етс повышение быстродействи счетчиков. Дл этого в счетчик импульсов, содержащий генератор тактовых импульсов , опорную чейку, входное устройство и счетные фазоимпульсные разр ды , каждый из которых содержит фазоимпульсный многоустойчивый элемент , триггер и блок выделени импульсов переноса, первый вход которой соединен с выходом многоустойчивого элемента и со входом установки в нуль триггера, второй вход входом установки в единицу триггера и с выходом блока выделени импульсов переноса предыдуще го фазоимпульсного разр да, а зе выход - со входом установки в ед ницу триггера последующего фазоимпульсного разр да, введен импуль сно-потенциальный вентиль, который включен между единичным выходом . триггера и входом многоустойчивог элемента, выход которого соединен через резистор со своим входом. На чертеже представлена принципиальна схема устройства. В счетчик импульсов, содержащий генератор 1 тактовых импульсов , опорную чейку 2, входное устройство 3 и счетные фазоимпульсные разр ды, каждый из которых сод жит фазоимпульсный многоустойчивый элемент 4, триггер 5 и блок б выделени импульсов переноса, первый вход которой соединен с выходо 7 многоустойчивого элемента 4 и со входом 8 установки в нуль триг гера 5, второй вход - со входом 9 установки в единицу триггера 5 и с выходом блока выделени импул сов переноса предыдущего фазоимпул сного разр да, а ее выход - со вхо дом 9 установки -в единицу три гера 5 последующего фазоимпульсного разр да, введен импульсно-потенциал ный вентиль 10, который включен между единичным выходом триггера 5 и входом многоустойчивого элеме 4, выход которого соединен через резистор 11 со своим входом. Устройство работает следующим образом. Ток зар да RC-цепочки, состо щей из резистора 12 и конденсатора 13, открывает транзистор 14, благодар чему отрицательные тактовые импул сы (ТИ) с генератора 1 тактовых импульсов не проход т Через резисто И на базу транзистора 15. Когда напр жение на конденсаторе 13 становитс равным опорному, снимаемому с резистивных делителей 16 и. 17 диод 18 открываетс , а ток зар да конденсатора 13 прекращаетс . При этом транзистор 14 закрываетс , и очередной тактовый импульс через резистор 11 открывает транзистор 15 в результате чего конденсатор 13 разр жаетс через диоды 19 и 20 и выходное сопротивление открытого транзистора 15. По окончании тактового импульса транзистора 15 закрываетс , и конденсатор 13 зар жает с вновь. С коллектора транзистора снимаетс выходной импульс, по длительнойти равный тактовому, фаза которого несет информацию о состо нии фазоимпульсного разр да. Импульс,поступающий в произвольный момент времени на счетный вход 21 триггера 22 входного устройства 3 прив зываетс к ближайшему импульсу опорной чейки 2 и со схемы совпадени 23 поступает на вход 9 установки в единицу триггера 5 первого разр да, вызыва срабатывание триггера 5 в момент окончани тактового импульса. Очереднойвыходной импульс многоустойчивого элемента 4 вызывает не только разр д конденсатора 13, но и в момент своего окончани через вход 8 установки в нуль триггера 5 возвращает его в исходное состо ние . При этом после окончани этого выходного импульса не возобновл етс работа многоустойчивого элемента 4, так как отрицательный перепад с единичного выхода триггера 5 проход через импульсно-потенциальный вентиль 10, будет продолжать удерживать транзистор 15 в открытом состо нии. Дл нормальной работы счетчика необходимо, чтобы такое удержание продолжалось в течение паузы тактовых импульсов, что обеспечиваетс выбором величины посто нной времени импульсно-потенциального вентил 10. В течение длительности последующего тактового иМпульса повторно возникает выходной импульс, который по-прежнему будет удерживать транзистор 15 в открытом состо нии, и только с его окончанием начнет зар жатьс конденсатор 13, возобновл тем самым работу многоустойчивого элемента 4. Таким образом,приход каждого счетftoro импульса приводит к задержке зарьда конденсатора 13 на врем ,равное периоду следовани тактовых импульсов , что обеспечивает переход фазо-импульсного разр да в соседнее состо ние. Благодар резистору 11 обеспечиваетс положительна обратна св зь в миогоустойчивом элементе 4, котора в те моменты, когда триггер 5 возбужден, позвол ет формировать выходные импульсы без задержки и с достаточно крутыми фронтами. Именно поэтому возможно уменьшение длительности тактовых импульсов, стало быть, и повышение быстродействи счетчика. Так как коэффициенты пересчета многоустойчивых элементов, используемых в разр дах счетчика и в опорной чейке, выбраны одинаковыми, то в случае, если разр ды счетчика, начина с первого, наход тс в конечном состо нии, импульсы на выходах схем выделени импульсов переноса возникают одновременно, причем они совпадают по в эемени с приходом импульса на вход установки в единицу триггера разр да. В результате переход разр дов счетчика из конечThe invention relates to digital computing and can be used by the OO in scaling devices with phaeo-impulse presentation of information. A pulse counter is known, which contains a clock pulse generator, a reference cell, an input device, and counting phase-pulsed rows of a row 1. Its disadvantage is a slower response rate, due to the slow progress of the transfer pulses. Also known is a pulse counter containing a clock pulse generator, a reference cell, an input device and a counting phase-pulse discharge, each of which contains a phase-pulse multistable element, a trigger, a coincidence circuit, the first input of which is connected to both the output of the multi-stable element and and with the input of the trigger set to zero, the second input with the single output of the trigger, and its output with the input of the multistable element, the transfer pulse separation circuit, the first input of which is connected to the output of the multistable element NTA. the second input is with the setup input in the trigger unit, and its output with the installation input into the trigger unit of the subsequent phase-pulse discharge 2. The disadvantage of this counter is the low speed caused by the violation of the resetting of the trigger edge of the output pulse generated in the moment of occurrence of the input pulse, due to the discontinuity of the positive feedback from the output of the multi-stable element to its input, since one of the inputs of the coincidence circuit is low level with a single output of the trigger. The aim of the invention is to increase the speed of the counters. To do this, a pulse counter containing a clock pulse generator, a reference cell, an input device, and counting phase-pulse discharges, each of which contains a phase-pulse multistable element, a trigger and a transfer pulse separation unit, the first input of which is connected to the output of the multi-stable element and to the installation input the trigger zero, the second input by the setup input into the trigger unit and with the output of the transfer pulse extraction unit of the previous phase-pulse discharge, and the output with the setup input into the trigger unit EPA subsequent discharge pulse position, momentum introduced CHO potential valve which is connected between a single output. trigger and input multi-stable element, the output of which is connected through a resistor with its input. The drawing shows a schematic diagram of the device. A pulse counter containing a clock pulse generator 1, a reference cell 2, an input device 3, and counting phase-pulse discharges, each of which contains a phase-pulse multistable element 4, a trigger 5, and a transfer pulse allocator b, the first input of which is connected to output 7 of a multi-stable element 4 and with the input 8 of the installation to zero trigger 5, the second input with the input 9 of the installation into the unit of the trigger 5 and with the output of the block of transfer impulses of the previous phase-impulse discharge, and its output with the input of the 9 -in units 5 ger three positionally subsequent discharge, introduced pulse-potential ny valve 10 which is connected between the trigger output unit 5 and the input mnogoustoychivogo Elem 4, whose output is connected through a resistor 11 to its input. The device works as follows. The charge current of an RC chain consisting of resistor 12 and capacitor 13 opens transistor 14, so that negative clock pulses (TI) from clock generator 1 do not pass through the resistor AND to the base of transistor 15. When the voltage on the capacitor 13 becomes equal to the reference removed from resistive dividers 16 and. 17, the diode 18 is opened, and the charge current of the capacitor 13 is stopped. In this case, the transistor 14 is closed, and the next clock pulse through the resistor 11 opens the transistor 15, causing the capacitor 13 to discharge through the diodes 19 and 20 and the output resistance of the open transistor 15. At the end of the clock pulse, the transistor 15 closes and . An output pulse is removed from the collector of the transistor for a duration equal to the clock pulse, the phase of which carries information about the state of the phase-pulse discharge. A pulse arriving at an arbitrary point in time at the counting input 21 of the trigger 22 of the input device 3 binds to the nearest pulse of the reference cell 2 and from the coincidence circuit 23 enters the input 9 of the installation into the first trigger unit 5 of the first discharge, causing the trigger 5 to trigger. momentum. The next output pulse of the multi-stable element 4 causes not only the discharge of the capacitor 13, but also at the moment of its termination via the input 8 of setting zero of the trigger 5 returns it to the initial state. In this case, after the end of this output pulse, the operation of the multi-stable element 4 does not resume, since the negative difference from the single output of the trigger 5 to the passage through the pulse-potential gate 10 will continue to keep the transistor 15 in the open state. For normal operation of the counter, it is necessary that such a hold continues for a pause of clock pulses, which is ensured by the choice of the value of the time constant of the pulse-potential gate 10. During the duration of the subsequent clock pulse, the output pulse reappears, which the transistor 15 will continue to hold state, and only with its termination the capacitor 13 will begin to charge, thus resuming the operation of the multi-stable element 4. Thus, the arrival of each of the five impulses of the pulse n ivodit delay zarda capacitor 13 for a time equal to the repetition period of a clock that provides a phase transition-discharge pulse to the neighboring state. Thanks to the resistor 11, positive feedback is provided in the myostable element 4, which, at those moments when the trigger 5 is energized, allows the output pulses to be formed without delay and with sufficiently steep fronts. That is why it is possible to reduce the duration of clock pulses, therefore, and increase the speed of the counter. Since the conversion factors of the multi-stable elements used in the counter bits and in the reference cell are the same, in case the counter bits, starting from the first, are in the final state, the pulses at the outputs of the transfer pulse separation circuits moreover, they coincide with each other with the arrival of a pulse at the installation input into the unit of the discharge trigger. As a result, the transition of counter bits from a finite