SU750477A1 - Преобразователь двоичного кода в троичный код 1,0,1 - Google Patents

Преобразователь двоичного кода в троичный код 1,0,1 Download PDF

Info

Publication number
SU750477A1
SU750477A1 SU782578020A SU2578020A SU750477A1 SU 750477 A1 SU750477 A1 SU 750477A1 SU 782578020 A SU782578020 A SU 782578020A SU 2578020 A SU2578020 A SU 2578020A SU 750477 A1 SU750477 A1 SU 750477A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
ternary
signal
converter
elements
Prior art date
Application number
SU782578020A
Other languages
English (en)
Inventor
Фазыл Феритович Мингалеев
Николай Трофимович Пластун
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU782578020A priority Critical patent/SU750477A1/ru
Application granted granted Critical
Publication of SU750477A1 publication Critical patent/SU750477A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Description

(54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ТРОИЧНЫЙ КОД 1, О, Т Изобретение относитс  к вычислительной технике, предназначено дл  уплотнешю информации за счет троичного кодировани  чирел и может быть использовано дл  экономии количества св зей между цифровыми блоками вычислительной системы. Известен преобразователь двоичного кода в троичный код 1, О, Т, содержащий двоичный регистр сдвига с дополнительным разр дом , элемент дифференцировани  и диоды {1 Недостаток этого преобразовател  - низкое быстродействие, вызванное последовательным принципом преобразовани . J Наиболее близким по технической сущности и схемному решению  вл етс  преобразователь двоичного кода в троичный код 1, О, 1, содержащий троичные элементы, причем перва  входна  шина преобразовател  соединен с входом отрицательного сигнала первого троичного элемента и первым входом положительного сигнала второго троичного элемента, втора  входна  шина преобразовател  соединена с входом положительного сигнала первого троичного элемента, треть  входна  шина соединена со входом положительного сигнала третьего троичного элемента, выход первого троичного элемента соединен с входами отрицательного сигнала четвертого и п того троичных элементов, выход п того троичного элемента соединен с первым и вторым входами отрицательного сигнала шестого троичноЬэ элемента. Кроме того, данный преобразователь содержит еще три троичных элемента 121. Недостаток известного преобразовател  - относительно большой объем аппаратуры. Цель изобретени  - упрощение преобразовател . Это достигаетс  эа счет того, что в нем треть  входна  шина соединена со вторым входом положительного сигнала и первым входом отрицательного сигнала второго троичного элемента, втора  входна  шина соединена со входом отрицательного сигнала третьего троичного элемента и вторым входом отрицательного сигнала второго троичного элемента, выход которого соединен со входами положительного сигнала четвертого и
п того троичных элементов, выходы которых соответстве1шо соединены с первыми входами положительного шестого и седьмого троичных элементов, выход третьего троичного элемента соединен со вторым входом положительного и первым входом отрицательного сигнала седьмого троичного элемента, выход четвертого троичного элемента соединен со вторым входом положительного сигнала шестого троичного элемента и вторым входом отрицательного сигнала седьмого .троичного элемента.
На фиг. 1 представлена блок-схема трехступенчатого преобразовател  двоичного кода в троичный код 1, О, Т; на фиг. 2 приведена временна  диаграмма работы преобразовател . Первую ступень преобразовател  составл ют первый, второй и третий троичные элементы 1-3, вторую ступень - четвертый и п тый троич1П 1е элементы 4, 5. Треть  ступень преобразовател  состоит из шестого и седьмого троичных элементов 6, 7.
Троичные элементы реализуют троичные операции, описываемые табл. 1.
Таблица 1
Укааатлю опоравдн образуют функционально полную систему логических функций и могут бьдь реализованы, например, при помоши ферритовых логических элементов.
Перва  входна  Ш1Ша X соединена с входом отрицательного сигнала первого троичного элемента I и с первым входом положительного сигнала второго элемента 2, Втора  входна  шина X 2 соединена с входом положительного сигнала первого троичного злемента 1 и с входами отрицательных сигналов второго 2 и третьего 3 троичных элементов. Треть  входна  шина Х соединена с входами положительного и отрицательного сигналов второго 2 и с входом положительного сигнала третьего 3 троичных, элементов. Выход первого 1 троичного элемента соединен с входами отрицательных сигналов четвертого 4 и п того 5 троичных элементов. Выход второго 2 троичного элемента соединен с входами положительных сигналов четвертого 4 и п того 5 троичных элементов. Выход четвертого 4 троичного элемента соединен с первым и вторым входами положительного сигнала шестого бис входом отрицательных сигналов седьмого 7 троичных элементов. Выход п того 5 троичного элемента соединен с первым и вторым входами отрицательного . сигнала шестого бис входом положительного сигнала седьмого 7 троичных элементов. Выход третьего 3 троичного элемента соединен со входами положительного и отрицательного седьмого 7 троичного элемента.
На входные шины Xi-Xj преобразовател  подаютс  кодовые комбинации в двоичной форме (по шине Xj с естественным весом 2°,
по Шине ),
по шине Ху -2
при этом на выходных шинах и Pg преобразовател  (на выходах элементов 6
и 7) по вл ютс  кодовые комбинации в троичной форме (по шине Pj с естественным весом 3°, по шине Tg ) однозначно соответствуюшие входной комбинации сигналов . При подаче двоичного кода на шину Х
5 преобразовател  1 представл етс  сигналом положительной по.11 рностй, а О - отсутствием сигнала. При подаче двоичного кода на шины Х преобразовател  1 представл етс  сигналом положительной пол р0 ности, а О - сигналом отрицательной пол рности .
Система тактового питани  схемы преобразовател  трехфазна , при этом входна  кодова  комбинаци  сигаалов на Ш1шы элементов 1-3 поступает через три фазы (один такт) передачи информации по элементам схемы (фиг. 2).
На фиг. 2 используютс  следующие условные обозначени ;
импульсы трехфазного
JL источника питани  -- считывание О -1-запись ЧГ-А- считывание +Г
-Г запись считывание -Г
Тактовым импульсом первой фазы считываетс  информаци  с троичных элементов 6 и 7, второй фазы - троичных элементов 1-3, а третьей фазы - с троичных элементов 4 и 5. Импульсы поступают на шины Xi -Xj элементов 1-3 во врем  тактового импульса первой фазы.
Информаци  из трех двоичных разр дов переводитс  в два троичных разр да согласно табл. 2. Функционирование преобразовател  в соответствии с входной комбинацией (000) осуществл етс  следующим образом (временна  диаграмма на фиг. 2). Тактовым импульсом первой фазы первого такта согласно логике работы троичного элемента, записанной в табл. 1, отрицательны -сигнал со входной шины Xg преобразовател  передаетс  на вход отрицательного сигнала элемента 3, а со входной шины Х - на первый вход отрицательного сигнала элемента 2 и на вход положительного сигнала элемента 3; импульсом второй фазы отрицатель ный сигнал с элемента 2 передаетс  на вход положительного сигнала элемента 4; импульсом третьей фазы положительный сигнал с эл мента 4 передаетс  на вход положительного сигнала элемента 6.
Импульсом первой фазы второго такта положительный сигнал с элемента 6 поступает на выход преобразовател , образу  выходную комбинащсо (01), соответствующую входной комбинации (000).
Аналогично происход т преобразовани  последующих входных комбинаций, прн этом на выходах Г и Г сигналу положительной
пол рности соответствует код 1, а сигналу отрицательной пол рности - код .
Использование предлагаемого преобразовател  двоичного кода в троичньш код 1, О, Т, обеспечивает по сравнению с известными

Claims (2)

  1. техническими решени ми упрощение преобразовател  (сокращение объема аппаратуры преобразовател  на 3 трюичных элемента) и повышение надежности преобразовател . Формула изобретени  Преобразователь двоичного кода в троичный код 1, О, 1, содержащий троичные элементы, причем перва  входна  шина преобразовател  соединена с входом отрицательного сигнала первого троичного элемента и первым входом положительного сигнала второго троичного элемента, втора  входна  шина преобразовател  соединена с входом положительного сигнала первого троичного элемента, треть  входна  шина соединена со входом положительного сигнала третьего троичного элемента, выход первого троичного элемента соединен с входами отрицательного сигнала четвертого и п того троичных элементов, выход п того троичного элемента соединен с первым и вторым входами отрицательного сигаала шестого троичного элемента, отличающийс  тем, что, с целью упрощени  преобразовател , в нем треть  входна  шина соединена со вторым входом положительного сигнала и первым входом отрицательного сигнала второго троичного элемента, втора  входна  шина соединена со входом отрицательного сигнала третьего троичного элемента и вторым входом отрицательного сигнала второго троичного элемента , выход которого соединен со входами положительного сигнала четвертого и п того троичных элементов, выходы которых соответстве1шо соединены с первыми входами положительного сигнала шестого и седьмого троичных элементов, выход третьего троичного элемента соединен со вторым Входом положительного и первым входом отрицательного сигнала седьмого троичного элемента, выход четвертого троичного элемента соединен со вторым входом положительного сигнала шестого троичного элемента и вторым входом
    отрицательного сигнала седьмого троичного элемента.
    Источники ниформации, прин тые во внимание при экспертизе
    Г. Авторское свидетельство СССР № 411449, 5 - - - Можайского, 1970, с. 186-187, кл. Q 06 F 5/02, 1974.рис. 4-60.
    7504778
  2. 2. Соколов Т. Н., Васильев Ф. А. Ферритовые логические элементь и узлы информационных систем Л., Ленинградска  военна  инженерна  краснознаменна , академи 
SU782578020A 1978-02-09 1978-02-09 Преобразователь двоичного кода в троичный код 1,0,1 SU750477A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782578020A SU750477A1 (ru) 1978-02-09 1978-02-09 Преобразователь двоичного кода в троичный код 1,0,1

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782578020A SU750477A1 (ru) 1978-02-09 1978-02-09 Преобразователь двоичного кода в троичный код 1,0,1

Publications (1)

Publication Number Publication Date
SU750477A1 true SU750477A1 (ru) 1980-07-23

Family

ID=20748162

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782578020A SU750477A1 (ru) 1978-02-09 1978-02-09 Преобразователь двоичного кода в троичный код 1,0,1

Country Status (1)

Country Link
SU (1) SU750477A1 (ru)

Similar Documents

Publication Publication Date Title
US4079372A (en) Serial to parallel converter
SU750477A1 (ru) Преобразователь двоичного кода в троичный код 1,0,1
SU741261A1 (ru) Преобразователь троичного кода 1,0,1 в двоичный код
SU773615A1 (ru) Преобразователь троичного кода 1,0,1 в двоичный код
US4387341A (en) Multi-purpose retimer driver
SU822172A1 (ru) Преобразователь двоично-дес тичногоКОдА B КОд ВОСьМиСЕгМЕНТНОгОиНдиКАТОРА
SU857976A1 (ru) Двоичный сумматор
SU796838A1 (ru) Преобразователь двоичного кодаВ ТРОичНый КОд 1,0,1
SU1285602A1 (ru) Устройство формировани блочного балансного троичного кода
JPS60180338A (ja) 並直列変換方式
SU918945A1 (ru) Двоичный сумматор
SU640435A1 (ru) Устройство дл преобразовани двоичного кода в квазитроичный
JPS6255737B2 (ru)
SU750479A1 (ru) Шифратор троичного кода 1,0,1
SU1078619A1 (ru) Устройство дл выполнени функции Вебба на троичных ферритовых элементах
SU1078423A1 (ru) Преобразователь троичного кода 1,0,1 в двоичный код
SU692091A1 (ru) Реверсивный п-разр дный счетчик импульсов
SU1109911A1 (ru) Делитель частоты следовани импульсов
SU1403371A1 (ru) Преобразователь перемещени в код
SU1244795A1 (ru) Преобразователь временных интервалов в цифровой код
SU1132365A1 (ru) Устройство дл выполнени операции "логическа равнозначность" на феррит-ферритовых троичных элементах
RU2029431C1 (ru) Преобразователь кодов
SU1125620A1 (ru) Дешифратор двоичного кода
SU1181154A1 (ru) Шифратор троичного кода
SU1405110A1 (ru) Реверсивный счетчик импульсов