SU748504A1 - Storage - Google Patents

Storage Download PDF

Info

Publication number
SU748504A1
SU748504A1 SU772487945A SU2487945A SU748504A1 SU 748504 A1 SU748504 A1 SU 748504A1 SU 772487945 A SU772487945 A SU 772487945A SU 2487945 A SU2487945 A SU 2487945A SU 748504 A1 SU748504 A1 SU 748504A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
control unit
register
inputs
Prior art date
Application number
SU772487945A
Other languages
Russian (ru)
Inventor
Эмилия Николаевна Гладких
Геннадий Алексеевич Гуленков
Антонин Иванович Лапшин
Original Assignee
Предприятие П/Я А-1001
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1001 filed Critical Предприятие П/Я А-1001
Priority to SU772487945A priority Critical patent/SU748504A1/en
Application granted granted Critical
Publication of SU748504A1 publication Critical patent/SU748504A1/en

Links

Landscapes

  • Read Only Memory (AREA)

Description

(54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО Изобретение относитс  к области автоматики и вычислительной техник и может быть использовано в устройствах вычислительной техники,например в ЦВМ. Известны запоминающие устройства структура которых позвол ет производить считывание переменных массивов информации. Одно из известных запоминающих устройств 1 содержит блок накопител , рейистры адреса,чётного и нече ного байтов, блок формировател , коммутаторы приема, четного и нечетного байтов, коммутаторы записи четного и нечетного байтов, блок управлени . Запись информации э таком уст ройстве осуществл етс  либо четным, либо нечетным байтом. Недостатком этого устройства  вл етс  отсутствие в нем отдельно регистра записи и регистра числа, что не позвол ет осуществить при перезаписи частичное занесение новой инфор мации, а также то, что в таком запоминающем устройстве нельз  работать с форматами слов более двух байтов, а также несколькими словами. Наиболее близким техническим решением к данному изобретению  вл етс запоминающее устройство 2 , содержащее регистр записи, выход которого соединен с первым входом блока управлени , регистр адреса, первый выход которого соединен со входом дешифратора слова, второй выход - со входом дешифратора байтов, а третий выход со входом блока признака режима, выход которого подключен ко второму входу блока управлени , выход дешифратора байтов подключен ко входу блока выбора формата, выход которого соединен с т ретьТйм входом лок а управлени , выход которого подключен ко входу формирователей разр дных токов, выходы которых соединены со входами накопител , выходы накопител  соединены со входами усилителей считывани , выходы которых подключены ко входам регистра числа. Недостйтками известного запоминающего устройства  вл етс  невозможность частичного изменени  информации в цикле перезаписи и невозможности работы с несколькими словами. Целью изобретени   вл етс  расширение функциональных возможностей устройства за Счет частичного изменени  информации в цикле перезаписи(54) STORAGE DEVICE The invention relates to the field of automation and computing techniques and can be used in computing devices, for example, in digital computers. The storage devices are known whose structure allows reading variable arrays of information. One of the known storage devices 1 comprises a storage unit, address reistors, even and odd bytes, a generator unit, reception switches, even and odd bytes, even and odd byte recording switches, and a control unit. The recording of information from such a device is either an even or an odd byte. A disadvantage of this device is the lack of a separate register of the register and the number register, which does not allow for the partial rewriting of new information, as well as the fact that such a memory device cannot work with word formats more than two bytes, as well as several words . The closest technical solution to this invention is a memory device 2 containing a record register, the output of which is connected to the first input of the control unit, the address register, the first output of which is connected to the input of the word decoder, the second output to the input of the byte decoder, and the third output the input of the mode indicator, the output of which is connected to the second input of the control unit, the output of the byte decoder is connected to the input of the format selector, the output of which is connected to the three current inputs of the control box od which is connected to an input of the discharge current, the outputs of which are connected to the inputs of the accumulator, the accumulator outputs are connected to the inputs of the read amplifiers whose outputs are connected to inputs of the register number. The disadvantages of the known memory device are the impossibility of partially changing the information in the rewriting cycle and the impossibility of working with several words. The aim of the invention is to expand the functionality of the device due to the partial change of information in the rewriting cycle

Claims (2)

. Формула изобретени  Запоминающее устройство, содержащее регистр записи, выход которого со единен с первым входом блока управлени , регистр адреса, выход которого соединён со входом дешифратора слова, второй выход -,со-входом дешифратора байтов, а третий выход ро входом блока признака режима, вы|:од которого подключен ко второму вхр ду блока управлени , выход дешифратора байтов подключен ко входу блока выбора формата, выход которого соединен с третьим входом блока управлени , выход которого подключен ко входу формировател  разр дных токов, выход которых соединён со входом накопител , выходы накопител  соединены со входами усилителей считывани , выходы которых подключены ко входам регистра числа, отличающеес  тем, что, с целью расширени  функциональных возможностей устройствза засчет частичного изменени  информации в цикле перезаписи и одновременной работы с несколькими словами , выход дешифратора слова подключен к четвертому входу блока управлени , а выход регистра числа к п тому входу блока управлени . Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР , кл. G 11 С 7/00, 1974. . The invention contains a memory device containing a record register, the output of which is connected to the first input of the control unit, the address register, the output of which is connected to the word decoder input, the second output is, the byte decoder input, and the third sign of the mode sign, you |: one of which is connected to the second inlet of the control unit, the output of the byte decoder is connected to the input of the format selector unit, the output of which is connected to the third input of the control unit, the output of which is connected to the input of the bit generator The bridges, the output of which is connected to the input of the accumulator, the outputs of the accumulator are connected to the inputs of the read amplifiers, the outputs of which are connected to the inputs of the number register, characterized in that in order to expand the functionality of the device by partially changing information in the rewriting cycle and simultaneously working with several words, the output of the word decoder is connected to the fourth input of the control unit, and the output of the number register to the fifth input of the control unit. Sources of information taken into account in the examination 1. The author's certificate of the USSR, cl. G 11 C 7/00, 1974. 2.Отчет МРП Оперативна  пам ть ЕС-1050, 1969 (прототип).2. Report MRP Operational Memory EC-1050, 1969 (prototype).
SU772487945A 1977-05-20 1977-05-20 Storage SU748504A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772487945A SU748504A1 (en) 1977-05-20 1977-05-20 Storage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772487945A SU748504A1 (en) 1977-05-20 1977-05-20 Storage

Publications (1)

Publication Number Publication Date
SU748504A1 true SU748504A1 (en) 1980-07-15

Family

ID=20709803

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772487945A SU748504A1 (en) 1977-05-20 1977-05-20 Storage

Country Status (1)

Country Link
SU (1) SU748504A1 (en)

Similar Documents

Publication Publication Date Title
DE3583573D1 (en) DIGITAL MEMORY ARRANGEMENT WITH DOUBLE ACCESS.
SU748504A1 (en) Storage
JPS556957A (en) Multiplex parallel-serial conversion system using memory
SU962821A1 (en) Digital register of pulse signal shape
SU959159A1 (en) On-line storage
KR970029070A (en) First-in, first-out memory device with different size of input / output data and method
JPS5758280A (en) Method for making memory address
SU1104582A1 (en) Storage
SU587510A1 (en) Rapid-access storage with information protection
SU1163358A1 (en) Buffer storage
SU637869A1 (en) Permanent storage
SU1112368A1 (en) Device for processing information
SU866577A2 (en) Analogue storage
SU765881A1 (en) Analogue storage
SU1173446A1 (en) Storage
SU474844A1 (en) Memory device
SU955056A1 (en) Microprogram control device
SU1010653A1 (en) Memory device
SU947866A1 (en) Memory control device
SU1524094A1 (en) Buffer storage
SU781974A1 (en) Storage
SU875471A1 (en) Self-checking storage
SU705450A1 (en) Microprogram control apparatus
JPS5748149A (en) Memory device
SU1040526A1 (en) Memory having self-check