SU744934A1 - Цифровой синтезатор частот - Google Patents

Цифровой синтезатор частот Download PDF

Info

Publication number
SU744934A1
SU744934A1 SU782570624A SU2570624A SU744934A1 SU 744934 A1 SU744934 A1 SU 744934A1 SU 782570624 A SU782570624 A SU 782570624A SU 2570624 A SU2570624 A SU 2570624A SU 744934 A1 SU744934 A1 SU 744934A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
frequency
adder
trigger
Prior art date
Application number
SU782570624A
Other languages
English (en)
Inventor
Степан Степанович Катушонок
Станислав Станиславович Шушкевич
Original Assignee
Белорусский государственный университет им. В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Белорусский государственный университет им. В.И.Ленина filed Critical Белорусский государственный университет им. В.И.Ленина
Priority to SU782570624A priority Critical patent/SU744934A1/ru
Application granted granted Critical
Publication of SU744934A1 publication Critical patent/SU744934A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

(54) ЦИФРОВОЙ СИНТЕЗАТОР ЧАСТОТ
1
Изобретение относитс  к области радиотехники и может быть использовано в различных устройствах лннеаризации или масштабировани , где необходимо наличие сетки стабилизированных частот.
Известны синтезаторы частоты, основанные на принципе сложени  несовпадающих последовательностей импульсов (IJ.
Недостатком синтезатора  вл етс  недостаточно широкне функцнональные возможности .
Наиболее близким по технической сущности  вл етс  цифровой синтезатор частот, содержащий последовательно соединеиные генератор тактовых импульсов, блок опорных частот, сумматор, управл ющие входы которого подключены ко входам устройства, и блок нормализации 2.
Однако известный синтезатор частоты обладает недостаточно широкими функцноиальными возможност ми.
В случае построени  цифрового синтезатора по принципу последовательного синтеза средн   частота на выходе сумматора соответствует цифровому коду на его управл ющих шинах. При этом во всех известных цифровых синтезаторах управление частотой
осуществл етс  цифровым кодом, соответствующим положительным числам, что позвол ет получить совокупность частот, расположенных на оси частот только справа от нулевой точки. При решении же целого 5 р да задач необходимо наличие сетки частот, соответствующих как положительным, так и отрицательным числам. Примером такой задачи может служить устройство кусочнолинейной аппроксимации функции. Эта задача обычно решаетс  путем преобразовани  10 значений функции во временные материалы с последующим их заполнением частотами, значени  которых наход тс  в соответствии с наклонами аппроксимирующих отрезков пр мых. С помощью известных синте.заторов возможна аппроксимаци  только монотонно
15 возрастающих функций, так как аппроксимаци  ее убывающих участков может быть осуществлена только при наличии эквивалента отрицательной частоты.
20 Целью изобретени   вл етс  расигирение области синтезируемых частот.
Поставленна  цель достигаетс  тем, что предлагаемый цифровой сннтс агор частот содержит триггер, первый н второй элементы
И, элемент НЕ, вход которого соединен с выходом сумматора н с первым входом первого элемента И, второй вход которого подкаючен к первому входу задани  режима, выход элемента НЕ подключен к входу сброса триггера, счетный вход которого подключен к выходу генератора тактовых импульсов, а выход соединен с первым входом второго элемента И, второй вход которого подключен к второму входу задани  режима, БЫХОДЫ первого и второго элементов И  вл ютс  выходами устройства.
На фиг. 1 представлена схема предлагаемого синтезатора; на фиг. 2 - временна  диаграмма.
Синтезатор содержит сумматор 1, элементы И 2 и 3, элемент НЕ 4, триггер 5, блок 6 опорной частоты и генератор импульсов 7.
Синтезируе.ма  частота, задаваема  цифровым кодом на управл ющих шинах сумматора , должна находитьс  в соответствии с общеприн тым в вычислительной технике представлением чисел в цифровом коде, т. е. положительные числа (в том числе к ноль) представл  отс  в пр мом коде с прис;воением знаковому разр ду значени  «О, а отрицательные числа представл ютс  в дополнительном коде с присвоением знаковому разр ду значени  «1.
Синтезатор работает следующим образом.
Дл  простоты рассуждений количество частот, участвлгющих в синтезе (опорные частоты), прин то равным четырем, а их значени  наход тс  в соответствии с двоичным кодом. В общем случае количество опорных частот может быть сколь угодно большим , а их значени  могут находитьс  в соответствии с любым другим кодом (например, 4вои чно;дес тичным). Опорные частоты
t
it и ifi
(фиг. 1) подаютс  соответст16 венно. На управл ющие входы сумматора подаетс  соответствующий управл ющий двоичный код.
Тактова  частота fg изображена на временной д1,иаг|эамме (фиг. 2, а), а onopHiiie
, и J|- приведены на диагчастоты Ь . раммах 26, 2 в; 2ги2д соответственно. РассмотрМ.м конкретный случай, когда на шины управлени  подаетс  код 1011. Если знак частоты положительный, то на нижний вход элемента И 2 подаетс  разрешающ,ий
уровень логической «1 и на выходе устройства «Выход + будет последовЁтельность импу.льсов, изображенна  на диаграмме 2 е. Средн   частота этих импульсов соответствует двоичному коду, подаваемому
на шины управлени . Если знак частоты отрицательный, то разрешающий уровень подаетс  на нижний по схеме вход элемента И 3. fla вход «уст. О триггера 5 подаетс  последовательность, изображенна  на диаграмме 2 е. На выходе триггере 5 при .чтом
будет последовательность, изображенна  на диаграмме 2 ж. Эта последовательность поступает на «Выход - устройства. Сре, н   частота этих импульсов соответс1:э-,е дополнительному коду числа, подавае / на щины управлени , т. е. соответс/ - / отрицательному числу, отображеннс:-;:у - - кодом.
Формула ui-o б per г нал
Цифровой cf-штезатпр частот, содеьжащий последователько соединеннее -енератор
тактовых ИМГ1уЛ.ЬСОВ, блок опорных - г-о;и сумматор, управл ющие входы ко-ог ч подключены ко входам устройстн : чающийс  тем, что, с и.елью расшир.--.,:. области синтезируемых частот, в неге ввс..етриггер , первый и второй элемг.в мент НЕ, вход которого соединен с зыходо:д сумматора и первым входом первого v.::
0 мента И, второй вход которого подх,л:ичеь к первому входу задани  режима сик.:-,атора , выход элемента НЕ под отючен к exf-vay сброса триггера, счетньи вход которого подключен к выхо.Г:,у 1енератора тактовых импульсов , а выход соединен с .м входом BTOpoiO элемента И, второй вход ;(оторого подключен к второму входу задани  режима синтезатора, выходы первого и второго элегйентов И  вл ютс  выходами устройстваИсточники ,
0прин ть::е во внима ;иг ); -кггфп1 .Котов Б. С. Синтез if rih i- --т, ванные на сложении иииульсных последс-зе тельностей. « адиотехнмкз, т. 26, N° 5, 1971, с. 64-68.
2.Катушенок С. С. :-i Пожитных В. К. Цифровой синтезатор частот. «.4втометоч- № 2, 1976, с. 87 (прото-п-т). Ж
Jnnn-n n JLJULJLJLLJLJLJL
fe/
n
JUUUi ШШЯЖШШ1Ш1 1Ш1Ш11ИиШ1и1Ж

Claims (1)

  1. Цифровой синтезатор частот, содержащий последовательно соединенные ге з тактовых импульсов, блок опорных и сумматор, управляющие входы г подключены ко входам устройства, ' чающийся тем, что, с целью pact области синтезируемых частот, в него ъ триггер, первый и второй элемен'· '' мент НЕ, вход которого соединен с выходом сумматора и первым входом псргмента И, второй вход которого η к первому входу задания режиг. тора, выход элемента НЕ подключен к входу сброса триггера, счетный вход которого подключен к выходу генератора тактовых импульсов, а выход соединен с первым входом второго элемента И, второй вход которого подключен к второму входу задания режима синтезатора, выходы первого и второго элементов И являются выходами устройства.
SU782570624A 1978-01-09 1978-01-09 Цифровой синтезатор частот SU744934A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782570624A SU744934A1 (ru) 1978-01-09 1978-01-09 Цифровой синтезатор частот

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782570624A SU744934A1 (ru) 1978-01-09 1978-01-09 Цифровой синтезатор частот

Publications (1)

Publication Number Publication Date
SU744934A1 true SU744934A1 (ru) 1980-06-30

Family

ID=20744899

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782570624A SU744934A1 (ru) 1978-01-09 1978-01-09 Цифровой синтезатор частот

Country Status (1)

Country Link
SU (1) SU744934A1 (ru)

Similar Documents

Publication Publication Date Title
GB1499565A (en) Scanning system for digital analogue converter
SU744934A1 (ru) Цифровой синтезатор частот
US3435193A (en) Analog-digital hybrid divider apparatus
GB1480527A (en) Frequency/digital conversion means
SU815862A1 (ru) Частотный дискриминатор
SU748436A1 (ru) Делительное устройство
SU580647A1 (ru) Делитель частоты с дробным коэффициентом делени
SU661813A1 (ru) Перестраивающий делитель частоты
SU732884A1 (ru) Синусно-косинусный функциональный преобразователь
SU790099A1 (ru) Цифровой умножитель частоты следовани импульсов
SU661773A1 (ru) Устройство дл преобразовани кодов в частоту
SU788386A2 (ru) Управл емый делитель частоты
SU636795A1 (ru) Способ преобразовани фазоимпульсного кода в напр жение
SU984057A1 (ru) Делитель частоты импульсов
SU898447A1 (ru) Устройство дл возведени в квадрат
SU575771A2 (ru) Преобразователь напр жени в код
SU877581A1 (ru) Функциональный генератор ступенчатого напр жени
SU1383495A2 (ru) Делитель частоты с дробным коэффициентом делени
SU1117621A1 (ru) Генератор дискретных базисных функций
SU721913A2 (ru) Преобразователь переменного напр жени в цифровой код
SU611205A1 (ru) Преобразователь пр мого последовательного кода в дополнительный
SU1051693A1 (ru) Цифровой генератор инфранизких частот
SU1596446A2 (ru) Цифровой умножитель частоты следовани периодических импульсов
SU970706A1 (ru) Счетное устройство
SU1367153A1 (ru) Делитель частоты с дробным коэффициентом делени