Изобретение относитс к вычислитель ной технике, в частности к частотно-импульсным вычислительным устройствам. Известен частотно-импульсный функци напьньй преобразователь, воспроизвод щ тригонометрические функции и построенный на основе двух двоичных умножителеЙ1 охваченных отрицательной обратной св зью 1 . Указанный преобразователь обладает сравнительно низким быстродействием Наиболее близким к изобретению по технической сущности вл етс синуснокосинусный функциональный преобраэоват-епъ; содержащий два преобразовател код-частота, охваченньк отрицательной обратной св зью, причем каждый преобразователь содержит счетчик результата соединенный- группой элементов . Кроме того, имеетс также регистр аргу мента и развертывающий счетчик, соединенные с блоком сравнени ми. Недостатком такого преобразовател вл етс сравнительно низкое быстродействие , обусловленное спецификой работы частотно-импульсных вычислительных yciv ройств. Цель изобретени - повьшение быстродействи . Поставленна цель достигаетс тем, что в синусно-косинусный функциональньй преобразователь, содержащий регистр аргумента , выходы которого соединены с первой группой аходов блока сравнени , втора группа входов которого соединена с первой группой выходов развертьшающего счетчика, вход которого соединен с первым вьрсодом генератора тактовых импульсов , два основных преобразовател код-частота, хаждый из которых содержит счетчик результата и группу элементов И-ИЛИ, причем выходы счетчика результата соединены с первыми входами элементов И-ИЛИ группы, вторые входы которых соединены с второй группой выходов развертывающего сче гчика, вькоды sneVieHTOB И-ИЛИ группы первого и второго основных преобразоватепей код-частота через соответствующие элементы И блокировки соединены соответственно с первыми входами счетчиков результата второго и первого основных преобразователей код-частота, управ юшие входы которых соединены с вькодами блока управпеш1Я и установки начальных условий, управл ющие входы элементов И блокировки соединены с первым выходом блока сравнени , введены два дополнительных преобразовател код-частота, каждый из которых содержит счетчик результата, группу элементов И-ИЛИ и группу элементов И, причем вьосоДы старши-х и млад ших разр дов счетчика результата соединены соответственно с первыми аходами элементов И группы и элементов И-ИЛИ группы, выходы элементов И-ИЛИ группы и элементов И группы первого и второго дополнительных преобразователей кодчастота через соответствующие дополнительные элементы И блокировки соединены соответственно со вторыми входами счетчика результата второго и первого основных преобразователей код-частота, в каждый из основных пpeoбpaзoвaтeл9й код-частота введена группа элементов И, причем вькоды старших разр дов счетчика результата соединены с первыми вх дами элементов И группы, вторые входы элементов И групп обоих основных и дополнительных , преобразователей код-частота соединены со вторым выходом генератора тактовьгх импульсов, выходы элементов И группы первого и второго основных преобразователей код-частота через соответствующие элементы И блокировки соединены с первыми аХодами счет чика результата соответственно второго и первого основных преобразователей кодчастота , вторые входы элементов И-ИЛИ группы o6ovt.x дополнительных преобразователей код-частота соединены с соответ ствующими выходами развертывающего счетчика, выходы переноса счетчика результата первого и второго основных пре образовател ей код-частота соединены соответственно со входами счетчиков резул тата первого и второго дополнительных прробразователей код-частота, управл ющие входы дополнительных элементов И блокировки соединены со вторым выходом блока сравнени . На чертеже изображена структурна схема предложенного устройства. Схема содержит регистр 1 аргумента, лок 2 сравнени , развертьшающий счет ик 3, генератор 4 тактовьгх импульсов, лок 5 управлени и установки начальных условий, основные преобразователи 6 и 7 код-частота {точного отсчета), дополнительные преобразователи 8 и 9 кодчастота (грубого отсчета)J старшие 1О и 11 н младшие 12 и 13 разр ды счет чиков результата, группы элементов 14-17 И, группы элементов 18-21 И-ИЛИ элеме.нты 22 И блокировки, дополнитальные элементы 23 И блокировки. Преобразователи код-частота выполнены по двухат.счеггной многосимвольной схеме. При подаче импульсов тактовой частоты на вход развертьюающего счетчика 3 и на аходы элементов 14-17 И групп в счетчиках результата начинаетс стечет значений функций. Работа преобразовател может быть описана системой дифференциальных уравнений 1-го пор дка: где код счетчика результата, пер- . - вого преобразовател код-частота; код счетчика результата второго преобразовател код-частота; 5 - частота генератора тактовьгх импульс ОБ J ; 11 - разр дность кодов аргумента и функции. Решэние данной системы дифференциальных уравнений при условии, что в начальный момент времени в счетчиках результа -а первого и второго преобразователей кодчастота занесены числа соответственно О и 1, имеет вид: ( fr ( При равенстве кодов в регистре аргумента в развертывающем счетчике блок сравнени вьщает сигнал, который прерывает цепь обратной св зи между преобразовател ми код-частота. При этом коды в счетчиках результат соответствуют значени м синуса и коси- нуса аргумента, записанного в регистре . Преобразователь работает следующим образом, Предварительно с помощью блока 5 осуществл етс начальна установка счет чиков результата основных и дополнительньгк преобразователей код-частота. Затем на регистр 1 аргумента записьюа- етс двоичный код аргумента X, после че го включаетс генератор 4 тактовых импульсов . Дальнейша работа устройства проходит в. два этапа. На первом этапе - этапе обработки грубого отсчета (ГО) - многосимвольны частотно-импульсные последовательности с выходов основных, и дополнительньр. преобразователей код-частота поступают соответственно на первые и вторые аходы счетчиков результата основных преобразователей код-частота. Обработка ГО заканчиваетс по сигналу с блока 2 сравнени при совпадении кодов в развертывающем счетчике 3 и в старших разр дах регистра 1 аргумента. По этому сигналу отключаютс вторые аходы сч-атчиков результата основньк преобразователей код-частота с помощью элементов 23 И и начинаетс второй этап этап обработки точного отсчета (ТО), При этом работают только преобразователи 6 и 7, Работа. устройства зак,анчиваетс по сигналу с- блока сравнени при совпадении кодов в развертьюающем счетчике и в младши.х разр дах регистра 1 аргумента , В результате в счетчиках результата имеетс синус X и косинус X. Таким образом, данный преобразовавт ель обладает большим быстродействием примерно при тех же затратах оборудова . ни , вследствие чего значительно расшир етс область применени предлагаемых .преобразователей. зобретени о р м у п а Синусно-косинусный функциональный Преобразователь, содержащий регистр аргумента , выходы которого соединены с первой группой входов блока сравнени , втора группа аходов которого соединена с первой группой выходов развертывающего счетчика , аход которого соединен с первым выходом генератора тактовых ик пульсов, два основных преобразовател код-частота, каждый но. которых содержит счетчик результата и группу элементов И-ИЛИ, причем выходы счетчика результата соединены с первыми аходами элементов И-ИЛИ группы, вторые аходы которых соединены с второй группой выходов развертывающего счетчика выходы элементов И-ИЛИ группы первого и второго основных преобразователей кодчастота через соответств тошие элементы И блокировки соединены соответственно с первыми входами счетчикрв результата второго и первого основных преобразователей код-частота, управл ющие аходы которых соединены с выходами блока управлени и установки начальных условий управпшощие входы элементов И блокировки соединены с первым вь ходом блока сравнени , отличающийс тем, что, с целью повышени быстродей™ стви , в него введены два дополнительных преобразовател код-частота, каждый из которых содержит счетчик результата, группу элементов И-ИЛИ и группу элементов И, причем выходы старших и м/1ад- ших разр дов счетчика результата соединены соответственно с первыми ахода- ми элементов И группы и апементов И- -ИЛИ группы, выходы элементов И-ИЛИ группы и элементов И группы первого и второго дополнительных преобразователей кед-частота через соответствующие дополнительные элементы И блокировки сое динены соответственно со вторымивходами счетчика результата второго и первого основных преобразоватаг ей код-частота, а каждый на основных преобразователей, код-частота введена группа элементов И, причем выходы старших разр дов счетчика результата соединены с первыми аходами элементов И группы, аторые аходы элементов И групп обоих основных и дополнительных преобразователей код-частота соединены со вторым выходом генератора тактовых импульсов, выходы элементов И группы первого и второго основных преобразователей код-частота через соответствующие элементы И блокировки соединены с первыми аходами счетчика результата соответственно второго и первого основных преобразователей кодчастота , вторые входь элементов И-ИЛИ группы обоих дополнительных преобразователей код-частота соединены с соответствующими выходами развертывающего счетчика, выходы переноса счетчика ре- .зультата первого и второго основных преобраэоватепей код-частота соединены соответственно со входами счетчиков результата первсмго и второго дополнительных; преобразователей код-частота, управл ющие входы дополнительных элементов И блокировки соединены со вторым выходом блока сравнени .
Источники информацн, прин тые во вниманче при экспертизе
1.Авторское свидетельство СССР № 3.73732, кл. G 06 G 7/26, 1973.
2.Воронов А. А. и др. Цифровые аналоги дл систем автоматического управлени АНСССР, 1960,с. 184 (прототип)..