SU743217A1 - Устройство дл синхронизации двоичных сигналов в каналах с посто нными преобладани ми - Google Patents

Устройство дл синхронизации двоичных сигналов в каналах с посто нными преобладани ми Download PDF

Info

Publication number
SU743217A1
SU743217A1 SU782571698A SU2571698A SU743217A1 SU 743217 A1 SU743217 A1 SU 743217A1 SU 782571698 A SU782571698 A SU 782571698A SU 2571698 A SU2571698 A SU 2571698A SU 743217 A1 SU743217 A1 SU 743217A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
trigger
key
Prior art date
Application number
SU782571698A
Other languages
English (en)
Inventor
Михаил Яковлевич Вертлиб
Феликс Георгиевич Гордон
Original Assignee
Предприятие П/Я М-5619
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5619 filed Critical Предприятие П/Я М-5619
Priority to SU782571698A priority Critical patent/SU743217A1/ru
Application granted granted Critical
Publication of SU743217A1 publication Critical patent/SU743217A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Изобретение относитс  к технике св зи и может использоватьс  в аппаратуре передачи данных.
Известно устройство дл  синхронизации двоичных сигналов в каналах с посто нными преобладани ми, содержащее последовательно соед-лне .чые опорный генератор, управл емый делитель частоты и фазовый дискриминатор , выход которого подключен к другому входу управл емого делител  частоты, а также делитель частоты, формирователь фронтов, блок обработки переднего фронта входного сигнала , блок обработки заднего фронта входного сигнала, элемент ИЛИ и формирователь импульсов управлени  1,
Однако данное устройство имеет сложную схему.
Цель изобретени  - упрощение устройства .
Дл  этого в устройстве дл  синхронизации двоичных сигналов в каналах с посто нными преобладани ми, содер-. Жсицем последовательно соединенные опорный генератор, управл емый де- . питель частоты и фазовый дискриминатор , выход которого подключен к другому входу управл емого делител  частоты , а также делитель частоты, формирователь фронтов, блок обработки переднего фронта входйого сигнала, блок обработки заднего фронта входного сигнала, элемент ИЛИ и формирователь импульсов управлени , выход опорного генератора непосредственно И- через делитель частоты подключен к первым и вторым входам блоков обработки переднего и згцднего фронтов
10 входного, сигнала, выходы которых через последовательно соединенные элемент ИЛИ и формирователь импульсов управлени  подключены к другому входу фазового дискриминатора, при этом выходы формировател  фронтов подклю15 чены соответственно к третьим и четвертым входам блоков обработки переднего и заднего фронтов входного сигнала и к другому входу формировател 
20 импульсов управлени , другой выход которого подключен к управл ющим входам блоков обработки переднего и заднего фронтов йходного сигнала, блоки обработки переднего и заднего
25 фронтов входного сигнала выполнены в виде первого и второго ключа, выходы которых через счетчик подключены к одному из входов третьего ключа, другой вход которого объединен
30 с соответствующим входом второго
ключа при этом два входа первого ключа, три входа;второго ключа и выход третьего ключа  вл ютс  соответственно входами и выходом блоков обработки переднего и заднего фронтов входного сигнала, формирователь импульсов управлени  выполнен в виде последовательно соединенных первого элемента НЕ, первого элемента И-НЕ, первого триггера, формировател  импульсов и второго триггера, другой вход которого соединен с выходом второго элемента НЕ, вход которого объединен с другим входом первого элемента И-НЕ и с из входов второго Элемента И-НЕ, другой вход которого объединен со входом первого элемента НЕ и со вторым входом первого триггера, к третьему входу которого подключен выход второго элемента И-НЕ, причем второй вход первого триггера и вход второго элемента НЕ  вл ютс  входами, а выходы формировател  импульсов и второго триггера выходами формировател  импульсов управлени .
На фиг. 1 изображена структурна  электрическа  схема предложенного устройства; на фиг. 2 - временные диаграмгФл.
Устройство дл  синхронизации двоичных сигналов содержит опорный генератор 1, управл емый делитель 2 частоты, фазовый дискриминатор 3, делитель 4 частоты, формирователь 5 фронтов, блок 6 обработки переднего фронта входйого сигнала, блок 7 обработки заднего фронта входного сигнала , элемент -8 ИЛИ, формирователь
9импульсов управлени , ключи 10,
11 и 12, элементы 13 и 14 НЕ, элеметы 15 и 16 И-НЕ, триггеры 17 и 18, формирователь 19 импульсов и счетчик 20 .
Устройство работает следующим образом .
При поступлении от формировател  5 импульса переднего, фронта (положительн й . посылка) делитель 4, ключ
10и счетчик 20 образуют счетчик емкостью N единиц, на вход которого поступает частота f от опорного генератора 1. К моменту по влени  заднего фронта (отрицательна  посылка) в йчетчике 20 запоминаетс  остаток X (фиг.2) положительной посылки, численно равный количеству импульсов частоты , поступающей на вход счетчика 20 (1/N - шаг коррекции;
Т. - Период элементарной посылки). В случае, если длительность посылки была пТ + X, где п - целое число тактов (п 0-К), в счетчике 20 запоминаетс  только остаток X. После окончани  положительной посылки ключ 10 эакрывае±с , а ключ 11 открываетс  и на вход счетчика 20 начинает поступать частота f от опорного генератора 1. Отключение младшего разр да делител  4эквивалентно делению записанного в счетчике двоичного числа на два с точностью до единицы младшего разр да. Если остаток X Т/ ( фиг.26), то последний разр д счетчика 20 в момент окончани  положительной посылки находитс  в состо нии О и на оба входа ключа 12 поступают высокие уровни, через элемент 8 ШШ высоким уровнем открыва ,етс  элемент 16 И-НЕ, пропуска  импульс заднего фронта положительной посылки от формировател  5 на вход триггера 17, который устанавливаетс  в состо ние . Этим же фронтом триггер 18 устанавливаетс  в состо ние 1 . В этом случае первый импульс заполнени  счетчика 20 переводит триггер 17 в состо ние формиру  выходной импульс управлени  на фазовый дискриминатор 3. Этот процесс ocfyщecтвл eтc  следующим образом . Импульс заполнени  счетчика 20 формируетс  через интервал времени Т/2-х/а от момента окончани  посылки (фиг.26) или через интервал времени Т/2от середины остатка X положительной посылки, и через открытый Клю 12 и элемент 8 ИЛИ поступает на вход триггера 17, перевод  его в состо ние О.
На выходе формировател  19 формируетс  импульс управлени  (фиг.26), поступающий в фазовый дискриминатор 3. Этот импульс переводит триггер
О
18
На выходе тригв состо ние
гера 18 формируетс  импульс от фронта посылки до импульса управлени , закрывающий ключ 11.
Если остаток (фиг.2в) , то последний разр д счетчика 20 в момент окончани  положительной посылки находитс  в состо нии . При этом низким уровнем на выходе элемента 8 ИЛИ через элемент 13 НЕ открываетс  элемент 15 И-НЕ, через который фронт отрицательной посылки из формировател  5 устанавливает триггер
17 в состо ние
Теперь на выходе счетчика 20 необходимо сформировать два импульса (каждый через интервал Т/2), определ емый емкость счетчика 20, т.е. триггер 17 выдаст импульс управлени  через интервал времени Т от середины остатка х (фиг.2в) .
Таким образом, второй импульс счетчика 20 по вл етс  через интерв времени
. -т

Claims (3)

  1. от момента окончани  положительной посылки или через интервал времени Т-Х/7.-|-Х./2 Т от середины остатка, принимаемой посылки. Этот импульс, сформированный на выходе триггера 17, поступает на вход фазового дискминатора 3 и одновременно переводит в состо ние О триггер 18, который закрывает ключ 11. Процесс обра ботки отрицательной посылки аналог чен вышеописанному. Начало обработк отрицательной посылки начинаетс  в момент по влени  положительного пер пада заднего фронта, поступ щего и формировател  5. Предложенное устройство имеет простую схему, Формула изобретени  1, Устройство дл  синхронизации двоичных сигналов в каналах с посто  нными преобладани ми, содержащее последовательно соединенные опорный генератор, управл емый делитель час тоты и фазовый дискриминатор, выход которого подключен к другому входу управл емого делител  частоты а так же делитель частоты, формирователь Фронтов, блок обработки переднего фронта входного сигнала, блок обработки заднего фронта входного сигна ла, элемент ИЛИ и формирователь импульсов управлени , отличающеес  тем, что, с целью упрощени  устройства, выход опорного генератора непосредственно и через делитель частоты подключен к первым и вторым входам блоков обработки переднего и заднего фронтов входного сигнала, выходы которых через последовательно соединенные элемент ИЛИ и формирователь импульсов управлени  подключены к другому входу фазового дискриминатора, при этом выходы, формировател  фронтов подключены соответственно к третьим и четвертым входам блоков обработки переднего и заднего фронтов входного сигнала и к другому входу формировател  импуль сов управлени , другой выход которого подключен к управл ющим входам блоков обработ ки переднего и заднего Фронтов,входного сигнала.
  2. 2.Устройство по п.1, о т л и чающеес  тем, что блоки обра-ботки переднего и заднего фронтов входного сигнала выполнены в виде первого и второго ключа, выходы которых через счетчик подключены к одному из входов третьего ключа, другой вход которого объединен с соответствующим входом второго ключа, при этом два входа первого ключа, три входа второго и выход третьего ключа  вл ютс  , юответственнЪ входами и выходом блоков обработки переднего и заднего фронтов входного сигнада.
  3. 3.Устройство по П.1, о т л и - . чающеес  тем, что формирователь импульсов управлени  выполнен в виде последовательно соединенных первого элемента НЕ, первого элемента И-НЕ, первого триггера, формировател  импульсов и второго триггера, другой вход которого соединен с выходом второго элемента НЕ, вход которого .объединен с другим входом первого элемента И-НЕ и с одним из входов второго элемента И-НЕ, другой вход которого объединен со входом первого элемента НЕ и со вторым входом первого триггера, к третьему входу которого подключен выход второго элемента И-НЕ, причем второй вход первого триггера и вход второго элемента НЕ  вл ютс  входами, а выходы формировател  импульсов и второго триггера - выходами формировател  импульсов управлени . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР №482023, кл. Н 04 L 7/02, 1972 (прототип ) .
    а «
    и т/а-ш
    Г
    . ,
    I I I И т/а -ч I
    1 I I 1 h I.
    Lr/g-jra
    070.2. 2
SU782571698A 1978-01-18 1978-01-18 Устройство дл синхронизации двоичных сигналов в каналах с посто нными преобладани ми SU743217A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782571698A SU743217A1 (ru) 1978-01-18 1978-01-18 Устройство дл синхронизации двоичных сигналов в каналах с посто нными преобладани ми

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782571698A SU743217A1 (ru) 1978-01-18 1978-01-18 Устройство дл синхронизации двоичных сигналов в каналах с посто нными преобладани ми

Publications (1)

Publication Number Publication Date
SU743217A1 true SU743217A1 (ru) 1980-06-25

Family

ID=20745394

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782571698A SU743217A1 (ru) 1978-01-18 1978-01-18 Устройство дл синхронизации двоичных сигналов в каналах с посто нными преобладани ми

Country Status (1)

Country Link
SU (1) SU743217A1 (ru)

Similar Documents

Publication Publication Date Title
GB1053189A (ru)
US3609729A (en) Telemetry system
SU743217A1 (ru) Устройство дл синхронизации двоичных сигналов в каналах с посто нными преобладани ми
US4006302A (en) Switching arrangement for extending the receiver stop pulse length in time division multiplex transmission
SU788416A1 (ru) Устройство синфазного приема импульсных сигналов
SU720826A1 (ru) Устройство дл приема адресной комбинации
SU651497A1 (ru) Устройство дл демодул ции частотноманипулированных сигналов
SU965004A1 (ru) Устройство приема сигналов фазового пуска
SU579698A1 (ru) Дискретный интегратор
SU788411A1 (ru) Устройство коррекции фазы
SU926775A1 (ru) Устройство дл дистанционного контрол необслуживаемых регенеративных трансл торов
SU660290A1 (ru) Устройство дл синхронихации импульсных последовательснотей
SU773945A1 (ru) Устройство взаимной синхронизации тактовых генераторов сети св зи
SU628628A1 (ru) Устройство синхронизации по циклам
SU1008919A1 (ru) Устройство тактовой синхронизации
SU906014A1 (ru) Устройство дл фазового пуска приемника
SU696622A1 (ru) Устройство синхронизации
SU855977A1 (ru) Устройство дл задержки пр моугольных импульсов
SU907835A1 (ru) Устройство синхронизации
SU1385318A1 (ru) Устройство дл приема частотно-манипулированных сигналов
SU731604A2 (ru) Устройство тактовой синхронизации с пропорциональным регулированием
SU786034A1 (ru) Дискретное устройство синхронизации
SU1109928A2 (ru) Дискретное устройство синхронизации
SU455351A1 (ru) Устройство дл моделировани тракта передачи цифровых сигналов
SU1488971A1 (ru) Устройство фазирования тактовых импульсов