SU579698A1 - Дискретный интегратор - Google Patents

Дискретный интегратор

Info

Publication number
SU579698A1
SU579698A1 SU7502133941A SU2133941A SU579698A1 SU 579698 A1 SU579698 A1 SU 579698A1 SU 7502133941 A SU7502133941 A SU 7502133941A SU 2133941 A SU2133941 A SU 2133941A SU 579698 A1 SU579698 A1 SU 579698A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
block
counter
circuit
match
Prior art date
Application number
SU7502133941A
Other languages
English (en)
Inventor
Николай Семенович Лобов
Original Assignee
Предприятие П/Я В-2132
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2132 filed Critical Предприятие П/Я В-2132
Priority to SU7502133941A priority Critical patent/SU579698A1/ru
Application granted granted Critical
Publication of SU579698A1 publication Critical patent/SU579698A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

1
Изобретение относитс  к технике св зи, может использоватьс  в радиотехнических устройствах дл  устранени  дроблений в телеграфных посылках при импульсных помехах .
Известен дискретный интегратор, содержащий выходной триггер, ко входам которого подключены две объединеннью по управл ющему , входу цепи, кажда  из которых состоит из последовательно соединенных первого блока совпадени , счетчика и второго блока совпадени , выход которого подключен ко входу сброс счетчика другой цепи fl .
Однако в данном устройстве ограничен частотный диапазон.
Цель изобретени  - расширение частотного диапазона.
Дл  этого в дискретный интегратор, содержащий выходной триггер, ко входам которого подключены две объединенные по управл ющему входу цепи, кажда  из которых состоит из последовательно соединенных первого блока совпадени , счетчика и второго блока совпадени , выход которого
подключен ко входу сброс счетчика другой цепи, введены входной инвертор, а в каждую цепь - последовательно соединенные инвертор и дополнительный блок совпадени , причем ко входу инвертора подключены выход второго блока совпадени  и дополнительный вход первого блока совпадени , выход дополнительного блока совпадени  подключен к дополнительному входу счетчика. К другому входу дополнительного блока совпадени  подключен выход первого блока совпадени  другой цепи, входной сигнал подаетс  на cinнальный вход первого блока совпадени  одной цепи непосредственно, а на сигнальный вход первого блока совпадени  другой цепичерез входной инвертор.
На чертеже изображена структурна  электрическа  схема предлагаемого устройства.

Claims (1)

  1. Дискретный интегратор содержит выходной триггер 1, ко входам которого подключены две объединенные по управл ющему входу цбпи, кажда  из которых состоит из последовательно соединенных блока совпадени  2, счетчика Э и блока совпадени  4, выход которого подключен ко входу сброс счетчика 3 другой цепи, а также входной инвертор 5, и цепь последовательно соединенных инвертора 6 и блока совпадени  7, причем ко входу швертора 6 подключены в ход блока совпадени  4 и дополнительный вход блока сов1Йдени  2, а выход блока со падени  7 подключен к дополнительному вхо ду счетчика 3. К другому входу блока совпадени  7 подключен выход блока совпаде ПИЯ 2 другой цепи, входной сигнал подаетс  на сигнальный вход блока совпадени  2 одной цепи непосредственно, а на сигналь . ный вход блока совпадени  2 другой цепи через инвертор 5, Работает интегратор следующим образом В исходном состо нии открыт блок совпадени  2 одной цепи, так как на вход устройства подаетс  противофазное напр жение &ГОКИ совпадени  7 обеих цепей закрыты. рез открытый блок совпадени  2 импульсы уирашгенн  поступают на счетчик 3 одной непп. Частота тактовых импульсов выбирае с  такой, чтобы за 0,5 периода элементарной посылки счетчик 3 заполн лс  /до П. -1 состо ний, где Т -коэффициент делени  счетчика, С приходом U -1-вого импульса блок совпадени  4 ВЕЛдает напр жение , зак))ывающее блок совпадени  2, и блок совпадени  7, Одновременно напр жением блока совпадени  4 триггер 1 1юробрас11 ваетс  в противоположное состо ние , если полнриость входной посылки измен етс . При этом счетчик 3 другой цепи переводитс  в нулевое состо ние. Езлок совпадени  2 другой цепи остаетс  закрытым до тех пор, пока не изменитс  пол рность посылки на входе устройства и тактовый импульс не пройдет через открыты1( блок совпадени  4 на установленный в пулевое состо ние счетчик 3 другой цепи. Этот же импульс проходит через открытый блок совпадени  7 на вход заполненного счетчика 3 и переводит его в нулевое состо ние. При дроблении входной посылки заполнившийс  счетчик 3 одной пени перебрасывает трштер 1 и сб1засывает счетчик 3 другой цепи в нулевое состо ние. Применение . - дискретного интегратора на входе дискретных систем синхронизации позвол ет повысить точность настройки и исключить сбои посылок при дроблении посередине . Формула изобретени  Дискретный интегратор, содержащий выходной триггер, ко входам которого подключены две объединенные по управл ющему входу цепи, кажда  из которых состоит из последовательно соединенных первого блока совпадени , счетчика и второго блока совпадени , выход которого подключен ко входу сброс счетчика другой цепи, отличающийс  тем, что, с целью ЗасШирени  частотного диапазона, в него введены входной инвертор, а в каждую цепь-последовательно соединенные инвертор и дополнительный блок совпадени , причем ко входу инвертора подключены выход второго блока совпадени  и дополнительный вход первого блока совпадени , выход дополнительного блока совпадени  подключен к дополнительному входу счетчика, при этом к другому входу дополнительного блока совпадени  подключен выход первого блока совпадени  другой цепи, входной сигнал подаетс  на сигнальный вход первого блока совпадени  одной цепи непесредственно, а на сигнальный вход первого блока совпадени  другой цепи - через входной инвертор. Источники информации, прин тые во внимание при экспертизе:, 1. Авторское свидетельство СССР 179795, G-05 В 11/40, 1963.
SU7502133941A 1975-05-15 1975-05-15 Дискретный интегратор SU579698A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7502133941A SU579698A1 (ru) 1975-05-15 1975-05-15 Дискретный интегратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7502133941A SU579698A1 (ru) 1975-05-15 1975-05-15 Дискретный интегратор

Publications (1)

Publication Number Publication Date
SU579698A1 true SU579698A1 (ru) 1977-11-05

Family

ID=20619339

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7502133941A SU579698A1 (ru) 1975-05-15 1975-05-15 Дискретный интегратор

Country Status (1)

Country Link
SU (1) SU579698A1 (ru)

Similar Documents

Publication Publication Date Title
SU579698A1 (ru) Дискретный интегратор
SU1676129A1 (ru) Резервированное устройство формировани сетки опорных частот
SU621114A1 (ru) Устройство контрол поэлементной синхронизации
SU843275A1 (ru) Устройство дл измерени исправл ющейСпОСОбНОСТи ТЕлЕгРАфНыХ пРиЕМНиКОВ
SU1529450A1 (ru) Управл емый делитель частоты
SU743217A1 (ru) Устройство дл синхронизации двоичных сигналов в каналах с посто нными преобладани ми
SU1453348A1 (ru) Устройство дл запуска импульсных невзрывных источников сейсмических колебаний
SU801289A1 (ru) Устройство фазировани по цик-лАМ
SU690608A1 (ru) Умножитель частоты
SU661833A1 (ru) Устройство тактовой синхронизации
SU633152A1 (ru) Синхронизирующее устройство
SU1238194A1 (ru) Умножитель частоты
SU926784A1 (ru) Детектор частотно-манипулированных сигналов
SU482711A1 (ru) Устройство автоматической прив зки шкал времени к эталонным радиосигналам
SU1125764A1 (ru) Устройство дл устранени неопределенности фазы тактового колебани
SU855977A1 (ru) Устройство дл задержки пр моугольных импульсов
SU467232A1 (ru) Формирователь пачки импульсов
RU1829111C (ru) Устройство дл умножени частоты
SU1354386A2 (ru) Цифровой умножитель частоты с переменным коэффициентом умножени
SU1444931A2 (ru) Генератор импульсов
SU1190533A1 (ru) Устройство дл передачи дискретной информации
SU515289A1 (ru) Делитель частоты импульсов
SU487457A1 (ru) Устройство дл синхронизации импульсных последовательностей
SU1509897A1 (ru) Сигнатурный анализатор
SU1188920A1 (ru) Резервированный генератор импульсов