SU843275A1 - Устройство дл измерени исправл ющейСпОСОбНОСТи ТЕлЕгРАфНыХ пРиЕМНиКОВ - Google Patents

Устройство дл измерени исправл ющейСпОСОбНОСТи ТЕлЕгРАфНыХ пРиЕМНиКОВ Download PDF

Info

Publication number
SU843275A1
SU843275A1 SU792815296A SU2815296A SU843275A1 SU 843275 A1 SU843275 A1 SU 843275A1 SU 792815296 A SU792815296 A SU 792815296A SU 2815296 A SU2815296 A SU 2815296A SU 843275 A1 SU843275 A1 SU 843275A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
counter
multiplexer
crushing
Prior art date
Application number
SU792815296A
Other languages
English (en)
Inventor
Николай Николаевич Зюркалов
Александр Иванович Цыба
Original Assignee
Предприятие П/Я В-8835
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8835 filed Critical Предприятие П/Я В-8835
Priority to SU792815296A priority Critical patent/SU843275A1/ru
Application granted granted Critical
Publication of SU843275A1 publication Critical patent/SU843275A1/ru

Links

Landscapes

  • Testing Electric Properties And Detecting Electric Faults (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ИСПРАВЛЯЮЩИЙ СПОСОБНОСТИ ТЕЛЕГРАФНЫХ ПРИЕМНИКОВ

Claims (1)

  1. Изобретение относитс  к радиотехнике и может использоватьс  в контрольно-испытательной аппаратуре дискретной техники св зи. / Известно устройство дл  измерени  исправл ющей способности телеграфных приемников , содержащее последовательно соединенные задающий генератор, делитель, формирователь сигнанала дроблений, блок ввода сигнала дроблений и блок согласовани , а также объединенные по входу формирователь испытательных сигналов и формирователь управл ющих сигналов, выход которого соединен с выходом счетчика 1. которого через триггер подключен к другому входу блока ввода сигнала дроблений, а выход делител  подключен к другому входу формировател  управл ющихсигналов, вход кототорого соединен с выходом счетчика 1. Однако это устройство достаточно сложно . Цель изобретени  - упрощение устройства путем исключени  функциональных блоков.... Цель достигаетс  тем, что в устройство дл  измерени  исправл ющей способности телеграфных приемников, содержащее последовательно соединенные задающий генератор , делитель, формирователь сигнала дроблений, блок ввода сигнала дроблений и блок согласовани , а также объединенные по входу формирователь испытательных сигналов и формирователь управл ющих сигналов , выход которого подключен ко входу счетчика, выход которого через триггер подключен к другому входу блока ввода сигнала дроблений, а выход делител  подключен к другому входу формировател  управл ющих сигналов, вход которого соединен с выходом счетчика, введены мультиплексор и инвертор, причем другой выход счетчика через мультиплексор подключен к другим входам триггера, а выход формировател  испытательных сигналов непосредственно и через инвертор подключен к второму и третьему входам мультиплексора, четвертый вход которого соединен с другим выходом формировател  управл ющих сигналов. На чертеже приведена структурна  электрическа  схема устройства. Устройство дл  измерени  исправл ющей способности телеграфных приемников содержит задающий генератор 1, делитель 2, формирователь 3 управл ющих сигналов. счетчик 4, мультиплексор ёГ, формирователь 6 сигнала дроблений, триггер 7, блок вводда сигнала дроблений, блок 9 согласовани , формирователь 10 испытательных сигналов и инвертор 11. Устройство работает следующим образом. Импульсы с задающего генератора 1 поступают через делитель 2, обеспечивающий работу устройства на различных скорост х телеграфировани , на первый вход формировател  3 управл ющих сигналов, где происходит дальнейщее понижение частоты следовани  импульсов до величины, необходимой дл  нормальной работы счетчика 4 и производитс  выделение управл ющих сигналов в соответствии с заданным видом, значением величинь и знаком искажени  элементов кодовых комбинаций. В случае работы с автоматической сменой знака искажений по сигналам с выхода счетчика 4 формирователь 3 управл ющих сигналов производит изменение знака искажени  дл  каждой кодовой комбинации . Триггер 7 по сигналам с выхода счетчика 4 устанавливаетс  в нулевое положение и одновременно на выходах формировател  10 испытательных сигналов формиРУ1РТСЯ сигналы первой параллельной кодовой комбинации, которые поступают на информационные входы мультиплексора 5; причем с выхода формировател  10 испытательных сигналов на мультиплексор 5 сигналы поступают через инвертор 11. Счетчик 4, выполненный на основе двоичного счетчика, задает длительность стартстопного цикла с необходимым контактным делением. Вследствие того, что тактовыми импульсами дл  этого счетчика служат импульсы с периодом повторени  равным 1/2 от длительности элментарной посылки, и с выхода счетчика 4 сигналы, за исключением сигнала с его первого разр да, поступают на входы мультиплексора 5, производитс  дещифраци  зон искажени  передних фронтов посылок. Выдел емые импульсы с формировател  3 управл ющих сигналов, соответствующие заданному виду, значению величины и зна ку искажени , поступают на четвертый вход мультиплексора 5, при этом, если элемент кодовой комбинации токовый: то сигнал по вл етс  на выходе мультиплексора 5 и переводит триггер 7 в единичное состо ние , если же элемент кодовой комбинации безтоковый, то сигнал по вл етс  на другом выходе мультиплексора 5 и переводит триггер 7 в нулевое состо ние и на выходе устройства формируетс  соответствующий элемент кодовой комбинации. Дальнейша  работа устройства осуществл етс  аналогично . В режиме измерени  исправл ющей способности по дроблени м включаетс  в работу формирователь 6 сигнала дроблений. На формирователе 3 управл ющих сигналов значение величины искажени  задаетс  равной Нулю, что не приводит к краевым искажени м элементов кодовых комбинаций , но импульсы, поступающие на блок 8 ввода сигнала дроблений с формиррватед  6 сигнала дроблений, поражают элементы Кодовых комбинаций. В таком устройстве упрощаетс  алгоритм работы и в св зи с этим отпадает необходимость в использовании таких узлов, как преобразователь из параллельного кода в последовательный и схема сдвига кода. Формула изобретени  Устройство дл  измерени  исправл ющей способности телеграфных приемников, содержащее последовательно соединенные за;дающий генератор, делитель, формирователь сигнала дроблений, блок ввода сигнала дроблений и блок согласовани , а также объединенные по входу формирователь испытательных сигналов и формирователь управл ющих сигналов, выход которого подключен к входу счетчика, выход которого через триггер подключен к другому входу блока ввода сигнала дроблений, а выход делител  подключен к другому входу формировател  управл ющих сигналов, вход которого соединен с выходом счетчика, отличающеес  тем, что, с целью упрощени  устройства путем исключени  функциональных блоков, введены мультиплексор и инвертор , причем другой выход счетчика через мультиплексор подключен к другим входам триггера, а выход формировател  испытательных сигналов непосредственно и через инвертор подключен к второму и третьему входам мультиплексора, четвертый вход которого соединен с другим выходом формировател  управл ющих импульсов . Источники информации, прин тые во внимание при экспертизе 1. Приборы дл  испытани  и настройки телеграфных аппаратов. «Вопросы радиоэлектроники . Сер. ТПС, 1971, вып. 3, с. 32-37.
    1
    и Д
    Л 1 i
    10
    И
    iTV
    / А /
SU792815296A 1979-08-31 1979-08-31 Устройство дл измерени исправл ющейСпОСОбНОСТи ТЕлЕгРАфНыХ пРиЕМНиКОВ SU843275A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792815296A SU843275A1 (ru) 1979-08-31 1979-08-31 Устройство дл измерени исправл ющейСпОСОбНОСТи ТЕлЕгРАфНыХ пРиЕМНиКОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792815296A SU843275A1 (ru) 1979-08-31 1979-08-31 Устройство дл измерени исправл ющейСпОСОбНОСТи ТЕлЕгРАфНыХ пРиЕМНиКОВ

Publications (1)

Publication Number Publication Date
SU843275A1 true SU843275A1 (ru) 1981-06-30

Family

ID=20848722

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792815296A SU843275A1 (ru) 1979-08-31 1979-08-31 Устройство дл измерени исправл ющейСпОСОбНОСТи ТЕлЕгРАфНыХ пРиЕМНиКОВ

Country Status (1)

Country Link
SU (1) SU843275A1 (ru)

Similar Documents

Publication Publication Date Title
SU1003773A3 (ru) Устройство приема и кодировани сигналов дл идентификации объектов
SU843275A1 (ru) Устройство дл измерени исправл ющейСпОСОбНОСТи ТЕлЕгРАфНыХ пРиЕМНиКОВ
US4024477A (en) Received signal frequency indicating system
US2644088A (en) Radar power supply system
SU907467A2 (ru) Измеритель искажений вершины импульсов
SU579698A1 (ru) Дискретный интегратор
SU926775A1 (ru) Устройство дл дистанционного контрол необслуживаемых регенеративных трансл торов
SU720772A1 (ru) Устройство дл измерени искажений синхронных телеграфных сигналов
SU684760A1 (ru) Датчик тестовой псевдослучайной последовательности
SU1284007A1 (ru) Приемник многочастотных сигналов
SU531247A1 (ru) Устройство формировани опорного колебани дл сигнала с бинарной фазовой манипул цией (фм)
SU743217A1 (ru) Устройство дл синхронизации двоичных сигналов в каналах с посто нными преобладани ми
SU907838A2 (ru) Устройство цикловой синхронизации
SU991399A1 (ru) Устройство дл ввода информации
SU661836A1 (ru) Устройство цикловой синхронизации
SU696623A1 (ru) Устройство дл измерени исправл ющей способности телеграфных приемников
SU815888A1 (ru) Способ выделени импульсногоСигНАлА
SU873389A1 (ru) Синтезатор периодических функций с ограниченным спектром
SU501469A1 (ru) Устройство дл получени серий импульсов
SU1534319A1 (ru) Цифровое индикаторное устройство
SU773520A1 (ru) Цифровой фазометр
SU907828A2 (ru) Устройство дл контрол чувствительности побочных каналов в радиоприемниках
SU1307598A1 (ru) Устройство дл коррекции шкалы времени
SU1619296A1 (ru) Устройство дл моделировани ошибок в волоконно-оптической линии св зи
SU736370A1 (ru) Конвейерно-циклический преобразователь временного интервала в цифровой код