SU743205A1 - Ring counter - Google Patents

Ring counter Download PDF

Info

Publication number
SU743205A1
SU743205A1 SU782600592A SU2600592A SU743205A1 SU 743205 A1 SU743205 A1 SU 743205A1 SU 782600592 A SU782600592 A SU 782600592A SU 2600592 A SU2600592 A SU 2600592A SU 743205 A1 SU743205 A1 SU 743205A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
inputs
ring counter
Prior art date
Application number
SU782600592A
Other languages
Russian (ru)
Inventor
Ахмат Каримович Бобров
Original Assignee
Предприятие П/Я Г-4735
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4735 filed Critical Предприятие П/Я Г-4735
Priority to SU782600592A priority Critical patent/SU743205A1/en
Application granted granted Critical
Publication of SU743205A1 publication Critical patent/SU743205A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) КОЛЬЦЕВОЙ СЧЕТЧИК(54) RING COUNTER

1one

Кольцевой счетчик предназначен дл  использовани  в электротехнических установках различного назначени , в частности в схемах управлени  преобразователей частоты.The ring counter is intended for use in electrical installations for various purposes, in particular in control circuits of frequency converters.

Известен кольцевой счетчик, содержащий триггеры, тактовые входы которых соединены с входом кольцевого счетчика, а выход каждого триггера соединен с входом следующего, причем выход последнего триггера соединен с входом первогоKnown ring counter containing triggers, clock inputs of which are connected to the input of the ring counter, and the output of each trigger is connected to the next input, and the output of the last trigger is connected to the input of the first

W.W.

Недостатком этого кольцевого счетчика  вл етс  невозможность обнаружени  и устранени  сбоев в работе.,5The disadvantage of this ring counter is the inability to detect and eliminate malfunctions., 5

Кольцевой счетчик, содержащий 2 И триггеров и три элемента ИЛИ, выход каждого триггера соеоинен с входом следующего триггера, а выход последнего триггера соединен с входом первого триг-20 гера, тактовые входы всех триггеров соединены с входом кольцевого счетчика, первые входыпервогои второго элементов ИЛИ соединены соответственно с входом первогоA ring counter containing 2 AND triggers and three OR elements, the output of each trigger is connected to the input of the next trigger, and the output of the last trigger is connected to the input of the first trigger 20, the clock inputs of all triggers are connected to the input of the ring counter, the first inputs of the first and second OR elements are connected respectively with the entrance of the first

четного триггера и выходом второго четного триггера 21 .the even trigger and the output of the second even trigger 21.

Недостатком этого счетчика  вл етс  относительно низка  достоверность функционировани , что св зано с невозможностью устранени  сбоев.The disadvantage of this counter is relatively low reliability of operation, due to the inability to eliminate failures.

Цель изобретени -повышение достоверности функционировани .The purpose of the invention is to increase the reliability of functioning.

Claims (2)

Поставленна  цель достигаетс  тем, что в кольцевой счетчик, содержащий 2 триггеров и три элемента ИЛИ, выход каждого триггера соединен с входом следующего триггера, а выход последнего триггера соединен с входом первого триггера , тактовые входы всех триггеров соеп вены с входом кольцевого счетчика, входы первого и втхфого элементов ИЛИ соединены соответственно с входом первого четного триггера и выходом вторето четного триггера, введены элементы ИПИ-НЕ, заторможенный мультавибратор , мажоритарный элемент и tl-2 дополнительных элементов ИЛИ, второй вход пер-вого элемента ИЛИ соединен с вьгходом 3 первого четного триггера, второй вход в рого элемента ИЛИ соединен с входом второго четного триггера, а первый и в рой входы каждого 1 -ого пополнительного элемента ИЛИ соединены соответ ственно с входом и выходом -J четног триггера, входы сброса всех триггеров, кроме первого и вход устаноши перрдэго триггера соединены с выходом заторможенного мультивибратора, вход которого соединен с выходом третьего элемента ИЛИ, первый и второй входы которого соединены с выходами соответственно мажоритарного элемента и элемента ИДИ-НЕ, выход первого, второго и каждого дополнительного элементов ИЛИ соединены соответственно с первыми вт рыми и соответствующими дополнительными входами мажоритарного элемента и элемента ИЛИ-НЕ. Структурна  схема кольцевого счетчика дл  случа  показана на чертеже . Кольцевой счетчик содержит шесть фиггеров 1,2,3,4,5 и 6 fi три элемента ИЛИ 7,8,9 мажоритарный элемент 10,- элемент ИЛИ-НЕ 11, дополнительный элемент ИЛИ 12 и заторможенный мультивибратор 13. Выход каждого из триггеров 1,2,3,4,5 соединен с входом следующего триггера, а выход последнего триггера 6 соединен с входом первого триггера 1, тактовые входы всех триггеров 1,2,3,4,5 и 6 соединены с входом 14 кольцевого счетчика, первые входы первого 7 и второго 8 элементов ИЛИ соединены соответственно с входом первого четного триггера 2 и вы ходом BToport четного триггера 4, второй вход первого элемента ИЛИ 7 соединен с выходом первого четного триггера 2, второй вход второго элемента ИЛИ 8 соединен с входом второго четного триггера 4, первый и второй входы дополнительного элемента ИЛИ 12 соединены соответственно с входом и выходом третьего четного триггера 6, вхо ды сброса всех триггеров 2,3,4,5,6 кроме первого 1 и вход установки перво го триггера 1 соединены с выходом заторможенного мультивибратора 13, вход которого соединен с выходом третьего элемента ИЛИ 9, первый и второй входы которого соединены с выходами соответс венно мажоритарного элемента 10   эле мента ИЛИ-НЕ 11, выход первого 7, вт рого 8 и дополнительного 12 элементов ИДИ соединены соответственно с первым 5 вторыми и третьими дополнительными входами мажоритарного элемента 10 и элемента ИЛИ-НЕ 11, Кольцевой счетчик работает следующим образом. При нормальной работе устройства единичный логический сигнал имеетс  только на выходе одного из триггеров 1,2,,4, 5 или 6, а на остальных выходах-логические нули. При атом состо ние логической единицы имеетс  на выходе только одного из элементов ИЛИ, например, 12. На выходах элементов ИЛИ 7 и 8 состо ние логического нул . На выходах мажоритарного элемента Ю. и элемента ШТИ-НЕ 11 также состо ние логического нул , т.е. на обоих входах элемента ИЛИ 9 при нормальной работе: кольцевого счетчика будут состо ни  логического нул , следовательно, на входы заторможенного мультивибратора 13 имеет место низкий потенциал и мультивибратор -13 не генерирует установочные импульсы. При по влении на выходах триггеров двух или более логических единиц на входе мажоритарного элемента 10 по вл ютс  две или три логических единицы, на выходе последнего также по вл етс  логическа  единица, то же самое имеет место на входе и выходе элемента ИЛИ 9, заторможённый мультивибратор 13 запускаетс  и на установочные входы триггеров ,3,4,5 и 6 поступают импульсы установки . Триггер 1 устанавливаетс  в единичное положение, а все остальные в нулевое. Нфмальна  работы кольцевого счетчика восстанавливаетс  сразу же после сбо . При пропадании логической единицы на выходах всех триггеров кольцевого счетчика, на всех входах элемента ИЛИ-НЕ 11 будут логические нули, а на выходе - логическа  единица. При этом на выходе элемента ИЛИ 9 по вл етс  логическа  единица, заторможенный мультивибратс 13 запускаетс  и его выходные импульсы устанавливают триггеры в начальное положение, т.е. и в этом случае ихх;танавливаетс  нормальна  работа кольцевого счетчика. Формула изобретени  Кольцевой счетчик, содержащий 2 Я триггеров и. три элемента ИЛИ, выход каждого триггера соединен с входом следуюшего триггера, а выход последнего триггера соединен с входом первого триггера , тактовые входы всех триггеров соединены с входом кольцевого счетчика, первые входы первого и второго элементо ИЛИ соединены соответственно с входом первого четного- триггера и выходом вто рого четного триггера, отли чающийс  тем, что, с целью повышени  достоверности функщюнировани , в него введены элементы ИЛИ-НЕ, заторможенный мультивибратор, мажоритар - ный элемент и дополнительных элементов ИЛИ, -йгорой вход первого элемента ИЛИ соединен с выходом первого четного триггера, второй вход второго элемента ИЛИ соединен с входом второго четного триггера, а первый и второй вхо ды каждого i -ого дополнительного элемента ИЛИ соединены соответственно с входом и выходом i +2 четного триггера , входы сброса всех триггеров, кроме первого и вход установки первого триггеАА/ ра соединены с.выходом заторможенного мультивибратора, вход которого соединен с выходом третьего элемента ИЛИ, первый и второй входы которого соединены с выходами соответственно мажоритарного элемента и элемента ИЛИ-Н Е, вььход первого, второго и каждого дополнительного элементов ИЛИ соединены саответственно с первыми, вторыми и сх отверствующими дополнительными входами мажоритарного элемента и элемента ИЛИ-НЕ. Источники информации, прин тые во внимание при экспертизе 1.Гусев В. В, и пр. Основы импульсной и цифровой техники. М., Советское радио , 1975, с. . 400-402. The goal is achieved by the fact that in a ring counter containing 2 flip-flops and three OR elements, the output of each flip-flop is connected to the input of the next flip-flop, and the output of the last flip-flop is connected to the input of the first trigger, clock inputs of all the flip-flop triggers with the ring counter input, the inputs of the first and the two elements OR are connected respectively with the input of the first even trigger and the output of the second even trigger, the elements of the IPI-NOT, the retarded multi-vibrator, the majority element and the tl-2 additional element are introduced in OR, the second input of the first OR element is connected to the input 3 of the first even trigger, the second input of the OR element is connected to the input of the second even trigger, and the first and second inputs of each 1st OR element are connected respectively to the input and output -J even trigger, the reset inputs of all triggers except the first one and the installation of the per-dalgo trigger are connected to the output of the retarded multivibrator, the input of which is connected to the output of the third OR element, the first and second inputs of which are connected to the outputs of the corresponding enno majority element and GO-NO element, a first output, the second and each further OR elements are connected respectively to the first and Mo rymi corresponding additional inputs majority element and OR-NO element. The block diagram of the ring counter for the case is shown in the drawing. The ring counter contains six figger 1,2,3,4,5 and 6 fi three elements OR 7,8,9 major element 10, - element OR-NOT 11, additional element OR 12 and retarded multivibrator 13. Output of each trigger 1 , 2,3,4,5 is connected to the input of the next trigger, and the output of the last trigger 6 is connected to the input of the first trigger 1, the clock inputs of all the trigger 1,2,3,4,5 and 6 are connected to the input 14 of the ring counter, the first inputs The first 7 and second 8 elements OR are connected respectively to the input of the first even trigger 2 and the output of the BToport even trigger 4, W The first input of the first element OR 7 is connected to the output of the first even-numbered trigger 2, the second input of the second element OR 8 is connected to the input of the second even-numbered trigger 4, the first and second inputs of the additional element OR 12 are connected respectively to the input and output of the third even-numbered trigger 6, reset all the triggers 2,3,4,5,6 except the first 1 and the installation input of the first trigger 1 are connected to the output of the retarded multivibrator 13, the input of which is connected to the output of the third element OR 9, the first and second inputs of which are connected to the outputs The first major element 10 of the element OR-HE 11, the output of the first 7, second 8 and the additional 12 IDN elements are connected respectively to the first 5 second and third additional inputs of the majority element 10 and the OR-NOT 11 element. The ring counter works as follows. During normal operation of the device, a single logical signal is only available at the output of one of the 1.2,, 4, 5, or 6 flip-flops, and on the remaining outputs there are logical zeros. In the case of an atom, the state of a logical unit is at the output of only one of the OR elements, for example, 12. At the outputs of the OR elements 7 and 8, the state is a logical zero. At the outputs of the major element Y. and the element SHTI-NOT 11 there is also a state of logical zero, i.e. at both inputs of the element OR 9 during normal operation: the ring counter will have logical zero states, therefore, the potential of the braked multivibrator 13 is low and the 13 multivibrator does not generate setting pulses. When two or more logical units appear at the outputs of the triggers, two or three logical units appear at the input of the majority element 10, a logical unit also appears at the output of the latter, the same happens at the input and output of the element OR 9, retarded multivibrator 13 is triggered and the installation inputs of the flip-flops, 3,4,5 and 6, receive the pulses of the installation. Trigger 1 is set to one position, and all others to zero. After that, the ring counter is restored immediately after a failure. When a logical unit disappears at the outputs of all the triggers of the ring counter, all inputs of the OR-NOT 11 element will have logical zeroes, and the output will be a logical one. In this case, a logical unit appears at the output of the element OR 9, the retarded multivibrate 13 is started, and its output pulses set the triggers to the initial position, i.e. and in this case ixh; normal operation of the ring counter is halted. Claims of the invention: A ring counter containing 2 triggers and. three OR elements, the output of each trigger is connected to the input of the next trigger, and the output of the last trigger is connected to the input of the first trigger, the clock inputs of all the triggers are connected to the input of the ring counter, the first inputs of the first and second element OR are connected respectively to the input of the first even-numbered trigger and output second even trigger, distinguished by the fact that, in order to increase the reliability of the function, the elements OR-NOT, the retarded multivibrator, the majority element and the additional element in OR, the first input of the OR element is connected to the output of the first even trigger, the second input of the second element OR is connected to the input of the second even trigger, and the first and second inputs of each i -th additional element OR are connected respectively to input and output i +2 an even trigger, the reset inputs of all the triggers except the first and the installation input of the first trigger A / ra are connected to the output of the retarded multivibrator, whose input is connected to the output of the third OR element, the first and second inputs of which are connected to the outputs accordingly, the majority element and the element OR-E E, the entry of the first, second and each additional elements OR are connected, respectively, with the first, second and c, opening additional inputs of the majority element and the element OR NOT. Sources of information taken into account in the examination 1. V. Gusev, and others. Fundamentals of pulsed and digital technology. M., Soviet Radio, 1975, p. . 400-402. 2.Селлерс ,Ф. Методы обнаружени  оишбок в работе, ЭЦВМ. М.,Мир, 1972, с. 206-208.2. Sellers, F. Detection methods in operation, digital computer. M., Mir, 1972, p. 206-208. // Ж.G. II WW
SU782600592A 1978-03-29 1978-03-29 Ring counter SU743205A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782600592A SU743205A1 (en) 1978-03-29 1978-03-29 Ring counter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782600592A SU743205A1 (en) 1978-03-29 1978-03-29 Ring counter

Publications (1)

Publication Number Publication Date
SU743205A1 true SU743205A1 (en) 1980-06-25

Family

ID=20757945

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782600592A SU743205A1 (en) 1978-03-29 1978-03-29 Ring counter

Country Status (1)

Country Link
SU (1) SU743205A1 (en)

Similar Documents

Publication Publication Date Title
US4122995A (en) Asynchronous digital circuit testing system
JPH0129093B2 (en)
US3843893A (en) Logical synchronization of test instruments
SU743205A1 (en) Ring counter
US3708791A (en) Sequential monitor
US5418481A (en) Repetitive signal detector for preventing thermal runaway
SU632093A1 (en) First event detecting device
SU892670A1 (en) Flip-flop device
SU1061255A1 (en) Device for contact chatter protection
US3760394A (en) Event sequence detector
SU570055A1 (en) Device for checking of circuits
SU1187169A1 (en) Device for checking synchronizing buses
SU739654A1 (en) Paraphase shift register
SU1338028A2 (en) Device for separating single n-pulse
SU1679611A1 (en) Clock pulses synchronization unit
SU1352420A1 (en) Logic tester
SU739722A1 (en) Pulse delay device
SU809352A1 (en) Information recording apparatus
RU2093941C1 (en) Device indicating operation of power supply protective units
SU473180A1 (en) Device for testing comparison circuits
SU1264206A1 (en) Switching device for multichannel check and control systems
SU1554000A1 (en) Device for checking condition of sensors
SU993456A1 (en) Pulse synchronization device
SU750740A1 (en) Circular counter
SU488209A1 (en) Redundant Clock Generator