SU717769A1 - Устройство дл управлени прерыванием программ - Google Patents

Устройство дл управлени прерыванием программ Download PDF

Info

Publication number
SU717769A1
SU717769A1 SU772534880A SU2534880A SU717769A1 SU 717769 A1 SU717769 A1 SU 717769A1 SU 772534880 A SU772534880 A SU 772534880A SU 2534880 A SU2534880 A SU 2534880A SU 717769 A1 SU717769 A1 SU 717769A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
address
memory
program
Prior art date
Application number
SU772534880A
Other languages
English (en)
Inventor
Феликс Романович Кушнеров
Владимир Устинович Плюснин
Original Assignee
Предприятие П/Я М-5769
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5769 filed Critical Предприятие П/Я М-5769
Priority to SU772534880A priority Critical patent/SU717769A1/ru
Application granted granted Critical
Publication of SU717769A1 publication Critical patent/SU717769A1/ru

Links

Description

(54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ПРЕРЬВАНИЕМ
ПРОГРАММ
717769 Лиза приоритетов, подключенного выходом fo входу сброса счетчика -iafqpeca, и сч(етным входом счетчика адреса, вход формировател  сигнала анализа приоритета чет реэ Элемент задержки соединен с одним из йходов запроса устройства. На чертеже представлена блок-юхёма устройства. Устройство содержит элемент -1 ИЛИ, шифра тор 2, элемент 3 задержки, элемент 4 И .. J .. второй элемен 5 ИЛИ, счетчик 6 адресов, пам ть 7 очереди адресов программ, пам т 8, узел 9 синхрот изации, формирователь 10сигнала анализа приоритетов, регибтр 11адреса команды. Устройство работает следующим обра эом. v.. .. ... . :,. . , ,. 1 При поступлении очередного требовани  от абонента пройзвбдитс  присхзта ов выполнени  очередной операции в узле 9 после завершени  текущей операции и осуществл етс  принудительна jзапись в пам ть 8. Адрес записи при этом вырабатывает шифрато ром 2, подключенным к тем же шинам, что и первый элемент 1 ИЛИ. Элемент 4 И разрешает запись зиачени  времени поступлени  требовани  только после завершени  текущей операции . Дл  этого он подключен одрим входом к входу первого элемент 1 ИЛИ, а другим -к узла 9, тформарутйще- му 66 окончании текуш ей операции. Выход элемента 4 И через второй элемент 5 ИЛИ вырабатывает сигнал операции принудителыаой записи времени в блок пам ти . Другой вход второго э.лемента 5 ИШ подключен к выходу узла 9, обеспечивающему программное выполнение операции записи времени. Шина дл  передачи требо ваний от. абонента, имеющего минимальное допустимое врем  обслуживани  через апе Цент 3 подключена ко Bxof формировател  10, который обеспечивает выдач:у сих нала в узел 9 дл  прерывани  программы и проведени  перераспределени  приоритетов . , .Vл, ,-.. . ,.;.,,. , ,; ..: , Специальной программой, вызванной . по прарываник), производитс  анализ и перераспределение пор дка обс1 жавани  за просов на очередной период. При этом в пам ть 7 из пам ти 8 перепоисываютс  начальные адреса программ обелу кивани  Пор док записи этих адресов соответствует приоритету обработки требований. По окончании работы этой программы про изводитс  восст ановпение после прерывани  и далы1ейшее подключение программ обслуживани  осуществл етс  путем установки .в регистре 11 адресов программ обслуживай да, читаемых из блока пам ти 7. ПорЯ;П1бк чтени  адресов в блок адреса команды обеспечиваетс  счетчиком 6, на счетный вход которого узел 9 выдает сигч налы изменени  состо ни  после окончани  выполнени  очередной программы обслуживани . СЗброс счетчика 6 осуществл в етс  при каждом прерывании, вызванном поступлением тербовани  через элемент ( -1. ... 3 задержки. Описанна  схема обеспечивает выполне- ние процесса диспетчировани  по следующему алгоритму. При поступлении запроса от абонента путем приостанова текущей программы : производитс  принудительна  запись времени поступлени  требовани  сразу же после выполнени  очередной команды Те- кущей программы, что обеспечивает накопление эа пзок в очередь на диспетчиро- вание в пам ти 8, Прерывание текущих программ дл  ана-ч лиза очереди и установлени  приоритета осуществл етс  не по каждому требованию , а только по требовани м одного из абонентов. Дл  этого выбираетс  абонент, у которого требовани  идут с наибольшей частотой или имеют минимальное врем  жизни информации. Приоритет устанавливаетс  специальной программой, алгоритм которой подбираетс  с наибольшим соответствием характеристикам системы управлени . Приоритет устанавливаетс  фиксированным на интервал времени между прерывани ми. Программа г нализа приоритетов по зна« чени м времени поступлени  требований в соответствии с характеристиками абонентов устанавливает их начальные адреса в пам ти 7. Передача управлени  оче- редной программе обслуживани  между анализами приоритета производитс  в соответствии с пор дком расположени  их адресов в пам ти 7 путем передачи в ре- гастр 11 содержимого этой пам ти по счетчику 6, который перед анализом приоритета сбрасываетс , а по концу исполнени  каждой программы обслуживани  измен етс  на единицу. Таким образом, анализ требований и динамическое перерасгфеделение времени обслуживани  осущест вл етс  существенно реже, чем осуществл етс  поступление всех требований от всех абонентов. Таким образом, предлагаемое устройство позвол ет повысить пропускную способность -при значительном числе абонен

Claims (2)

  1. Формула изобретения
    Устройство для управления прерывали- ' О ем программ, содержащее шифратор и первый элемент ИЛИ, входы которых подключены к соответствующим входам запроса устройства, узел синхронизации, память, второй элемент ИЛИ и регистр адреса ко-15 манды, отличающееся тем, что, с целью повышения быстродействия устройства, в него введены память очереди адресов программ, счетчик адресов, формирователь сигнала анализа приоритетов и элемент задержки, причем выход, ' шифратора соединен с адресным входом памяти, соединенной выходом с входом памяти очереди адресов программ, адресный вход и выход которой подключены сботвётственно к выходу счетчика адресов
    20
  2. 2?
    5 717769 6
    и через регистр адреса команды к выходу устройства, выход первого элемента ИЛИ соединен с первым входом узла синхронизации и первым входом элемента И,· соединенного выходом с первым входом второго элемента ИЛИ, выход которого подключен к входу памяти, вторые входы элемента И и второго элемента ИЛИ подключены соответственно к первому'и второму выходам узла синхронизации, второй вход и третий выход которого соединены соответственно с первым выходом формирователя сигнала анализа приоритетов,подключенного вторым выходом ко входу сброса счетчика адреса, и счетным входом счетчика/ адреса, вход формирователя сигнала анализа приоритетов через элемент задержки соединен с одним из входов за-, проса устройства.
SU772534880A 1977-10-18 1977-10-18 Устройство дл управлени прерыванием программ SU717769A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772534880A SU717769A1 (ru) 1977-10-18 1977-10-18 Устройство дл управлени прерыванием программ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772534880A SU717769A1 (ru) 1977-10-18 1977-10-18 Устройство дл управлени прерыванием программ

Publications (1)

Publication Number Publication Date
SU717769A1 true SU717769A1 (ru) 1980-02-25

Family

ID=20729342

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772534880A SU717769A1 (ru) 1977-10-18 1977-10-18 Устройство дл управлени прерыванием программ

Country Status (1)

Country Link
SU (1) SU717769A1 (ru)

Similar Documents

Publication Publication Date Title
US4458314A (en) Circuitry for allocating access to a demand shared bus
US5414816A (en) Data transfer apparatus having means for controlling the difference in speed between data input/output ports and memory access
JPH04312160A (ja) マルチプロセッサシステムおよびそのメッセージ送受信制御装置
JPS6048791B2 (ja) アクセス制御装置
SU717769A1 (ru) Устройство дл управлени прерыванием программ
JPS6217779B2 (ru)
RU2012043C1 (ru) Контроллер
JPH05113952A (ja) バス通信方法
JP2617601B2 (ja) バス制御装置
SU746426A1 (ru) Многоканальна система программного управлени станками
SU717770A1 (ru) Устройство управлени магистралью
SU734690A1 (ru) Устройство дл обслуживани запросов
SU1709327A1 (ru) Многоканальное устройство дл подключени источников информации к общей магистрали
JP2576934B2 (ja) メモリ−マップド割込み方式
SU907536A1 (ru) Устройство дл сопр жени цифровой вычислительной машины с общей магистралью
SU636603A1 (ru) Устройство дл обмена
RU1798783C (ru) Устройство дл распределени заданий процессорам
SU1278848A1 (ru) Устройство дл распределени заданий процессорам
SU962905A1 (ru) Устройство дл сопр жени электронных вычислительных машин
SU857965A1 (ru) Абонентский пункт
SU1417000A2 (ru) Устройство переменного приоритета
JPS63109566A (ja) 主記憶アクセス制御方式
SU1001102A1 (ru) Устройство приоритета
SU877543A1 (ru) Устройство с динамическим изменением приоритета
SU1552183A1 (ru) Многоканальное устройство дл управлени обслуживанием запросов