SU716146A1 - Счетчик импульсов - Google Patents

Счетчик импульсов Download PDF

Info

Publication number
SU716146A1
SU716146A1 SU731941144A SU1941144A SU716146A1 SU 716146 A1 SU716146 A1 SU 716146A1 SU 731941144 A SU731941144 A SU 731941144A SU 1941144 A SU1941144 A SU 1941144A SU 716146 A1 SU716146 A1 SU 716146A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
inputs
main
valves
auxiliary
Prior art date
Application number
SU731941144A
Other languages
English (en)
Inventor
Евгений Иванович Жуков
Олег Семенович Горбачев
Original Assignee
Предприятие П/Я Г-4783
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4783 filed Critical Предприятие П/Я Г-4783
Priority to SU731941144A priority Critical patent/SU716146A1/ru
Application granted granted Critical
Publication of SU716146A1 publication Critical patent/SU716146A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

(54) СЧЕТЧИК ИМПУЛЬСОВ
Изобретение относитс  к вычислительной технике. Известны счетчики имп льсов, со- держащие в каждом разр де основной и вспомогательный триггеры, вентили и схему переноса { и 2. Недостатками известных счетчиков импульсов  вл ютс  низкое быстро- « действие и относительна  сложность. Ближайшим техническим решениал к изобретению  вл етс  счетчик импульсов , содержащий в каждом разр де основной и вспомогательный триггеры.и венти.л:и 3) , Целью изобретени   вл етс  повышение быстродействи  счетчика импуль сов. Поставленна  цель достигаетс;  тШ4 что в счетчик введены инверторй и триггер перезаписи, подключенный nfep вым входом к одному из входов основного триггера первого разр да, рьм входом к другому входу основного триггера первого разр да и черёз йн вертор к управл ющим входам вентЙЙШй вспомогательного триггера второго разр да, а выходом к управл ющим вхо дам в.ентилей основных триггеров всех разр дов, кроме первого. При ход одного из вентилей вспомогательного триггера .предйдущего разр да, начина  с второго, подключён через инвертор к управл ющим входам вентилей . BcnoMoraTejTbHoro триггера последующего разр да, а управл ющие входы вентилей основного триггера первого разр да подсоединены к шине входных сигналов через инвертор. На чертеже представлена функциональна  схема счетчика импульсов, выполненного согласно изобретению. Шина 1 входных сигналов подсоединена непосредственно и через инвертор 2 соответственно к управл ющим входам вентилей 3 и 4, подключенных выходами к входам вспомогательного триггера 5, и к управл ющим входам вентилей б и 7, подключенных выходами 8 и 9 к входам основного триггера 10 и к входам триггера перезаписи 11, При этом один из входов триггера перезаписи подключен через инвертор 12 к управл ющим входам ве.нтилей 3 и 4 второго разр да, причем выход вентил  4 второго разр да подсоединен к управл ющим входам вентилей 3 и 4 третьего разр да через ийве ртор 13. Работает счетчик импульсов следующим обра з ом .
По приходе первого счетного импульса на шину 1 входнык сигналов пг оисходит запись состо ни  в первый 1разр д счётчика. При этом сигнал 1 с выхода 8 устанавливает триггер перезаписи 11 в состо ние Ч, а также, пройд  через инвертор 12, записывает во вспомогательный триггер 5 второго разр да Ч, Сигнал 1 с выхода триггера перезаписи блокирует управл ющие входы вентилей б и 7 основных триггеров всех разр дов счетчика, пе шого . .
второй, счетный ик тульс переводит первый разр д счетчика в состо ние О. При этом сигнал с выхода 9 устанавливает триггер перезапиО
Сигнал
си в состо ние
выхода триггера перезаписи открывает вентили. 6 и 7 основных триггеров всех разр дов, креме первого, разреша  перезапись информации из вспомогательного триггера в основной. Таким образе , первый разр д счетчика переведен в Состо ние О, а второй - в ;состо ние ,
Третий счетный импульс йеревбдит первый разр д счетчика в состо ние , триггер перезаписи - в состо ние , а вспомогательный триггер второго разр да - в состо ние О, При этом на йыходе 14 второго разр да счетчика формируетс  сигнал Ч, который, пройд  через инвертор 13, переводит вспсдаюгательньай триггер 5 третьего разр да в состо ние .
Четвертый счетный импульс переводит первый разр д счетчика в состо ние О, При сигнал Ч с выхода 9 устанавливает Т1 иггер перезаписи в состо ние О, 1раЭрёш  перезапись информации из вспомогатель ных триггеров в основные, причем во второй разр д счетчика записываетс  , ав третий разр д - 1.
Таким образом, при установке первого разр да счетчика в состо ние происходит запись во вспомогательные триггеры, т.е. счетчик работает как последовательный, а при установке первого разр да счетчика в Состо ние О происходит перезапись информации из вспомогательных триггеров в основные.
Перенос информации в счетчике проис (одит в паузе между счетными импульсами . Врем  установки нового состо ни  в предлагаемом счетчике складываетс  из времени переключени  вентил  разр да и триггера перезаписи , т.е. равно 2С(С- времй переключени  инвертора), в то врем , как в последовательном счетчике оно равно 2 (п - D-X .
Кроме большого выигрыша по быстроД е и с твйЖ if о срЖв не ни to с п ос л е д ов ат ель ным счётчиком предлагаемый счётчик
имеет существенно меньшее количество элементов по сравнению с параллельным счетчиком при той же частоте счетных импульсов.
Дл  частот, когда длительность пау- зы между счетньми импульсами сравнима с временем переноса, Надежна  работа счетчика обеспечиваетс  выполнением нескольких разр дов (первых двух, трех, четырех и т.д.) счетчика по
IQ параллельной схеме.
Двадцатиразр дный счетчик, выполненный согласно изобретению, имеет на 17 вентилей меньше, чем двадцатиразр дный параллельный счетчик при той же частоте счетных импульсов, и имеет выигрыш по быстродействию более чем в три раза, по сравнению с дваддатираэр дным последовательным счетчик с и.
изобретени 
Ш Счетчик импульсов, содержащий в
каждом разр де основной триггер и . вспомогательный триггер, причем выходы вспсжлогательного триггера перекрестно подключена к входам вентилей
5 основного триггера, выходами подключённых к входам основного тр иггера, При этом выходы основного триггера перекрестно подключены к входам вентилей вспомогательного триггера, йыft кодами подключенных к входам вспомогательного триггера, а управл надими входами - к шике входных сигналов, отличающийс   тем, что, с целью повышени  быстродействи , в
с него введены инаерторы и триггер перезаписи , пОдклйчеиный первом входсм к одному из вхс ов основного триггера первого разр да, вторшл входс  к другсму входу оснс®йогр триггера первого разр да и через инвертор к управл ющим входам вентилей вспомогательного триггера второго разр да, а выходе к входам вентилей основных триггеров всех разр дов, кроме перeotO , при этом выход одного из вентилей вспомогательного триггера предыдущего разр да, начина  со второго, пог лючен через инвертор, к управл гющим входам вентилей вспомогательного триггера последук цего разр да, а уп0 равл ющие входы вентилей основного триггера первого разрада подсоединены к шине входных сигналов через инвертор .
Источники информации,
ё Прин тые во внимание при эксперт11зе
1.Авторское свидетельство СССР 373885, кл. Н 03 К 23/02, 1971.
2.Каган Б.М. и др. Цифровые вычислительные машины и системы,
0 Энерги , 19.70, с. 211.
3.Букреев И.Н. и др. Микроэлектронные схемы цифровых устройств, М., Сов. радио , 1973, с. 143-145 (прототип).

Claims (1)

  1. Формула изобретения
    Счетчик импульсов, содержащий в каждом разряде основной триггер и вспомогательный триггер, причем выходы вспомогательного триггера перекрестно подключена к входам вентилей основного триггера, выходами подключённых к входам основного триггера, при этом выходы основного триггера перекрестно подключены к входам вентилей вспомогательного триггера, Выходами подключенных к входам вспомогательного триггера, а управляющими входами - к шине входных сигналов, отлича ющи йс я тем, что, с целью повышения быстродействия, в него введены инверторы и триггер перезаписи, подключенный первым входом к одному из входов основного триггера первого разряда, вторим входом к другому входу основного триггера первого разряда и через инвертор к управляющим входам вентилей вспомогательного триггера второго разряда, а выходом к входам вентилей основных триггеров всех разрядов, кроме первого, при этом выход одного из вентилей вспомогательного триггера предыдущего разряда, начиная со второго, подключен через инвертор.к управляющим входам вентилей вспомогательного триггера последующего разряда, а управляющие входы вентилей основного триггера первого разряда подсоединены к шине входных сигналов через инвертор.
SU731941144A 1973-06-29 1973-06-29 Счетчик импульсов SU716146A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU731941144A SU716146A1 (ru) 1973-06-29 1973-06-29 Счетчик импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU731941144A SU716146A1 (ru) 1973-06-29 1973-06-29 Счетчик импульсов

Publications (1)

Publication Number Publication Date
SU716146A1 true SU716146A1 (ru) 1980-02-15

Family

ID=20559119

Family Applications (1)

Application Number Title Priority Date Filing Date
SU731941144A SU716146A1 (ru) 1973-06-29 1973-06-29 Счетчик импульсов

Country Status (1)

Country Link
SU (1) SU716146A1 (ru)

Similar Documents

Publication Publication Date Title
GB1493555A (en) Decoding circuit for binary data
US4160154A (en) High speed multiple event timer
SU716146A1 (ru) Счетчик импульсов
SU472461A1 (ru) Быстродействующий реверсивный счетчик на элементах и-не
SU799148A1 (ru) Счетчик с последовательным переносом
SU397907A1 (ru) УСТРОЙСТВО дл ВОЗВЕДЕНИЯ В КВАДРАТ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ В УНИТАРНОМ КОДЕ
SU1406790A1 (ru) Делитель частоты с переменным коэффициентом делени
SU763965A1 (ru) Буферное запоминающее устройство
SU1624687A1 (ru) Делитель частоты следовани импульсов
SU1608657A1 (ru) Преобразователь код-веро тность
SU1503065A1 (ru) Формирователь одиночного импульса
SU1619396A1 (ru) Делитель частоты следовани импульсов
SU453795A1 (ru) Дешифратор
SU395989A1 (ru) Накапливающий двоичный счетчик
SU1116426A1 (ru) Устройство дл поиска чисел в заданном диапазоне
SU666583A1 (ru) Регистр сдвига
SU1007104A1 (ru) Датчик случайных чисел
RU2041562C1 (ru) Делитель частоты импульсов
SU1182535A1 (ru) Устройство для вывода информации
SU1160561A1 (ru) ТРОИЧНЫЙ РЕВЕРСИВНЫЙ СЧЕТЧИК импульсов
SU589621A1 (ru) Регистр
SU822348A1 (ru) Преобразователь код-временной интервал
SU1363214A1 (ru) Устройство дл формировани остатка по произвольному модулю от числа
SU551633A2 (ru) Устройство дл ввода информации
SU1504801A1 (ru) Управляемый делитель частоты следования импульсов