SU716066A1 - Сдвигающий регистр - Google Patents

Сдвигающий регистр Download PDF

Info

Publication number
SU716066A1
SU716066A1 SU742041297A SU2041297A SU716066A1 SU 716066 A1 SU716066 A1 SU 716066A1 SU 742041297 A SU742041297 A SU 742041297A SU 2041297 A SU2041297 A SU 2041297A SU 716066 A1 SU716066 A1 SU 716066A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
trigger
inputs
bit
auxiliary
Prior art date
Application number
SU742041297A
Other languages
English (en)
Inventor
Юрий Захарович Воробьев
Владимир Алексеевич Грехнев
Original Assignee
Войсковая Часть 44388-Р/П
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 44388-Р/П filed Critical Войсковая Часть 44388-Р/П
Priority to SU742041297A priority Critical patent/SU716066A1/ru
Application granted granted Critical
Publication of SU716066A1 publication Critical patent/SU716066A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

. (54) СДВИГАЮЩИЙ РЕГИСТР
. ,. ,., Изобретение относитс  к области вычислительйой техники и может быть иопользовано дл  хранени  и сдвига информации . И звестён сдвигающий регистр, выполненный на элементах И-НБ, причем входы первого и второго элементов Й-НБ каждого разр да соединены соответственно с пр мым и инверсным информационным входом и с шиной тактовых импульсов , выход первого элемента И-НЁ соеди нен со входами третьего и четвертого элементов И-НЕ, выход второго элемента И-НБ соединен со входами п того и шестого элементов И-НБ, выход четверто го элемента И-НЕ соединен со. входом шестого элемента И-НБ, вход которогй соединен со входом четвертого элемента И-НБ, выходы третьего и п того И-НБ ка сдого разр да соединены соот ветственно со входами второго и первого элементов И-НБ следующего разр да, при этом выход четвертого элемента И-НБ каждого разр да соединен со входом третьего элемента И-НБ, выход которого соединен со входом п того элемента ИНБ , а выход второго элемента И-НБ данно1х разр да соединен со.входом второго элемента И-НБ послед5гющего разр дл i. , Известен также сдвигающий регистр, содержащий в каждом разр де вспомогателышй и основной триггеры на элементах И-НБ, входы которых соединены с элементами И, первые входы которых соединены с шиной сдвига, вторые входы элементов И, св занных с вспомогательным триггером, соединены соответственно с пр мым и инверсным выходами предыдущего разр да, а вторые входы элементов И, св занных со вход МИ основного тригт гера, - соответственно с выходами вспомогательного триггера денного разр до Недостатком известных устройств  вл етс  большое количество оборудовани . Целью изобретени   вл етс  сокр ще-  ие количества оборудовани . УкйЭёшёа аейь доетйгаетс  тем, что в пpeдлaгaeмoм устройстве пр мой и инверсный информационные входы соединены соответственно с первыми входами элеMeifTpB И-НБ вспомогательного триггера первого разр да, выходы вс:помогатепьно го триггера каждого разр да соединены соответственно с первыми входами элементов И-НЕ основного трип ра, выходы которых подключены к первым входам элементов И-НЕ вспомогательного триггера аоследуюш егб разр да, вторые входы элементов И-НЕ каждого вспомогательного и .основного триггеров; кроме основного триггера последнего разр да, соединены сС оТветс венно с выходами каждого тре- тъего инвертора из депочки последователь но соединенных инверторов, причем вход Первого инвертора соединен с шиной сдвш rai и со вторыми входами элементов ИНЕ основного триггера последнего разр .VUM --. ; vv;. . :. ... .. . Х--. да.-- -:; .-;:--., -.,;- . .-,...-.. ........ На чертеже приведена функциональна  МШта ирёй агаемоГо сдвигающего регистра .... . ...,..:;. .:..; ., ... Сдвигающий регастр содержит пр мую 1 в инверсную 2 информащоннче входные шины, шину сдвига 3, элементы И-НН 415 , попарно образукнцие вспомогательные триггерь 16, 17, 18 и основные триггеры 19, 20, 21, и инверторы 22-36. В исхЬдном состо нии информаци  на 1х:бШ1ТШй в основных триггерах регистра 19,20,21, а на шИне сдвига 3 npHcJrt вует сигнал,равный логической единице, слёДЬёйтёлЬно, на выходах инверторов 22 28, 34 - логический нуль, и ;на В1Е Модах инверторов 25 и 31 - логическа :единица . Поскольку с выхода инвертора 34 логический нуль поступает сразу на оба взсбда вспомогателшого триггера третьего разр да, то сразу на оба входа вспомогательного триггера 18 трегьего разр да , то и на выходе элемента Й-ДЁ 12 И на выходе элемента И-НЕ 13 будет сигнал, равный логической едини:це. Ана логично сигнал, равный логической едини- да, будет и на выходе элементов И-НЕ 4, 5, 8, 9, образующих вспомогательные TpiirrefibT первого и второго разр дов ре ГЙСГра. ..-.--,-.-....-.-,:;;.„..,...........,.-.. с приходом сигнатш по шине сдвига 3 равного логическому нулю, инф6рма1Ш  из ocHO Hiaro триггера выводитс из регистра . Через врем , равное времени переклю чени  трех последовательно соединенных . инверторов 34-S6, на выхйде енвертср 34 по вл етс  сигнал, равный логическо динице, и информаци  из основного тригера 20 второго разр да переписываетс  о вспомогательный триггер 18 третьео разр да. После этогю через врем , равое времени переключени  трех последовательно соединенных инверторов 31-33,; на выходе инвертора 31 по вл етс  сигнал , равный .логическому нулю, который поступает на входы элементов И-НБх 10 и 11, разрыва  триггерные св зи, и на выходах элементов И-НЕ 10 и 11 по вл ютс  сигналы, равные логической еда- . нице. Далее, через врем , равное време- ни переключени  трех последовательно сое дине инверторов 28-30, на выходе инвертора 28 по вл етс  сигнал, рав- ный логической единице, и информаци  из основного триггера 19 первого разр да переписываэтс  во вспомогательный триггер 17 второго разр да, далее разрываютс  триггерные св зи основного триггера 19 первого р1азр да, а затем входна  информаци  записываетс  во вспомогательр ный триггер 16 первого разр да. Таким образом, под действием тактового сигнала, действующего по шине 3, информаци  последовательно, начина  с последнего старшего разр да, перепйсы- -ваетс  из основного триггера предыдущего разр да во вспомогательный триггер данного разр да. Точно также по окончании тактового сигнала последователшо, начина  с последнего старшего разр да, информаци  переписЁиааетс  из вспомогательного тригге- ра Данного разр да в основной триггер этого 5ке разр да. Поскольку nenbil формирующа  тактовые импульсы, выполненна  на элементах НЕ 22-36, не содержит обратных св зей с выходов триггеров 16-21, то она может быть использована дл  сдвига информации одновременно в нескольких регистрах , что сокращает количество оборудОва-с ни , уменьшает габариты, вес, потребл емую мощность устройства, повышает надежность его работы. В принципе, если дл  выбранной системы логических элементов врем  переключени  одного элемента не может превысить врёйейй переключени  двух других последовательно соединенных элементов, то вместо шести последовательно соединенных инверторов можно использовать всего Ква, что дополнителшо ведет к совращению оборудовани .
хФорм ула изобретени 
Сдвигающий регистр, содержащий в ; каждом разр де основной и вспомогательвый триггеры, выполненные на паре пере крестно соединенных элементов , и инверторы, отличающийс  тем что, с целью сокращени  количества оборудовани , пр мой и инверсный информационные входы устройства соединены со- ответственно с первыми входами элементов И-НБ вспомогательного триггера первого разр да, выходы вспомогательного триггера каждого разр да соединены сортвеггственно с первыми входами элемеетов И-НЕ основного триггера, выходы которых подключены с первым входом элементов И-ЛЕвспомогателыюго триггера по-
следукщего разр да, вторые входы элементов И-НЕ каждого вспомогательного и основного триггеров, кроме ос1ювно1Х) триггера последнего разр да, соединены . Ооответсгвенно с выходами каждого третьего )31шертора из цепочки последовательно соединенных инверторов, причем вход первого инвертора соединен с шшюй сдвига и со вторыми входами элементов ИНЕ основного триггера после/шего разр да .
Источники информации, прин тые во внимание при экспертизе
1.Авторское свидетельство СССР
N 396719, кл.- G 11 С 19/00, 1971.
2.Букреев И. Н. и др. Микроэлектрон , ные схемы цифровых устройств, М.,СЬв.
радио, 1973, с. 118, рис. 4.156.

Claims (1)

  1. форм ула изобретения
    Сдвигающий регистр, содержащий в ;каждом разряде основной и вспомогательный триггеры, выполненные на паре перекрестно соединенных элементов И-НЕ, и инверторы, отличающийся тем, что, с целью сокращения количества оборудования, прямой и инверсный информа— ционные входы устройства соединены соответственно с первыми входами элементов И-НЕ вспомогательного триггера пер—’ вого разряда, выходы вспомогательного триггера каждого разряда соединены соответственно с первыми входами элементов 15 И-НЕ основного триггера, выходы которых подключены с первым входом элементов И-НЕ вспомогательного триггера по—
    716066 6 следующего разряда, вторые входы элементов И-НЕ каждого вспомогательного и основного триггеров, кроме основного триггера последнего разряда, соединены . соответственно с выходами тьего инвертора из цепочки но соединенных инверторов, первого инвертора соединен га и со вторыми входами элементов ИНЕ основного триггера последнего разряда.
    каждого тро» последовательпричем вход с шиной сдви-
SU742041297A 1974-07-03 1974-07-03 Сдвигающий регистр SU716066A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU742041297A SU716066A1 (ru) 1974-07-03 1974-07-03 Сдвигающий регистр

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU742041297A SU716066A1 (ru) 1974-07-03 1974-07-03 Сдвигающий регистр

Publications (1)

Publication Number Publication Date
SU716066A1 true SU716066A1 (ru) 1980-02-15

Family

ID=20590105

Family Applications (1)

Application Number Title Priority Date Filing Date
SU742041297A SU716066A1 (ru) 1974-07-03 1974-07-03 Сдвигающий регистр

Country Status (1)

Country Link
SU (1) SU716066A1 (ru)

Similar Documents

Publication Publication Date Title
US4063078A (en) Clock generation network for level sensitive logic system
US5406216A (en) Technique and method for asynchronous scan design
EP0010599B1 (en) Shift register latch circuit operable as a d-type edge trigger and counter comprising a plurality of such latch circuits
KR910002119A (ko) 신호발생기
SU716066A1 (ru) Сдвигающий регистр
KR920001083B1 (ko) 논리회로의 테스트용이화회로
US3348069A (en) Reversible shift register with simultaneous reception and transfer of information byeach stage
US9618578B2 (en) Semiconductor storage device having synchronous and asynchronous modes
US3967206A (en) Dual edge and level (DEL) flip-flop
JPH05227040A (ja) シリアル・パラレル変換回路
US3488481A (en) Parallel binary adder-subtractor without carry storage
SU594530A1 (ru) Ячейка пам ти дл регистра сдвига
JPS6010922A (ja) バイナリ−カウンタ
KR100313931B1 (ko) 제어신호 발생회로
JPS6051729B2 (ja) 複合ラッチ回路
SU805415A1 (ru) Регистр сдвига
SU583480A1 (ru) Параллельный однофазный регистр
SU371853A1 (ru) Однотактный счетный триггер
SU729833A2 (ru) Устройство промежуточной пам ти разравнивающего типа
JP2674794B2 (ja) タイミング回路
SU603988A1 (ru) Устройство дл извлечени корн третьей степени
SU666583A1 (ru) Регистр сдвига
JPS6234438A (ja) エラステイツクストアメモリ回路
SU944105A1 (ru) Коммутатор
SU602939A1 (ru) Устройство сдвига информации