SU696436A1 - Device for time referencing from the same origin of time intervals - Google Patents

Device for time referencing from the same origin of time intervals

Info

Publication number
SU696436A1
SU696436A1 SU721789900A SU1789900A SU696436A1 SU 696436 A1 SU696436 A1 SU 696436A1 SU 721789900 A SU721789900 A SU 721789900A SU 1789900 A SU1789900 A SU 1789900A SU 696436 A1 SU696436 A1 SU 696436A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
register
address
Prior art date
Application number
SU721789900A
Other languages
Russian (ru)
Inventor
Галина Павловна Кловацкая
Николай Владимирович Угланов
Владимир Петрович Долгов
Леонид Иванович Ляшевич
Владимир Митрофанович Свищ
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU721789900A priority Critical patent/SU696436A1/en
Application granted granted Critical
Publication of SU696436A1 publication Critical patent/SU696436A1/en

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

Изобретение относитс  к области автоматики и вычислительной техники и может быть использовано в автоматической проверочной аппаратуре.The invention relates to the field of automation and computer technology and can be used in automatic test equipment.

Известно .устройство дл  получени  отсчета от одного начала в цифровых интеграторах интервалов времени, содержащее счетчики по числу команд, соединенные по входу через, ключи с выходом генератора опорных импульсов и выходами разр дов регистра, вход которого соединен с формирователем. Выходы.счетчиков соединены со схемами считывани , управл емыми Через элементы задержки соответствующими выходами регистра. Выходы схем считывани  подключены ко входам пам ти , выход которой соединен с сумматором , -св занным через дешифратор с индикацией 1.A device for obtaining a reference from one origin in digital time integrators is known, containing counters for the number of commands connected at the input through keys to the output of the reference pulse generator and the outputs of the register bits whose input is connected to the driver. Outputs.counters are connected to readout circuits controlled via the delay elements by the corresponding register outputs. The outputs of the readout circuits are connected to the inputs of the memory, the output of which is connected to an adder, connected via a decoder with indication 1.

В таком устройстве дл  каждой поступающей команды используетс  свой счетчик, с:4ема считывани , лини  задержки и ключ дл  накоплени  и промежуточного хранени  информации о времени прихода команды (дл  первой - относительно команды пуск, дл  каждой последующей команды - относительно предыдь-щей ) . Дл  получени  отсчета времени прихода каждой команды от одного начала производитс  последовательное суммирование времени прихода всех предыдущих команд.In such a device, for each incoming command its own counter is used, with: 4 reads, a delay line and a key for accumulating and intermediately storing information about the time of arrival of the command (for the first with respect to the start command, for each subsequent command with respect to the previous one). In order to obtain a reference for the arrival time of each team from one start, a consecutive summation of the arrival time of all previous teams is performed.

Недостатком известного устройства  вл етс  его сложность, так как дл  контрол  каждой команды необходим счетчик, схема считывани ,эле0 мент задержки и ключ,, а дл  получени  информации о приходе команды от одного начала измерени  необходим сумматор, что кроме усложнени  устройства увеличивает врем  на расши5 фровку информации.A disadvantage of the known device is its complexity, since a meter, a readout circuit, a delay element and a key are needed to control each command, and an adder is needed to get information about the arrival of a command from one measurement start, which, in addition to the complexity of the device, increases the time for expansion information.

Кроме того, команды, замер времени поступлени  кото.рых производитс , могут поступать в данное устройство последовательно по одному вхо0 ду. Следовательно, дл  замера команд по нескольким входам, на каждый вход необходимы формирователь, регистр и соответствующее число счетчиков , схем считывани , элементов In addition, commands that measure the arrival times that are made can be sent to this device one by one in succession. Therefore, to measure commands by several inputs, each input requires a driver, a register and the corresponding number of counters, read circuits, and elements

5 задержки и ключей по числу команд. на каждый вход.5 delays and keys by the number of commands. at each entrance.

Claims (2)

Наиболее близким по технической сущности к предлагаемому изобретению  вл етс  -устройство дл  измерени  временных интервалов, содержащее генер тор импульсов, выход которого соедин с первым входом элемента И, второй вход которого соединен с первым вхо дом элемента И, второй вход которого  вл етс  входом пуск устройства , а выход - соединен со входом .счетчика, формирователь импульсов, вход которого  вл етс  информационным входом устройства, а выход соединен со входом регистра сдвига, бло пам ти и блок индикации OJ. Недостатками известного устройств  вл етс  то, что оно не позвол ет получать фактическое значение времени поступлени  команды, и KpoNie того в отдельных случа х тер етс  информаци  о прохождении команды, так как после прохождени  времени максимальн го допуска;, дл  команды по данному ВХОДУ происходит переключение на сле вход. Цель изобретени  - упрощение и по вышение быстродействи  устройства. Поставленна  цель достигаетс  тем что в предложенное устройство введе ны (п - I) дополнительных формирова телей импульсов и (п - I) дополнительных регистров сдвига по числу входов устройства, элементы коммута ции, причем входы формирователей  в . л ютс  информационными входами .устройства , а выходы - соединены со вх дами соответствующих регистров спвига , выходы которых соединены с адре HbiMH входами блока пам ти, разр дны входы которого соединены с выходом счетчика, выход блока пам ти соединен со входом блока индикации, а выход переноса каждого регистра сдвига кроме (п-1) -гр дополнитель-ного регистра сдвига через соответствующий элемент коммутации соединен со входом младшего разр да последующего регистра сдвига. На чертеже представлена блок-схе ма предлагаемого технического решен Устройство дл  получени  отсчета от одного начала интервалов врем ни содержит генератор импульсов 1, выход которого через элемент И 2 ср динен со входом счетчика 3. Выходы разр дов счетчика 3 подключены в дам блока пам ти 4, к адресным входам которого через регистр сдвига Ь подключены формирователи импульсов bt Количество формирователей ре гистров определ етс  числом входов устройства. Выход блока пам ти 4 св зан с блоком индикации 7. Блок пам ти 4 содержит узел возбуждени  ад ресов 8 и накопитель 9 измерительньз значений. Накопитель 9 блока пам ти может быть выполнен на полных токах с ограничительными сопротивлени ми в цеп х записи разр дов, что позвол ет производить запись нескольких одинаковых чисел одновременно. Выход переноса каждого предыдущего регистра 5 сдвига через элемент коммутации 10 соединен со входом переноса последующего регистра, что позвол ет увеличить количество замер емых команд по одному входу. Блок управлени  11 св зан со всеми блоками устройства, что обеспечивает все режимы работы. Устройства дл  получени  отсчета toT одного начала интервалов времени |аботает следующим образом. По команде пуск с блока управлени  11 открываетс  элемент И 2. С генератора импульсов 1 через элемент И 2 поступают импульсы на вход счетчика 3. Счетчик начинает отсчитывать врем , и сигналы о состо нии его разр дов непрерывно поступают на разр дные входы накопител  9 измеренных значений блока пам ти 4. При поступлении первой команды на вход формировател  б с объекта контрол , формирователь 6 выдает импульс на вход регистра 5. Регистр 5 по первому своему выходу возбуждает через узел возбуждени  адресов 8 блока пам ти 4 первый адрес накопител  9 измеренных значений. Таким образом, по этому адресу записываетс  состо ние счетчика 3, которое соответствует времени поступлени  первой кс 1анды . При поступлении второй команды по этому же входу возбуждаетс  второй адрес накопител  9, куда записываетс  новое состо ние счетчика 3, соответствующее времени поступлени  второй команды от начала отсчета,то есть от команды пуск. Таким образом, количество команд, регистрируемых по одному входу, определ етс  разр дностью регистра 5, и каждому разр ду регистра соответствует адрес накопител  измеренных значений. Врем  прихода первой команды записываетс  по первому адресу, второй - по второму и т. д. Команды, поступающие по второму, третьему и т.д. входам записываютс  таким же образом.через соответствующие формирователи 6, регистры 5 и узел возбуждени  адресов 8 в накопитель 9 по адресам, сдвинутым дл  второго входа на количество разр дов первого регистра, дл  третьего входа на количество разр дов первого и второго регистров и т. д. В случае одновременного поступлени  команд по нескольким входам, возбудитс  несколько адресов накопител  9 и по этим адресам запишетс  одинаковое число,соответствующее состо нию счетчика на данный момент времени. Это обеспечиваетс  применением пам ти на полных токах с ограничительными сопротивлени ми в разр дных цеп х записи. Если число .команд, поступающих по одному входу,превьлщает разр дность регистра 5, с помощью элементов 10 коммутации управлени  11, можно уве личить разр дность регистра по одно му входу путем объединени  нескольких регистров 5 в один. Предложенное техническое решение позвол ет упростить известное устройство за счет того, что информаци о состо нии счетчика посто нно поступает на вход пам ти, а сигналы о приходе команд с выходов регистра возбуждаютнепосредственно адресные входы пам ти. Это позвол ет сократить количество счетчиков до одного и исключить схемы считывани , элеме ты задержки и ключи. Дл  контрол  команд по нескольким входс1М на каждом входе необходимы формирователь и регистр и соответствующее увеличе ние емкости пам ти. Установление св зи между регистрами дает возможность увеличивать число замер емых команд по одному входу до суммарной емкости регистров. Формула изобретени  Устройство дл  отсчета времени от одного начала интервалов времени содержащее генератор импульсов, выхо которого соединен с первым входом элемента И, второй вход которого  вл етс  входом пуск устройства,а рыход соединен со входом счетчика. формирователь импульсов,вход которого  вл етс  информационным входом устройства , а выход - соединен со входом регистра сдвига,блок пам ти и блок индикации,о тличающеес  тем, что, с целью упрощени  и повышени  быстродействи  устройства, в него введены (п - I) дополнительных формирователей импульсов и (п - I) дополнительных регистров сдвига по числу входов устройства, элементы коммутации,: JrIpичeм входы формирователей  вл ютс  информационными входами устройства, а выходы - соединены со входами соотвеа:ствующих регистров сдвига, выходы которых соединены j; адресными входами блока пам ти , разр дные входы которого соединены с выходом счетчика, выход блока пам ти соединен: со входом блока индикации, а выход переноса каждого регистра сдвига кроме (п - I)-го дополнительного регистра сдвига через соответствующий элемент коммутации соединен с входом младшего разр да последующего регистра сдвига. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР №209843, кл. G06F 15/46, 1970. The closest to the technical essence of the present invention is a device for measuring time intervals containing a pulse generator, the output of which is connected to the first input of the element I, the second input of which is connected to the first input of the element And, the second input of which is the input start of the device and the output is connected to the input of the counter, a pulse shaper, whose input is the information input of the device, and the output is connected to the input of the shift register, the memory block and the display unit OJ. The disadvantages of the known devices is that it does not allow to get the actual value of the time of arrival of the command, and KpoNie in some cases, information about the passage of the command is lost, because after the passage of the maximum tolerance time; for the command on this INPUT to the next entry. The purpose of the invention is to simplify and improve the speed of the device. This goal is achieved by the fact that (n - I) additional pulse formers and (n - I) additional shift registers according to the number of device inputs, switching elements, and the shaper inputs c, are introduced into the proposed device. The information inputs are the devices, and the outputs are connected to the inputs of the corresponding spin registers, the outputs of which are connected to the HbiMH address of the memory block, the bits of the inputs of which are connected to the output of the counter, the output of the memory block is connected to the input of the display unit, and the output transfer of each shift register except for (p-1) -gp additional shift register through the corresponding switching element is connected to the input of the lower bit of the subsequent shift register. The drawing shows a block diagram of the proposed technical solution. The device for obtaining a count from one beginning of time intervals contains a pulse generator 1, the output of which is connected to the memory unit 4 via an AND 2 element. , to the address inputs of which, via the shift register L, pulse formers bt are connected. The number of drivers of registers is determined by the number of inputs of the device. The output of the memory unit 4 is connected with the display unit 7. The memory unit 4 contains an address excitation node 8 and a storage 9 of measurement values. The storage unit 9 of the memory unit can be made on the full currents with limiting resistances in the bit writing circuit, which makes it possible to record several identical numbers at the same time. The transfer output of each previous shift register 5 through the switching element 10 is connected to the transfer input of the subsequent register, which allows an increase in the number of commands to be measured on one input. The control unit 11 is associated with all units of the device, which provides all modes of operation. Devices for obtaining a toT reference of one time interval start | Works as follows. When the command starts from control unit 11, element 2 is opened. From pulse generator 1, element 2 is fed through element 2 to the input of counter 3. The counter begins to count time, and signals about the state of its bits continuously flow to the bit inputs of the accumulator 9 measured values memory unit 4. When the first command arrives at the input of the imager b from the control object, the imaging unit 6 outputs a pulse to the input of register 5. Register 5 at its first output excites, through the address excitation node 8 of memory 4, the first drive address 9 measured values. Thus, at this address, the state of the counter 3 is recorded, which corresponds to the arrival time of the first command line. When the second command is received, the second address of the accumulator 9 is excited at the same input, where the new state of the counter 3 is recorded, corresponding to the arrival time of the second command from the origin, that is, from the start command. Thus, the number of commands registered by one input is determined by register size 5, and each register bit corresponds to the address of the accumulator of measured values. The arrival time of the first team is recorded at the first address, the second at the second, etc. Commands that arrive at the second, third, etc. the inputs are written in the same way. Through the corresponding drivers 6, registers 5 and the excitation node of addresses 8 to drive 9 by addresses shifted for the second input by the number of bits of the first register, for the third input by the number of bits of the first and second registers, etc. In the case of simultaneous receipt of commands at several inputs, several addresses of accumulator 9 will be excited and the same number written at these addresses corresponding to the state of the counter at the given time. This is ensured by the use of full-current memory with limiting resistances in write bit circuits. If the number of commands arriving at one input exceeds the register's width of 5, using control switching elements 10, it is possible to increase the size of the register at one input by combining several registers 5 into one. The proposed technical solution makes it possible to simplify the known device due to the fact that information on the state of the counter is continuously fed to the memory input, and signals about the arrival of commands from the register outputs directly activate the address memory inputs. This reduces the number of counters to one and eliminates readout circuits, delay elements, and keys. To control commands by several inputs, each driver needs a driver and a register and a corresponding increase in memory capacity. Establishing a connection between registers provides an opportunity to increase the number of measured commands on one input to the total capacity of registers. DETAILED DESCRIPTION OF THE INVENTION A device for counting time from one beginning of time intervals comprising a pulse generator, the output of which is connected to the first input of an element AND, the second input of which is the input starting the device, and the output connected to the input of a counter. pulse generator, the input of which is the information input of the device, and the output is connected to the input of the shift register, the memory block and the display unit, which are characterized by the fact that, in order to simplify and increase the speed of the device, pulse formers and (n - I) additional shift registers according to the number of device inputs, switching elements: JrIpich the inputs of the drivers are information inputs of the device, and the outputs are connected to the inputs of the corresponding shift registers s connected j; the address inputs of the memory block, the bit inputs of which are connected to the output of the counter, the output of the memory block is connected to the input of the display unit, and the transfer output of each shift register except for (n - I) -th additional shift register is connected to the input through the corresponding switching element lower order subsequent shift register. Sources of information taken into account during the examination 1. USSR author's certificate No. 209843, cl. G06F 15/46, 1970. 2.Авторское свидетельство СССР № 276517, кл. G Об F 7/00, 1972 (прототип). 2. USSR author's certificate number 276517, cl. G About F 7/00, 1972 (prototype).
SU721789900A 1972-05-26 1972-05-26 Device for time referencing from the same origin of time intervals SU696436A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU721789900A SU696436A1 (en) 1972-05-26 1972-05-26 Device for time referencing from the same origin of time intervals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU721789900A SU696436A1 (en) 1972-05-26 1972-05-26 Device for time referencing from the same origin of time intervals

Publications (1)

Publication Number Publication Date
SU696436A1 true SU696436A1 (en) 1979-11-05

Family

ID=20515788

Family Applications (1)

Application Number Title Priority Date Filing Date
SU721789900A SU696436A1 (en) 1972-05-26 1972-05-26 Device for time referencing from the same origin of time intervals

Country Status (1)

Country Link
SU (1) SU696436A1 (en)

Similar Documents

Publication Publication Date Title
RU200621U1 (en) Signal duration and time interval meter
SU696436A1 (en) Device for time referencing from the same origin of time intervals
US4096471A (en) Method and apparatus for transfer of asynchronously changing data words
US3815096A (en) Stacking store having overflow indication for the transmission of data in the chronological order of their appearance
SU643973A1 (en) Device for control of storage element-based accumulator with non-destructive reading-out of information
SU788366A1 (en) Time delay device
SU441642A1 (en) Delay line
SU703864A1 (en) Storage
SU438013A1 (en) Device for converting information
SU1751713A1 (en) Meter of time intervals of pulse sequences
SU1727213A1 (en) Device for control over access to common communication channel
SU493805A1 (en) Buffer storage device
SU530311A1 (en) Multi-channel time interval meter
SU690488A1 (en) Device for determining jumps and extremums
SU796839A1 (en) Device for converting parallel code into series one
SU401014A1 (en) THE DEVICE OF THE TRANSFORMATION OF THE SCALE IS IMAGED
SU720507A1 (en) Buffer memory
JPS5819206B2 (en) Processing method and device for processing measurement data into display data in a weighing device
SU1115074A1 (en) Device for detecting and recording information
SU741258A1 (en) Information input arrangement
SU437072A1 (en) Firmware Control
SU875374A1 (en) Interface
SU459800A1 (en) Memory device
SU1356189A1 (en) Digital device for measuring phase carry-over
SU849302A1 (en) Buffer storage