SU668540A1 - Pulse shaper - Google Patents

Pulse shaper Download PDF

Info

Publication number
SU668540A1
SU668540A1 SU772439249A SU2439249A SU668540A1 SU 668540 A1 SU668540 A1 SU 668540A1 SU 772439249 A SU772439249 A SU 772439249A SU 2439249 A SU2439249 A SU 2439249A SU 668540 A1 SU668540 A1 SU 668540A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
inputs
outputs
matching
additional
Prior art date
Application number
SU772439249A
Other languages
Russian (ru)
Inventor
Н.М. Абакумова
А.М. Вербовский
Н.С. Зеленский
А.Г. Кухарчук
А.Д. Мороз
Л.А. Струтинский
Original Assignee
Ордена Ленина Институт Кибернетики Ан Усср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Кибернетики Ан Усср filed Critical Ордена Ленина Институт Кибернетики Ан Усср
Priority to SU772439249A priority Critical patent/SU668540A1/en
Application granted granted Critical
Publication of SU668540A1 publication Critical patent/SU668540A1/en

Links

Landscapes

  • Pulse Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий линию задержки с отводами, первый отвод которой подключен к входу инвертора, а второй и третий отводы линии задержки соединены через первый и второй управл ющие элементы совпадени  с первым и вторым входами первого элемента ИЛИ, второй элемент ИЛИ и счетчик импульсов по модулю п, выходы которого подключены к первым входам основного блока п элементов совпадени , -о т л и 'ч а ю- щ и и с   тем, что, с целью автоматической (полуавтоматической) регулировки длительности интервалов между импульсами соседних серий, в него дополнительно введены m управл ющих элементов совпадени , блок п элементов совпадени , счетчик импульсов по модулю п и п-1 элементов ИЛИ, причем первые входы второго элемента ИЛИ и введенных п-1 элементов ИЛИ подключены к выходам п элементов совпадени  основного блока, вторые входы упом нутых элементов ИЛИ соединены с выходами п элементов совпадени  дополнительного блока, первые входы которых объединены и подключены к выходу первого элемента ИЛИ и к входу дополнительного счетчика импульсов по модулю п, выходы которого соединены с вторыми входами п элементов совпадени  дополнительного блока, и выход инвертора подключен к входу основного счетчика импульсов по модулю пик вторым входам п элементов совпадени  основного блока, при этом первые входы дополнительных m управл ющих элементов совпадени  соединены с соответствующими отводами линии задержки, вторые входы соединены с введенными шинами автоматического управлени , а выходы m управл ющих элементов совпадени  подключены к остальным входам первого элемента ИЛИ,i(Л^Одсхэ ел 4^PULSE FORMER containing a delay line with taps, the first tap of which is connected to the input of the inverter, and the second and third taps of the delay line are connected via the first and second control elements to match the first and second inputs of the first OR element, the second OR element, and a modulo-pulse counter n, the outputs of which are connected to the first inputs of the main block of the n matching elements, —o t l and h of the same and so that, in order to automatically (semi-automatically) adjust the duration of the intervals between the pulses of neighboring ser m, m additionally introduced control matrices, a block of n matching elements, a pulse counter modulo n and n − 1 OR elements, the first inputs of the second OR element and n − 1 entered OR elements being connected to the outputs of the n matching elements of the main unit , the second inputs of the OR elements are connected to the outputs n of the elements of the additional unit coincidence, the first inputs of which are combined and connected to the output of the first OR element and to the input of the additional pulse counter modulo n, the outputs of which are connected with the second inputs n of matching elements of the additional unit, and the output of the inverter is connected modully to the input of the main pulse counter to the second inputs n of the matching elements of the main unit, with the first inputs of the additional m matching control elements connected to the corresponding taps of the delay line, the second inputs are connected to entered by the automatic control buses, and the outputs m of the control elements of coincidence are connected to the remaining inputs of the first element OR, i (Л ^ Odskhe el 4 ^

Description

Изобретение относитс  к области вычислительной техники и может быть использовано в цифровых устройствах различного назначени . Известен формирователь импульсов содержащий основной и дополнительный триггеры, основной и дополнительный логические элементы совпадени  и ин вертор, причем выходы основного триг гера через дополнительные логические элементы совпадени  соединены с соответствующими входами дополнительного триггера, а выход основного логического элемента совпадени  соединен с одним из входов основного триг гера, выход инвертора соединен с одним из входов основного триггера, а вход инвертора соединен .с входом одного из дополнительных логических элементов совпадени . Недостатком данного формировател  импульсов  вл етс  то, что он не имеет возможностей регулировани  инверторов между импульсами соседних серий и автоматического изменени  длительности импульсов. Наиболее близким техническим решением к изобретению  вл етс  устройство дл  формировани  импульсов, содержащее линию задержки, счетчик по модулю п, элемент совпадени ,оди из входов которого подключен к одно му -отводу линии задержки, а другой вход через инвертор - к другому отводу линии задержки, элемент совпаДени , один вход которого соединен с отводом через инвертор, а другой . вход подключен к отводу линии задер ки, п элементов совпадени , один из входов которых соединен через элемент ИЛИ с выходами элементов совпа дени , а второй - с выходами счетчи ка, а -ВЫХОДЫ этих схем совпадени  соединены с шинами тактовых импульсов формировател . Недостатком известного формирова тел  импульсов  вл етс , во-первых, отсутствие возможности автоматического (или полуавтоматического) изме нени  длительности интервалов между импульсами соседних серий на его тзы ходе и, во-вторых, то, что этот интервап не может быть меньше некоторой величины, определ емой временем срабатывани  счетчика. Целью изобретени   вл етс  автоматическа  (полуавтоматическа ) ре0 .2 гулировка длительности интервалов ежду импульсами соседних серий. Цель достигаетс  тем, что -в формирователь импульсов, содержащий инию задержки с отводами, первый отвод которой подключен к входу инвертора , а второй и третий отводы линии задержки соединены через первьй и второй управл ющие элементы совпадени  о первым и вторым входами первого элемента ИЛИ, второй элемент ИЛИ и счетчик импульсов по модулю п, выходы которого подключены к первым входам основного блока п элементов совпадени , дополнительно введены m управл ющих элементов совпадени , блок п элементов совпадени , счетчик импульсов по модулю п и п-1 элементов ИЛИ, причем первые входы второго элемента ИЛИ и введенных п-1 элементов ИЛИ подключены к выходам п элементов совпадени  основного блока, вторые входы упом нутых элементов ИЛИ соединены с выходами п элементов совпадени  дополнительного блока, первые входы которых объединены и подключены к выходу первого элемента ИЛИ и к входу дополнительного счетчика импульсов по модулю п, выходы которого соединены с вторыми входами п элементов совпадени  дополнительного блока, а выход инвертора подключен к входу основного счетчика импульсов по модулю и и к вторым входам п элементов совпадени  основного блока, при этом первые входы дополнительных m управл ющих элементов совпадени  соединены с соответствующими отводами лиНИИ задержки, вторые входы соединени  с введенными шинами автоматического управлени , а выходы m управл ющих элементов совпадени  подключены к остальным входам первого элемента ,ИЛИ. На фиг. 1 изображена функциональна  схема формировател  импульсов на п серий; на фиг. 2 - временна  диаграмма его работы, Формировтель импульсов состоит из линии задержки 1, вход которой coQдинен с выходом генератора, согласующих резисторов 2, двух счетчиков 3, 4 импульсов по модулю п, причем первый отвод линии задержки 1 через инвертор 5 соединен с входом счетчика 3 и с вторыми входами элементов совпадени  основного блока 6, первые ВХОДЫ которых соединены с выходами этого же счетчика 3, остальные т+2 отводы линии задержки 1 соединены с управл ющими элементами совпадени  7-1, 7-2,..., 7-(т+2), выходы которы через элемент ИЛИ 8 соединены с вх дом счетчика 4 и с первыми входами п элементов совпадени  дополнительного блока 9, вторые входы которых соединены с выходами счетчика 4. Выходы каждой пары п элементов совпадени  основного блока 6 и допол нительного блока 9, подключенных к одноименным выходам счетчиков 3 и 4 соединены с входами элементов ИЛИ 10-1, 10-2,..., 10-п. Вторые входы управл ющих элементов совпадени  7-1, 7-2,...,7-(т+2) соединены с шинами 11 автоматического управлени . Схема работает следующим образом 1На вход линии задержки 1 поступает сери  импульсов от генератора. В момент времени t (пауза между импульсами генератора) схема находитс  в таком состо нии (исходное состо ние) что на выходе инвертора 5 имеетс  вы сокий потенциал, на выходе элемента 8 - низкий, на последнем выходе счет чика 3 имеетс  высокий потенциал,на остальных выходах этого счетчика низкий , на первом выходе счетчика 4 имеетс  высокий потенциал, на осталь ных его выходах - низкий, на выходе элемента совпадени  6-п и элемента ИЛИ 10-п высокий потенциал, на выходах остальных элементов совпадени  и элементов ИЛИ - низкий потенциал. Та ким образом, в момент времени t, на выходе формировател  имеетс  импульс который исчезает в момент времени t . В момент времени t, передний фрон импульса генератора достигает первог отвода линии задержки 1 и на выходе инвертора 5 по вл етс  низкий потенциал , переключающий счетчик 3. При этом на первом выходе по вл етс  высокий потенциал. На выходе элемента В по вл етс  высокий потенциал через 04 врем  б , равное задержке между первым отводом и одним из последующих отводов, в зависимости от разрешающего потенциала на шинах 11 соответственно . Во всех четных моментах времени t, t, tg и т.д. происходит переключение состо ни  счетчика 4, а во всех нечетных моментах времени t,,t, ty и т.д. происходит переключение счетчика 3. На выходе элементов 6-1, 6-2,..., 6-п происходит совпадение высоких потенциалов с выхода инвертора 5 и выхода счетчика 3 соответственно.На входе элементов 9-1, 9-2,..., 9-п происходит совпадение высоких потенциалов с выхода элемента 8 и выходов счетчика 4. На выходах элементов 10-1, 10-2 ,...,10-п, реализующих функцию ИЛИ, по вл ютс  сформированные серии импульсов. Интервал между импульсами соседних серий определ етс  только временем L , выбранным на линии задержки с помощью шин 11 и не зависит от времени срабатывани  счетчиков 3 и 4. Допускаетс  величина tT 0. Интервал между импульсами соседних серий может измен тьс  от нул  до величны , не превышающей длительности импульса генератора. При этом частота импульсов одной серии не измен етс , измен етс  только соотношение между импульсами и паузами. На сколько увеличиваетс  или уменьшаетс  длительность паузы, на столько же уменьшаетс  или увеличиваетс  соответственно длительность импульса. Использование формировател  импульсов с новыми функциональными возможност ми позвол ет автоматически ме ть режим работы цифровых устройств, в которых данный формирователь приен етс . При этом отпадает необходиость использовани  специальной аппаатуры дл  проведени  профилактичесих и наладочных работ цифровых устойств .The invention relates to the field of computing and can be used in digital devices for various purposes. A pulse shaper is known that contains the main and auxiliary triggers, the main and additional logic elements of the match and the inverter, with the outputs of the main trigger being connected through additional logic elements to the corresponding inputs of the additional trigger, and the output of the main logic element matching to one of the inputs of the main trigger , the inverter output is connected to one of the main trigger inputs, and the inverter input is connected to the input of one of the additional logic inputs. ementov coincidence. The disadvantage of this pulse shaper is that it does not have the ability to control the inverters between the pulses of neighboring series and automatically change the duration of the pulses. The closest technical solution to the invention is a device for generating pulses, containing a delay line, a module modulo n, a coincidence element, one of whose inputs is connected to one ‑ branch of the delay line, and the other input through the inverter to another branch of the delay line, The element is the same, one input of which is connected to the tap through the inverter, and the other. the input is connected to a branch of the delay line, n matching elements, one of the inputs of which is connected via the OR element to the outputs of the matching elements, and the second to the outputs of the counter, and the OUTPUTS of these matching circuits are connected to the tires of the clock of the driver. A disadvantage of the known pulse shaping is, firstly, the inability to automatically (or semi-automatically) change the duration of the intervals between the pulses of adjacent series by its progress, and, secondly, that this interval cannot be less than a certain value. The response time of the counter. The aim of the invention is the automatic (semi-automatic )0.0 revision of the duration of intervals between pulses of adjacent series. The goal is achieved by the fact that the pulse driver contains an input delay with taps, the first tap of which is connected to the input of the inverter, and the second and third taps of the delay line are connected via the first and second control elements of the first and second inputs of the first OR element, the second the OR element and the pulse counter modulo n, the outputs of which are connected to the first inputs of the main block of n matching elements, are additionally introduced m control matching elements, a block of n matching elements, a pulse counter by mode Any p and n-1 elements OR, the first inputs of the second element OR and n-1 elements OR entered, are connected to the outputs n of the coincidence elements of the main unit, the second inputs of the above elements OR are connected to the outputs n of the additional elements coincidence, the first inputs of which are combined and connected to the output of the first OR element and to the input of an additional pulse counter modulo n, the outputs of which are connected to the second inputs of the n matching elements of the additional unit, and the output of the inverter is connected to the input of the main counter the pulses are modulo and to the second inputs n of the coincidence elements of the main unit, the first inputs of the additional m control elements of the match are connected to the corresponding taps of the delay line, the second inputs of the connection with the inserted automatic control buses, and the outputs m of the control elements of the coincidence control are connected to the remaining inputs of the first element, OR. FIG. 1 shows a functional diagram of a pulse former on n series; in fig. 2 is a timing diagram of its operation, the pulse driver consists of a delay line 1, whose input is co-connected with the generator output, matching resistors 2, two counters 3, 4 pulses modulo n, with the first tap of the delay line 1 through inverter 5 connected to the counter 3 input and with the second inputs of the coincidence elements of the main unit 6, the first INPUTS of which are connected to the outputs of the same counter 3, the remaining m + 2 taps of the delay line 1 are connected to the control elements of the coincidence 7-1, 7-2, ..., 7- ( t + 2), the outputs of which are through the element OR 8 are connected to the input the house of the counter 4 and with the first inputs n of the elements of coincidence of the additional block 9, the second inputs of which are connected to the outputs of the counter 4. The outputs of each pair of elements of the coincidence of the main unit 6 and the additional block 9 connected to the same outputs of the counters 3 and 4 are connected to the inputs of the elements OR 10-1, 10-2, ..., 10-p. The second inputs of the control elements of coincidence 7-1, 7-2, ..., 7- (t + 2) are connected to buses 11 of automatic control. The circuit operates as follows: 1 A series of pulses from the generator is fed to the input of the delay line 1. At time t (pause between generator pulses), the circuit is in such a state (initial state) that a high potential exists at the output of inverter 5, a low potential at the output of element 8, a high potential at the last output of counter 3, the outputs of this counter are low, the first output of counter 4 has a high potential, the other outputs have a low potential, the output element matches 6-n and the element OR 10-n is high potential, and the outputs of the remaining elements match and the elements OR is low potential. Thus, at time t, there is a pulse at the output of the shaper which disappears at time t. At time t, the leading edge of the generator pulse reaches the first retraction of the delay line 1 and a low potential appears at the output of inverter 5, switching counter 3. In this case, a high potential appears at the first output. At the output of element B, a high potential appears after 04 time b, equal to the delay between the first tap and one of the subsequent tap, depending on the permissive potential on the tires 11, respectively. At all even time points t, t, tg, etc. the state of the counter 4 is switched, and at all odd times t ,, t, t, etc. the switching of the counter occurs 3. At the output of elements 6-1, 6-2, ..., 6-p, high potentials coincide with the output of inverter 5 and the output of counter 3, respectively. At the input of elements 9-1, 9-2, .. ., 9-p. High potentials coinciding with the output of element 8 and the outputs of counter 4. At the outputs of elements 10-1, 10-2, ..., 10-p, realizing the OR function, the formed series of pulses appear. The interval between the pulses of neighboring series is determined only by the time L selected on the delay line using buses 11 and does not depend on the response time of counters 3 and 4. The value tT 0 is allowed. The interval between the pulses of neighboring series can vary from zero to a value not exceeding generator pulse width. In this case, the frequency of the pulses of one series does not change, only the ratio between pulses and pauses changes. The duration of the pause increases or decreases by as much as the pulse duration decreases or increases. The use of a pulse former with new functionality allows automatic operation of the digital devices in which the former is applied. In this case, there is no need to use special equipment for carrying out preventive and adjustment work of digital devices.

Claims (1)

ФОРМИРОВАТЕЛЬ ИМПУЛЬСОВ, содержащий линию задержки с отводами, первый отвод которой подключен к входу инвертора, а второй и третий отводы линии задержки соединены через первый и второй управляющие элементы совпадения с первым и вторым входами первого элемента ИЛИ, второй элемент ИЛИ и счетчик импульсов по модулю п, выходы которого подключены к первым входам основного блока η элементов совпадения, отличающийся тем, что, с целью автоматической (полуавтоматической) регулировки длительности интервалов между импульсами соседних серий, в него дополнительно введены m управляющих элементов совпадения, блок η элемен тов совпадения, счетчик импульсов по модулю η и п-1 элементов ИЛИ, причем первые входы второго элемента ИЛИ и введенных п-1 элементов ИЛИ подключены к выходам η элементов совпадения основного блока, вторые входы упомянутых элементов ИЛИ соединены с выходами η элементов совпадения дополнительного блока, первые входы которых объединены и подключены к выходу первого элемента ИЛИ и к входу дополнительного счетчика им пульсов по модулю п, выходы которого соединены с вторыми входами η элемен тов совпадения дополнительного блока, и выход инвертора подключен к входу Ц основного счетчика импульсов по модулю пик вторым входам п элементов совпадения основного блока, при этом первые входы дополнительных m управляющих элементов совпадения соединены с соответствующими отводами линии задержки, вторые входы соединены с введенными шинами автоматического управления, а выходы ш управляющих элементов совпадения подключены к остальным входам первого элемента ИЛИ.A PULSE SHAPER containing a delay line with taps, the first tap of which is connected to the inverter input, and the second and third taps of the delay line are connected through the first and second control elements coinciding with the first and second inputs of the first OR element, the second OR element, and the pulse counter modulo the outputs of which are connected to the first inputs of the main block η matching elements, characterized in that, in order to automatically (semi-automatically) adjust the duration of the intervals between pulses of adjacent series, in neg additionally introduced m matching control elements, a block of η matching elements, a pulse counter modulo η and n-1 OR elements, the first inputs of the second OR element and the entered n-1 OR elements connected to the outputs η of matching elements of the main block, the second inputs of the mentioned OR elements are connected to the outputs η of coincidence elements of an additional block, the first inputs of which are combined and connected to the output of the first OR element and to the input of an additional pulse counter modulo n, the outputs of which are connected to the second by the inputs η of the matching elements of the additional unit, and the inverter output is connected to the input C of the main pulse counter modulo the peak of the second inputs of the matching elements of the main unit, while the first inputs of the additional m matching control elements are connected to the corresponding taps of the delay line, the second inputs are connected to entered tires automatic control, and the outputs of the w matching control elements are connected to the remaining inputs of the first OR element.
SU772439249A 1977-01-10 1977-01-10 Pulse shaper SU668540A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772439249A SU668540A1 (en) 1977-01-10 1977-01-10 Pulse shaper

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772439249A SU668540A1 (en) 1977-01-10 1977-01-10 Pulse shaper

Publications (1)

Publication Number Publication Date
SU668540A1 true SU668540A1 (en) 1986-10-30

Family

ID=20690294

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772439249A SU668540A1 (en) 1977-01-10 1977-01-10 Pulse shaper

Country Status (1)

Country Link
SU (1) SU668540A1 (en)

Similar Documents

Publication Publication Date Title
SU668540A1 (en) Pulse shaper
SU733105A1 (en) Pulse distribution circuit
SU511722A1 (en) Pulse distributor
SU421132A1 (en) DIVIDER WITH VARIABLE COEFFICIENT DIVISION
SU514267A1 (en) A device for measuring the time difference of two signals
SU1075396A1 (en) Device for protection against impulse noise
SU410540A1 (en)
SU733104A1 (en) Pulse distribution circuit
SU1569971A1 (en) Switching device
SU423249A1 (en) PULSE DISTRIBUTOR
SU489227A1 (en) Variable division counting device
SU1758858A1 (en) Oscillator
SU1088074A1 (en) Distributing device
SU855964A2 (en) Pulse shaper
SU1653144A1 (en) Pulse driver
SU390661A1 (en) ELECTRONIC DEVICE FOR EXPANSION OF TIME INTERVALS
SU968892A2 (en) Pulse shaper
SU1160360A1 (en) Device for correcting time scale
SU1238220A1 (en) Device for obtaining difference frequency of pulses
SU482898A1 (en) Variable division ratio frequency divider
SU1190491A1 (en) Single pulse generator
SU600716A1 (en) Pulse recurrence frequency -to- voltage converter
SU499673A1 (en) Pulse Frequency Multiplier
SU898613A1 (en) Switching-over device
SU439911A1 (en) Pulse synchronization device