SU651489A1 - Устройство дл выбора информационных каналов - Google Patents
Устройство дл выбора информационных каналовInfo
- Publication number
- SU651489A1 SU651489A1 SU762397398A SU2397398A SU651489A1 SU 651489 A1 SU651489 A1 SU 651489A1 SU 762397398 A SU762397398 A SU 762397398A SU 2397398 A SU2397398 A SU 2397398A SU 651489 A1 SU651489 A1 SU 651489A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- counter
- unit
- result
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
1
Изобретение относитс к радиотехнике, может использоватьс дл ввода телеметрической информации в системы обработки данных и системы регистрации телеметрической информации.
Известно устройство дл выбора информационных каналов, содержащее последовательно соединенные блок приема информации , блок оперативной пам ти, блок выделени управл ющего сигЦала и блок управлени , первый выход которого подключен к управл ющему входу вентил , а второй - ко входу блока приема информации и к сдвигающему входу регистра сдвига, выход которого подключен к счетн&му входу счетчика результата, причем установочный вход регистра сдвига соединен с выходом блока оперативной пам ти, второй выход которого подключен к установочному входу счетчика, результата; при этом второй выход блока приема информации подключен ко входу фиксатора состо ни и ко второму входу блока выделени управл ющего сигнала 1.
Однако у этого устройства недостаточное быстродействие.
Цель изобретени - повыш.ение быстродействи .
Дл этого в устройство дл выбора информационных каналов, содержащее последовательно соединенные блок приема информации , блок оперативной пам ти, блок выделени управл ющего сигнала и блок управлени , первый выход которого подключен к управл ющему входу вентил , а второй - ко входу блока приема информации и к сдвигающему входу регистра Сдвига , выход которого подключен к счетному входу счетчика результата, причем установочный вход регистра сдвига соединен . с выходом блока оперативной пам ти, второй выход которого подключен к установочному входу счетчика результата, причем второй Вйхотх блока приема информации подключен ко входу фиксатора состо ни и ко второму входу блока выделени управл ющего сигнала , введены элемент ИЛИ и последовательно соединенные счетчик циклов, блок сравнени , элемент И, дополнительный регистр сдвига, дополнительный счетчик результата и сумматор, причем третий выход блока оперативной пам ти подключен к установочному входу дополнительного регистpa сдвига и к третьему входу блока выделени управл ющего сигнала, выход фиксатора состо ни через элемент ИЛИ подключен ко второму входу блока управлени , второй выход блока приема информации подключен к другому входу блока сравнени , второй выход которого подключен к другому входу элемента ИЛИ, второй выход блока упр-авлени подключен ко входу счетчика циклов и к другому входу элемента И, выход счетчика результата подключен к другому входу сумматора, выход которого подключен к информационному входу вентил . На чертеже изображена структурна электрическа схема предлагаемого устройства. Устройство дл выбора информационных КйнаЛов содержит последовательно соединенные блок приема информации 1, блок оперативной пам ти 2, блок выделени управл ющего сигнала 3 и блок управлени 4. Первый выход блока 4 подключен к управл ющему входу вентил 5, а второй - ко входу блока приема информации 1 и к сдвигающему входу регистра сдвига 6, выход которого подключен к счетному входу счетчика результата 7. Установочный вход регистра сдвига 6 соединен с выходом блока оперативной пам ти 2, второй выход которого подключен к установочному входу счетчика результата 7. При этом второй выход блока приема информации 1 подключен ко входу фиксатора состо ни 8 и ко второму входу блока выделени управл ющего сигнала 3. В схему вход т также элемент ИЛИ 9 и последовательно соединенные счетчик циклов 10, блок сравнени 11, элемент И 12, дополнительный регистр сдвига 13, дополнительный счетчик результата 14 и сумматор 15, причем третий выход блока оперативной пам ти 2 подключен к установочному входу дополнительного регистра сдвига 13 и к третьему входу блока выделени управл ющего сигнала 3, выход фиксатора состо ни 8 через элемент ИЛИ 9 подключен ко второму входу блока управлени 4, второй выход блока приема информации 1 подключен к другому входу блока сравнени 11, второй выход которого подключен к другому входу элемента ИЛИ 9; второй выход блока управлени 4 подключен ко вхо . ду счетчика циклов 10 и к Другому входу элемента И 12, выход счетчика результата 7 подключен к другому входу сумматора 15, выход которого подключен к информациоНнОму входу вентил 5. Устройство работает следующим образом . Перед началом работы исходные данные (маску и. константу) занос т в блок оперативной пам ти 2. Каждый разр д пол маеки 16 соответствует определенному исходному номеру (адресу) канала. Наличие единицы в разр дах маски означает, что соответствующие каналы подлежат выбору. В поле 17 каждого слова блока оперативной пам ти 2 заноситс константа - количество единиц, содержащих в поле маски 16 дл всех слов, адреса которых меньщеадреса данного слова. Кроме того, перед началом работы обнул ютс счетчик циклов 10 и дополнительный счетчик результата 14. При поступлении на вход устройства по щинам 18 адреса (номера) канала этот код запоминаетс на триггерах блока приема информации 1, причем старщие его разр ды фиксируютс на регистре адреса слова 19, а младщие - на счетчике адреса 20. Импульс сопровождени , поступающий одновременно с кодом адреса канала, инициирует обращение блока приема информации 1 к блоку оперативной пам ти 2 по адресу, зафиксированному На регистре адреса слова 19. Кроме того, импульс сопровождени обнул ет счетчик циклов 10 и дополнительный счетчик результата 14, поскольку в них может содержатьс информаци от предыдущих циклов работы устройства. В результате обращени к блоку оперативной пам ти 2 из него считываетс содержимое требуемого слова. Разр ды пол маски 16 считанного слова записываютс на регистр сдвига 6 и на дополнительный регистр сдвига 13 таким образом, что на регистре сдвига 6 фиксируютс разр ды маски 16, имеющие четные адреса в поле мае-, ки (0,2,4,6...), а на регистре сдвига 13 - разр ды маски 16, имеющие нечетные адреса в поле маски (1,3,5,7...). Константа пол 17 считанного слова фиксируетс на счетчике результата 7. Все разр ды пол маски 16 считанного слова поступают также в блок выделени управл ющего сигнала 3, в который поступает и код адреса со счетчика адреса 20. Блок 3 выдел ет нужный разр д пол маски 16 считанного слова и выдает его значение в блок управлени 4. Если выбранный разр д пол маски 16 содержит нуль, работа устройства прекращаетс до по влени на его входных щинах 18 следующего исходного адреса канала . Если же выбранный разр д пол маски 16 содержит единицу, дальнейща работа устройства представл етс последовательностью выполнени циклов по формированию нового адреса канала. Каждый цикл работы устройства (кроме последнего) состоит из двух тактов, Последний цикл состоит из трех тактов. Такт 1. Блок управлени 4 вырабатывает сигнал управлени и подает его на сдвигающий вход регистра сдвига 6, на вход элемента И 12, на счетный вход счетчика адреса 20 и на счетный вход счетчика циклов 10. На второй вход элемента И 12 поступает потенциал с первого выхода блока, сравнени 11. Этот потенциал принимает, значение нул (и сигнал с блока управлени 4 не проходит на выход элемента И 12) только в том случае, когда содержимое счетчика адреса 20 равно содержимому счетчика циклов 10. Такое равенство имеет место только перед началом первого такта последнего и только дл каналов, соответствующие маски которых имеют четные номера (0,2,4,6).
В результате действи сигнала управлени с блока управлени 4 содержимое регистра сдвига 6 сдвигаетс , и если на выходе регистра сдвига по вл етс единица, она считаетс на счетчике результата 7. Врем , затрачиваемое на это, равно
.р.тАналогично под действием сигнала с элемента И 12 (если он есть) сдвигаетс содержимое регистра сдвига 13, и если на его выходе по вл етс единица, он.а считаетс на дополнительном счетчике результата 14. Врем , затрачиваемое на это, равно
-г 4- т i 4- т
+ -сг-р.
Чц 9 сг.р.м t
так как разр дность счетчика результата 14 всегда меньше разр дности счетчика результата 7.
В результате действи сигнала с блока управлени 4 из счетчика адреса 20 вычитаетс единица, а в счетчик циклов 10 прибавл етс единица. После окончани переходных процессов в счетчике адреса 20 и В счетчике циклов 10 в зависимости от предыстории состо ни устройства может работать блок сравнени 11 или фиксатор состо ни 8. Если сработал блок сравнени 11, по вл етс или сигнал «нуль на первом его выходе или сигнал «единица на втором выходе (если содержимое .счетчика цик-. лов 10 больше содержимого счетчика адреса 20), который подключен к одному из входов элемента ИЛИ 9. Сигнал «единица на втором выходе блока сравнени 11 „по вл етс всегда после выполнени первого такта последнего цикла работы устройства.
Фиксатор состо ни 8 срабатывает, когда счетчик адреса 20 переходит из нулевого состо ни в единичное под действием сигнала управлени из блока, 4.
Такт 2. Блок управлени 4 анализирует выход элемента ИЛИ 9. Если на его выходе сигнал «нуль, блок 4 инициирует начало первого такта следующего цикла, если сигнал «единица, блок 4 инициирует начало третьего такта.
Врем выполнени второго такта равно тг.
Такт 3. Блок управлени 4 через врем т , необходимое дл получени в сумматоре 15 суммы содержимого счетчиков 14 и 7, вырабатывает сигнал управлени на вентиль 5, в результате чего на выходных шинах 21 устройства по вл етс новый адрес выбранного канала.
Врем выполнени третьего такта равно тз + ЧФормула изобретени
Устройство дл выбора информационных каналов, содержащее последовательно соединенные блок приема информации, блок оперативной пам ти, блок выделени управл ющего сигнала и блок управлени , первый выход которого подключен к управл ющему входу вентил , а второй -. ко входу блока приема информации и к сдвигающему входу регистра сдвига, выход которого подключен к счетному входу счетчика результата , причем установочный вход регистра сдвига соединен с выходом блока оперативной пам ти, второй, выход которого подключен к устднововчному входу счетчика результата; приэтом второй выход блока приема .информации подключен ко входу фиксатора состо ни и ко второму входу блока выделени управл ющего сигнала, отличающеес тем, что, с целью повышени его быстродействи , в схему введены элемент ИЛИ и последовательно соединенные счетчик циклов, блок сравнени , элемент И, дополнительный регистр сдвига, дополнительный счетчик результата и сумматор, причем третий выход блока оперативной пам ти подключен к установочному входу дополнительного регистра сдвига и третьему входу блока выделени управл ющего сигнала, выход фиксатора состо ни через элемент ИЛИ подключен ко второму входу блока, управлени , второй выход блока приема информации подключен к другому входу блока сравнени , второй выход которого подключен к другому входу элемента ИЛИ, второй выход блока управлени подключен ко входу счетчика циклов и к другому входу элемента И, выход счетчика результата подключен к другому входу сумматора, выход которого подключен к информационному входу вентил .
Источники информации, прин тые во внимание при экспертизе
1. Авторское свидетельство СССР № 562952, кл; Н 04 Q 9/14, 1975.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762397398A SU651489A1 (ru) | 1976-08-23 | 1976-08-23 | Устройство дл выбора информационных каналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762397398A SU651489A1 (ru) | 1976-08-23 | 1976-08-23 | Устройство дл выбора информационных каналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU651489A1 true SU651489A1 (ru) | 1979-03-05 |
Family
ID=20674501
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762397398A SU651489A1 (ru) | 1976-08-23 | 1976-08-23 | Устройство дл выбора информационных каналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU651489A1 (ru) |
-
1976
- 1976-08-23 SU SU762397398A patent/SU651489A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU651489A1 (ru) | Устройство дл выбора информационных каналов | |
US3151238A (en) | Devices for dividing binary number signals | |
SU593211A1 (ru) | Цифровое вычислительное устройство | |
SU840887A1 (ru) | Устройство дл определени экстремальныхчиСЕл | |
SU1188728A1 (ru) | Устройство дл реализации булевых функций | |
SU739532A1 (ru) | Устройство дл вычислени разности двух -разр дных чисел | |
SU1471189A2 (ru) | Устройство дл вычислени разности квадратов двух чисел | |
SU1418696A1 (ru) | Устройство дл реализации булевых функций | |
SU1552174A1 (ru) | Устройство дл делени | |
SU693372A1 (ru) | Устройство дл делени | |
SU651416A1 (ru) | Ассоциативное запоминающее устройство | |
SU1287149A1 (ru) | Устройство дл делени чисел | |
SU840902A1 (ru) | Вычислительное устройство | |
SU1418700A1 (ru) | Устройство дл делени чисел | |
SU842967A1 (ru) | Запоминающее устройство | |
SU600575A2 (ru) | Логарифмирующее устройство | |
SU1587491A1 (ru) | Устройство дл экстремальной фильтрации | |
SU898506A1 (ru) | Запоминающее устройство | |
RU1837401C (ru) | Устройство дл формировани остатка по произвольному модулю от числа | |
SU638955A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU423176A1 (ru) | Устройство для сдвига информации | |
SU1325462A1 (ru) | Устройство дл сортировки двоичных чисел | |
SU436352A1 (ru) | УСТРОЙСТВО ДЛЯ НАХОЖДЕНИЯ ОТНОШЕНИЯ ДВУХчислоимпульсных кодов | |
SU1270758A1 (ru) | Устройство дл делени двоичных чисел | |
SU652615A1 (ru) | Устройство дл обращени к блокам оперативной пам ти |