SU651274A1 - Выходной узел тестера дл контрол логических устройств - Google Patents
Выходной узел тестера дл контрол логических устройствInfo
- Publication number
- SU651274A1 SU651274A1 SU772487788A SU2487788A SU651274A1 SU 651274 A1 SU651274 A1 SU 651274A1 SU 772487788 A SU772487788 A SU 772487788A SU 2487788 A SU2487788 A SU 2487788A SU 651274 A1 SU651274 A1 SU 651274A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- bus
- valve
- inputs
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Description
{
Изобретение относитс к области импульсной техники.
IteBGCTiio логическое устройство дл ввода и вывода информадии, содержащее буферный каскад, токоогратцгчисаюший резистор и схему сравнени , первый вход которой соединен со входок буферного каскада, а второй вход через токоогра1-и Ч1шающий резистор - с его выход сзм l
Недостатками этого устрюйства ЯВЛЯЮТСЯ низкие точность передачи логических уровней и нагрузочна способность .
Известно устройство, содержащее входной вентиль, вентиль запрета, буферный каскад, ключ уровн логической единиш и КЛЮЧ уровн логического ну
ЛЯ 21;
Нед1х:татком этого устройс-тва вл етс отсутствие защиты ключей от перегрузок .
Известно также, устройство, содержащее входной вентиль, вентиль запрс-
та, )ерный каскад, ключ уровн логического нул , ключ уровн логической единнщз, в котором входы к ючой соединены с выходами буферного каскада, а выходы подкллочены к выходному кон- такту З .
Его недостатком вл етс отсутствие защиты ключей от нерегрузок при замыкаш выходного контакта на одну из шин источ1шка питани .
Целью изобретени вл етс обеспечение защиты : ключей; от нерегруоок.
Поставленна цепь достигаетс тем, что в выходной узел тестера дл кон грол логических устройств, содержащий два , выходы которых подключены к выходному контакту, а первые входы соединены соответственно с шИнамн лэ- пгческого нул и логической единицы, и два вентил , первый и второй входы первого КЗ ко горых соодинены с входными -(линами, доиолни1х льно введены элемент сравнени и триггер. Входы элемента сравнени соединены с первой
входной шиной и выхолньил контактом, выход соединен с Q -входом триггера , С вход которого подключен к шине синхронизации, инверсный S -входк второй входной шине. Первый вход второго вентил соединен с второй входной шиной, второй вход через инверторс первой входной шиной. Третьи входы вентилей соединены с выходом триггера , а выходы - с Вторыми входами соответствующих ключей.
На чертеже представлена фушс1шо- ; нальна схема выходного узла тостера дл контрол логических устройств.
Oil содержит ключи 1 и 2, вентуши 3, 4, триггер 5 и элемент 6 сравнени
Вентиль 3 выполнен на логическом элементе И-НЕ, вент1шь 4 - на логическом элементе занрета. Занрещающий вход вентил 4 и один из входов вентил 3 под1шючены к информационной входной шине 7, вторые входы вентилей 3, 4 подключены к входной шине 3 управлеш , третьи входы - к выходу триггера , инверсный S -вход которого подключен к шине 8,С - вход - к-шине 9 синхронизации, D - вход - к выходу элемента 6 сравнени , входы кот-орого соединены с шиной 7 и выходной клем- мой Ю. К клемме 10 нодключоны выходы ключей 1 и 2, первые входы которых соединены соответственно с шинами 11, 12; логической единицы и лопгческого нул , а вторые входы - с выходами вентилей 3, 4.
Работает устройство следующим образом .
Если контакт 13 провер емого блока 14 вл етс выходным, на шину 8 нодаетс уровень логического нул и на выходах вентилей 3, 4 устанавливают с нулевые логические уровни, которы обеснечивают непровод щее состо ние ключей 1, 2. В этом состо нии устройство имеет высокое выходное сопротив- ление.
Если контакт 13 вл етс входным дл нровер емого блока 14, на шину 8 подаетс уровень логической единицы, а на шину 9 синхронизации - синхроимпульсы . При подаче на шину 7 уровн логической единицы на выходе вентил 3 устанавливаетс уровень логической единицы, а на выходе вентил 4 - уровень логического нул , ключ 2 нереходит в непровод щее состо ние, а ключ 1 - в провод щее, и напр жение уровн логической единицы с шины 11 посту-
нает на клемму Ю и ка вход провер емого блока 14.
Если при этом блок 14 неисправен и одна из причин этой неиснравности состоит в том, что контакт 13 соеди ген с одной из шин источника питани или с выходом какого-либо вентиги, на Выходе которого присутствует в это Врем уровень логического нул , то уровень лопгческой единицы не сможет установитьс на клемме 10 и на выходе . элемента сравнени по вл етс нулевой лопгческий уровень. Через врем задержки , определ емое периодом следовани .синхроимпульсов , уровень логического .; нул по вл етс на выходе триггера 5 iH вызывает по вление уровн логического на выходе вентил 3, что приводит к переходу ключа 1 в непровод щее состо ние.
Аналогично при подаче на шину 7 ypoijHH логического нул уровень логической единицы по вл етс на выходе вентил 4. Ключ 2 переходит в провод щее состо ние, и напр жение уровн логического нул с шины 12 поступает на клемму 10 и на вход блока 14.
Если контакт 13 блока 14 соедииен с одной из шин источника питани или выходом какого-либо вентил , на выходе которого присутствует уровень логической единицы, ключ 2 переходит в непровод щее состо ние.
Защита выходных, ключей от нерегрузок позвол ет повысить надежность устройства и увеличить срок его службы. Кроме того, элемент сравнени может быть использован дл проверки соответстви выходной информации блока 14 эталонной (нри этом на шину 8 подаетс уровень логического нул , на шину 7 - эталонный сигнал, а выходной сигнап снимаетс с выхода элемента сравнени ).
Claims (3)
1.Патент США № 3935476, кл. ЗО7-213, 27.01.76.
2.Патент США lo 36О2733, кл, 307-2О9, 31.08.71.
3.Патент США .N9 3792292, кл, 307-2О9, 16.О6.72.
I1
J
/4
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772487788A SU651274A1 (ru) | 1977-05-26 | 1977-05-26 | Выходной узел тестера дл контрол логических устройств |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772487788A SU651274A1 (ru) | 1977-05-26 | 1977-05-26 | Выходной узел тестера дл контрол логических устройств |
Publications (1)
Publication Number | Publication Date |
---|---|
SU651274A1 true SU651274A1 (ru) | 1979-03-05 |
Family
ID=20709730
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772487788A SU651274A1 (ru) | 1977-05-26 | 1977-05-26 | Выходной узел тестера дл контрол логических устройств |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU651274A1 (ru) |
-
1977
- 1977-05-26 SU SU772487788A patent/SU651274A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4359650A (en) | High voltage driver amplifier apparatus | |
US4188547A (en) | Multi-mode control logic circuit for solid state relays | |
SU651274A1 (ru) | Выходной узел тестера дл контрол логических устройств | |
US5850330A (en) | Electronic trip device that detects an imminent drop of the power system voltage and comprises a numerical processing circuit and a thermal memory | |
US3289159A (en) | Digital comparator | |
JPH05175799A (ja) | 雑音除去回路 | |
SU940090A1 (ru) | Выходной узел тестера дл контрол логических блоков | |
SU1018064A1 (ru) | Выходной узел тестера дл контрол логических схем | |
RU1817086C (ru) | Устройство дл вывода информации | |
SU1499454A1 (ru) | Устройство дл защиты от дребезга контактов | |
SU731562A1 (ru) | Устройство дл устранени вли ни дребезга контактов | |
SU1181075A2 (ru) | Реверсивное устройство | |
RU2101826C1 (ru) | Устройство для сигнализации однофазного замыкания на землю в электрической сети переменного тока | |
RU1788516C (ru) | Выходной узел тестера дл контрол цифровых блоков | |
SU1193608A1 (ru) | Устройство контрол больших интегральных схем | |
SU983872A1 (ru) | Устройство быстродействующей ступени дистанционной защиты | |
SU1649549A1 (ru) | Выходной блок генератора тестов | |
SU1732301A1 (ru) | Выходной узел тестера | |
RU1814133C (ru) | Устройство дл защиты человека от попадани под напр жение при обрывах проводов воздушной линии электропередачи с изолированной нейтралью | |
US3774235A (en) | Alternating current static control system | |
RU2065250C1 (ru) | Устройство для счета импульсов | |
JPH0661962A (ja) | 半導体フライングキャパシタ・マルチプレクサ | |
GB1561406A (en) | Multi-mode control logic circuit for solid state relays | |
SU1180818A1 (ru) | Выходной узел тестера дл контрол логических элементов | |
SU1115156A1 (ru) | Устройство дл токовой защиты электроустановки |