по блокам случайное, а закон распределени близок к равномерному. Целью изобретени вл етс упроще ние устройства и повышение его быстродействи . Это достигаетс тем,что предлагае мое устройство содержит счетчики обращени и приоритетного признака, входы которых подключены к соответст вующим ,выходс1М блока управлени , а выходы - к соответствующим входам блоков пам ти. На чертеже представлена функциона на блок-схема устройства. Устройство содержит блок управлени 1, буферные регистры 1-5, блок согласовани 6, коммутаторы 7,8, сче чик обращени 9, счетчик приоритетного признака 10, блоки пам ти 11, состо щие из накопител 12, регистра кода операции 13, регистров адреса 14, 15, регистра числа 16, блока синхронизации 17, регистра приоритет ных признаков 18, схемы сравнени 1 При приеме обращений устройство работает следующим образом. Если буферные регистры 2-5 свобод ны, то блок управлени 1 формирует сигнал Свободно, который подаетс в блок согласовани 6. Через блок согласовани обращение записываетс в буферные регистры 2-5. Блок управл ни 1 при поступлении информации фор мирует сигнал Зан то в-блок согл совани б, анализирует разр ды адреса с регистра 4, определ ющие блок пам ти 11, к которому относитс дан ное обращение. Если выбранный блок 11 свободен, то информаци из буферных регистров 2-5 передаетс в выбранный блок 11 на регистры блока п м ти 13,14,15,16. Кроме того, перед тем как передать обращение в выбран ный блок пам ти 11, блок 1 анализирует код операции с регистра 2 и,, если в операции необходимо считывание информации, то одновременно с п редачей из буферных регистров в выбранный блок, передаетс информаци со счетчика приоритетного признака 10 в регистр приоритетного признака 18. После передачи обращени в вы- бранный блок 11, блок управлени 1 выдает сигнал Свободно в блок согласовани 6, а если переданное в выбранный блок обращение вл етс Считыванием, добавл ет i в счетчик 9, т.е. подготавливает приоритетный признак дл следующей команды считывание. При выдаче информации выбранный блок 11, получив команду становитс зан тым на врем ее выполнени . Блок 17 анализиру код операции с регистра 13, организует при команде Запись запись информации с регистра 16 в накопитель 12 по адресу с регистра 15. При считывании, как только будет получена информаци из акопител 12, блок синхронизации 17 за вл ет о готовности к выдаче нформации. Дл этого блок 17 подает игнал на управл ющую шину схемы равнени 19. Пор дком выдачи инфорации из блоков 11 управл ет блок 1. Окончив управление выдачей информации по очередному обращению, приоритетный признак которого определ етс счетчиком обращени 9, блок 1 подает i в счетчик 9 и тем самым переходит к обработке следующей: команды Считывание. Новый приоритетный признак со счетчика 9 поступает на схемы сравнени 19. Если обращение с таким приоритетным признаком прин то одним из блоков и уже обработано, то соответствующа схема сравнени 19 выдает сигнал в блок управлени 1. В свою очередь блок 1 подает управл ющие сигналы на блок синхронизации 17. На коммутаторы 7, 8 считанна информаци и адрес возв-i рата поступает в блок согласовани 6. Разр дность приоритетного признака должна быТь такой, чтобы не оказалось двух одинаковых признаков в блоках , зан тых командой Считывание. В конечном счете разр дность определ етс количеством блоков пам ти. Формула изобретени Устройство дл управлени обменом информации из блоков пам ти, содержащее блок управлени , одни из входов и выходов которого подключены соответственно к одним из выходов и входов блока пам ти, другие входы и выходы блока управлени соединены с одним из входов коммутаторов и блока согласовани , другие входы которого подключены к выходам коммутаторов, выход блока согласовани соединен с буферными регистрами, подключенными к соответствующим входам блока управлени и блоков пам ти, соответствующие выходы которых соединены с другими,входами коммутаторов, отличающеес тем, что, с целью упрощени устройства и повышени его быстродействи , оно содержит счетчики обращени и приоритетного признака, входы которых подключены к соответствующим выходам блока управлени , а выходы - к соответствующим входам блоков пам ти. Источники информации, прин тые во внимание при экспертизе: 1.Иагин А.Г. и Дерюгин А.А. Цифровые вычислительные машины М., Энерги , 1975, с. 492-497.