SU637871A1 - Shift register - Google Patents

Shift register

Info

Publication number
SU637871A1
SU637871A1 SU762431570A SU2431570A SU637871A1 SU 637871 A1 SU637871 A1 SU 637871A1 SU 762431570 A SU762431570 A SU 762431570A SU 2431570 A SU2431570 A SU 2431570A SU 637871 A1 SU637871 A1 SU 637871A1
Authority
SU
USSR - Soviet Union
Prior art keywords
zero
optical memory
shift register
group
memory elements
Prior art date
Application number
SU762431570A
Other languages
Russian (ru)
Inventor
Владимир Прокофьевич Кожемяко
Степан Степанович Попов
Алексей Васильевич Грабчак
Original Assignee
Винницкий политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Винницкий политехнический институт filed Critical Винницкий политехнический институт
Priority to SU762431570A priority Critical patent/SU637871A1/en
Application granted granted Critical
Publication of SU637871A1 publication Critical patent/SU637871A1/en

Links

Landscapes

  • Photometry And Measurement Of Optical Pulse Characteristics (AREA)

Description

Изобретение относитс  к вычислительной технике и может быть использовано в цифровых вычислительных устройствах и устройствах визуальной индикации. Известны регистры сдвига, содержащие группы электронно-оптических элементов пам ти (I. Из известных устройств наиболее близким к изобретению по технической сущности  вл етс  регистр сдвига, содержащий две группы электронно-оптических элементов пам ти, которые в каждой группе электрически соединены последовательно, шину установки в начальное состо ние; подключенную к нулевым и единичным входам электронно-оптических элементов пам ти первой и второй групп соответственно {2J. В известных регистрах выходы соответствующих друг другу разр дов объединены, поэтому в. каждый момент времени в регистрах содержитс  одинакова  информаци , что аппаратурно излишне и усложн ет его схему, не позвол ет строить реверсивные счетчики дл  представлени  информации в системах счислени  с любым основанием. Целью изобретени   вл етс  упрощениесхемы . В предлагаемом регистре это достигаетс  тем. что в нем нулевой вход и еднничный выход каждого электронно-оптического элемента пам ти первой группы оптически св заны с единичным выходом и нулевым входом каждого электронно-оптического элемента пам ти второй группы соответственно . На чертеже представлена блок-схема предлагаемого регистра сдвига. Регистр состоит из двух групп электронно-оптических элементов пам ти It, 1... Ifj и 2,, 22 ... 2 . Соседние элементы пам ти св заны по единичным выходам 3 и 4 и входам 5 и 6, а соответствующие друг другу элементы пам ти (например, 1( и 2ц; Ь и 2-4- ) - по единичным выходам 3 и 4 и нулевым входам 7 и 8 оптическими св з ми 9. Шина 10 установки в начальное состо ние подключена к нулевым входам 7 элементов пам ти 1 и к единичным входам б элементов пам ти 2i. В начальный момент времени на щину 10 подаетс  импульс, который устанавливает все элементы пам ти It в нулевое состо ние , а все элементы пам ти 2j, в единичное состо ние. При подаче на вход первого элемента пам ти 1, единицы информации он переходит в единичное состо ние, аThe invention relates to computing and can be used in digital computing devices and visual indication devices. Shift registers are known that contain groups of electron-optical memory elements (I. Of the known devices, the shift register containing two groups of electron-optical memory elements, which in each group are electrically connected in series, the installation bus to the initial state; connected to the zero and single inputs of the electro-optical memory elements of the first and second groups, respectively {2J. In known registers, the outputs of the corresponding The scrambles are combined, therefore, every time point in the registers contains the same information, which is unnecessarily and complicates the circuit, does not allow building reversible counters to represent information in number systems with any base. The purpose of the invention is to simplify the scheme. This is achieved by the fact that in it the zero input and the single output of each electron-optical memory element of the first group are optically coupled to a single output and zero input of each electron-optical power. ementa memory of the second group, respectively. The drawing shows a block diagram of the proposed shift register. The register consists of two groups of electro-optical memory elements It, 1 ... Ifj and 2 ,, 22 ... 2. Neighboring memory elements are connected by single outputs 3 and 4 and inputs 5 and 6, and their corresponding memory elements (for example, 1 (and 2c; b and 2-4)) by single outputs 3 and 4 and zero inputs 7 and 8 by optical links 9. The setup bus 10 is connected to the zero inputs 7 of memory 1 and to the single inputs of memory 6 2i. At the initial moment of time a pulse is sent to bus 10 that sets all the memory elements It is in the zero state, and all the elements of the memory are 2j, in the one state. memory 1, the information unit it goes into a single state, and

его единичный выход 3, соединенный с нулевым входом . адемента 2f«, переводит элемент 2 в нулевое состо ние. Следующа  единица информации устанавливает элемент Ij в единичное состо ние и, соответственно , элемент в нулевое состо ние. Этот процесс продолжаетс  до тех пор, пока на вход первого элемента пам ти 1| поступает информаци  . При подаче информации на вход элемента пам ти 2 процесс протекает в обратном направлении, т. е. элементы пам ти 2с. находившиес  Б нулевом состо нии, последовательно переход т в единичное состо ние, устанавлива  при этом в нулевое состо ние соответствующие элементы пам ти (,. its single output 3 is connected to the zero input. The element 2f "translates element 2 into the zero state. The next unit of information sets the element Ij to the one state and, accordingly, the element to the zero state. This process continues until the input of the first memory element 1 | incoming information. When information is supplied to the input of the memory element 2, the process proceeds in the opposite direction, i.e. the memory elements 2c. the zero state, which was in the B state, is successively transferred to the single state, while setting the corresponding memory elements to the zero state (,.

Предлагаемый регистр позвол ет осуществл ть реверс информации, получать пр мые и обратные коды в любой системе счислени  и визуализировать информацию в видимом диапазоне излучени .The proposed register allows reversing information, obtaining forward and reverse codes in any number system and visualizing information in the visible radiation range.

Claims (2)

Формула изобретени  Регистр сдвига, содержащий две группы электронно-оптических элементов пам ти, которые в каждой группе электрически соединены последовательно, шину установки в начальное состо ние, подключенную к нулевым н единичным входам электронно-оптических элементов пам ти первой и второй групп соответствеино, отличающийс  тем, что, с целью упрощени  регистра сдвига , в нем нулевой вход и единичный выход каждого электронно-оптического элемента пам ти первой группы оптически св заны с единичным выходом и нулевым входом каждого электронно-оптического элемента пам ти второй группы соответственно.The invention Shift register containing two groups of electro-optical memory elements, which in each group are electrically connected in series, the installation bus to the initial state, connected to zero zero single inputs of electro-optical memory elements of the first and second groups, respectively, differing in that, in order to simplify the shift register, in it a zero input and a single output of each electron-optical memory element of the first group are optically connected with a single output and zero input of each of electron-optical memory element of the second group, respectively. Источники информации, прин тые во внимание при экспертизе:Sources of information taken into account in the examination: ..Авторское свидетельство СССР № 27786, кл. G 11 С 19/00, 1970. .. USSR author's certificate No. 27786, cl. G 11 C 19/00, 1970. 2. Патент США N° 358430.8,2. US Patent N ° 358430.8, кл. СПС 19/00, 1971.cl. ATP 19/00, 1971.
SU762431570A 1976-12-14 1976-12-14 Shift register SU637871A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762431570A SU637871A1 (en) 1976-12-14 1976-12-14 Shift register

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762431570A SU637871A1 (en) 1976-12-14 1976-12-14 Shift register

Publications (1)

Publication Number Publication Date
SU637871A1 true SU637871A1 (en) 1978-12-15

Family

ID=20687208

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762431570A SU637871A1 (en) 1976-12-14 1976-12-14 Shift register

Country Status (1)

Country Link
SU (1) SU637871A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4813772A (en) * 1987-09-08 1989-03-21 The Regents Of The University Of California Electro-optical interface

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4813772A (en) * 1987-09-08 1989-03-21 The Regents Of The University Of California Electro-optical interface

Similar Documents

Publication Publication Date Title
SU637871A1 (en) Shift register
SU799008A1 (en) Shifting register
SU809135A1 (en) Device for complex synchronization
SU375789A1 (en) COMMUNICATION DEVICE
SU962903A1 (en) Device for interrogation of descrete message sources
SU830377A1 (en) Device for determining maximum number code
SU734674A1 (en) Binary number comparing device
US3568159A (en) Multimatch processing system
SU1705821A1 (en) Multiplier
SU690476A1 (en) Device for sequential discriminating of "ones" from n-digit binary code
SU402016A1 (en) DEVICE FOR SOLVING DIFFERENTIAL AND ALGEBRAIC EQUATIONS SYSTEMS
SU888125A1 (en) Device for correcting failure codes in circular distributor
SU612240A1 (en) Converter of the integer part of binary code into binary-decimal one
SU387354A1 (en) MULTI-CHANNEL IMPULSE DISTRIBUTOR
SU894702A2 (en) Device for discriminating extremum number
SU648978A1 (en) Binary number-comparing arrangement
SU628506A1 (en) Graphic information readout arrangement
SU640435A1 (en) Arrangement for converting binary code into quasitriple code
SU717758A1 (en) Device for determining the average of three numbers
SU974588A1 (en) Threshold logic element
SU718904A1 (en) Delay device
SU903884A1 (en) Device for checking informatin in "1 from n" code
SU690484A1 (en) Arrangement for shaping number check code
SU1711201A1 (en) Image logical processing unit
SU732855A1 (en) Uniform medium