SU623237A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство

Info

Publication number
SU623237A1
SU623237A1 SU772458956A SU2458956A SU623237A1 SU 623237 A1 SU623237 A1 SU 623237A1 SU 772458956 A SU772458956 A SU 772458956A SU 2458956 A SU2458956 A SU 2458956A SU 623237 A1 SU623237 A1 SU 623237A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
comparator
plates
amplifier
Prior art date
Application number
SU772458956A
Other languages
English (en)
Inventor
Анатолий Григорьевич Решетов
Павел Тимофеевич Якомаскин
Геннадий Михайлович Кузьмичев
Original Assignee
Тольяттинский политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Тольяттинский политехнический институт filed Critical Тольяттинский политехнический институт
Priority to SU772458956A priority Critical patent/SU623237A1/ru
Application granted granted Critical
Publication of SU623237A1 publication Critical patent/SU623237A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

(54) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
Изобретение относитс  к области вычислительной техники и может быть использовано в устройствах пам ти систем активного и послеоперационног контрол . Известны аналоговые запоминающие устройства (АЗУ) с произвольной выборкой , содержащие запоминающий конденсатор , дополнительный конденсатор и три переключател . Первый и второй переключатели св зывают источник пре лавающего напр жени  с дополнительнб конденсатором, а третий переключатель - запоминающий конденсатор с д полнительным. Первый переключатель управл етс  напр жением, снимаелшм с запомингиощего конденсатора, второй первой последовательностью синхроимпульсов , а третий - второй последовательностью синхроимпульсов Ij. Такое АЗУ сложно и недостаточно надежно. Наиболее близким техническим решением к изобретению  вл етс  АЗУ, содержащее усилитель, ко входу ко-, торого подключена одна из обкладок основного конденсатора, дополнитель ный конденсатор, одна из обкладок которого соединена с выходом устрой ства, а другие обкладки конденсаторов соединены с шиной нулевого потенциала . Недостаток известного устройства состоит в том, что дл  сохранени  достигнутого эффекта Увеличение времени запс шнани ) необходимо предъ вл ть высокие требовани  к входному сопротивлению питаемого узла (модул тсдоа ) . Цель изобретени  - увеличение времени запоминани . Поставленна  цель достигаетс  тем, что в него введены компаратор и эмиттерный повторитель, йыход которого подключен к выходу устройства и к первому входу компаратора, второй вход которого подсоединен к выходу усилител . Выход компаратора соединен со входом эмиттерного повторител . / На чертеже представлена принципиальна  схема АЗУ. Оно содержит усилитель 1, который представл ет собой истоковый повторитель, выполн1внный на полевом триоде, вследствие чего его входноесопротивление достаточно велико. Параллельно входу усилител  1 включен основной конденсатор 2, предназначенный дл  запоминани  электрического аналогового сигнала . Допо нительный KOHfleHcatdp 3 включен на выходе эмиттерного 11 овторител  4. Компаратор 5 выполнен на операционном усилителе с большим коэффиц1г ентом усилени . При подаче на вхоЬ АЗУ сигнала конденсатор 2 зар жаетс  до величины , равной аилплитуде сигнала . Коэффициент передачи уси хител  , 1 близок к единице и сигнал V с его -выхода прдаетс  на один из входов компаратора 5. На другой вход компаратора 5 поступает сигнал Vj с выхода эмиттерного повторител  4. k При отключении источника сигнала устройство работает в режрме запоминани  на некоторую .нагрузку 6. Если в.некоторый момент времени напр жение Y{ понижаетс  (например/ при увеличении нагрузки 6) и станет Vj Vj , то на выходе компаратора по вл етс  сигнал, приоткрывсио1Ц&й эмиттерный повторитель 4, и конденсатор 3 дозар жаетс . Процесс зар д ки прекращаетс  в мОмент, когдаЛГ -У и на выходе компаратора 5 .по вл етс сигнал, закрывакйдий эмиттерный повт ритель 4. В предлагаемом устройстве практи чески обеспечиваетс  одинаковое вре м  запЬ1«1нани  как при работе С нагрузкой , так и в режиме холостого хода. Особенно перспективно ррименени его в системах активного и по
Йлаа

Claims (2)

  1. вихоЗ 7 слеопёрационного контрол  и в подналадчиках режущего инструмента, где требуетс  длительное хранение информации о размере обработанной детали в услови х посто нного подключени  выхода устройства к другим узлам устройства пам ти прибора. Формула изобретени  Аналоговое запоминающее устройство , содержащее усилитель, ко входу которого подключена одна из обкладок основного конденсатора, дополнительный конденсатор, одна из обкладок которого соединена с выходом устройства , другие обкладки конденсаторов соединены с шиной нулевого потенциала , о т л и ч а ю щ е е с   тем, что, с целью увеличени  времени запоминани , в него введены компаратор и эмит,терный повторитель, выход которого подключен к выходу устройства и к hepBOMy входу компаратора, второй вход которого подсоединен к выходу усилител ; выход компаратора соединен со вхЬдом элшттерного повторител . Источники информации, прин тый вЪвнимание при экспертизе: 1.Патент США №3876993,кл.340-173, 1975.
  2. 2.Авторское свидетельство СССР № 326642, кл. q 11 С.27/00, 25.02.72
SU772458956A 1977-03-01 1977-03-01 Аналоговое запоминающее устройство SU623237A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772458956A SU623237A1 (ru) 1977-03-01 1977-03-01 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772458956A SU623237A1 (ru) 1977-03-01 1977-03-01 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU623237A1 true SU623237A1 (ru) 1978-09-05

Family

ID=20698032

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772458956A SU623237A1 (ru) 1977-03-01 1977-03-01 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU623237A1 (ru)

Similar Documents

Publication Publication Date Title
JP2627655B2 (ja) データ取得装置
JPS5919297A (ja) 電荷結合装置の出力回路
GB2083723A (en) Electronic analogue switching device
SU623237A1 (ru) Аналоговое запоминающее устройство
US4903241A (en) Read circuit having a limited-bandwidth amplifier for holding the output of a delay circuit
US5424973A (en) Apparatus and method for performing small scale subtraction
Haller et al. Performance Report for Stanford/SLAC Multi-Channel Sample-and-Hold Device
JP4089984B2 (ja) サンプルホールド回路
SU841058A1 (ru) Устройство дл хранени и выборкииНфОРМАции
JPS58186215A (ja) 高速コンパレ−タ回路
JPH0721958B2 (ja) サンプル・ホールド増幅回路
SU635513A1 (ru) Аналоговое запоминающее устройство
SU873279A1 (ru) Аналоговое запоминающее устройство
SU924755A1 (ru) Аналоговое запоминающее устройство
SE9002030D0 (sv) Method for writing data in testing memory device and circuit for testing memory device
JPS63219219A (ja) スイツチドキヤパシタ回路
SU903972A1 (ru) Оперативное запоминающее устройство
JPS6051901A (ja) 高感度コンパレ−タ
SU623179A1 (ru) Цифровой электропривод
SU1425786A1 (ru) Устройство выборки-хранени
SU641501A1 (ru) Аналоговое запоминающее устройство
CN107390756A (zh) 参考电压缓冲电路
JPS5948891A (ja) 半導体回路構成の電子回路装置
SU799012A1 (ru) Аналоговое запоминающее устройство
SU1658211A2 (ru) Аналоговое запоминающее устройство