SU924755A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU924755A1
SU924755A1 SU792786717A SU2786717A SU924755A1 SU 924755 A1 SU924755 A1 SU 924755A1 SU 792786717 A SU792786717 A SU 792786717A SU 2786717 A SU2786717 A SU 2786717A SU 924755 A1 SU924755 A1 SU 924755A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
signal
key
switch
Prior art date
Application number
SU792786717A
Other languages
English (en)
Inventor
Юрий Васильевич Тимофеев
Original Assignee
Предприятие П/Я А-1427
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1427 filed Critical Предприятие П/Я А-1427
Priority to SU792786717A priority Critical patent/SU924755A1/ru
Application granted granted Critical
Publication of SU924755A1 publication Critical patent/SU924755A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

,
Изобретение относитс  к автоматй кеси вычислительной технике и может быть использовано при создании спе- j циализированных аналоговых и комбинированных вычислительных устройств.
Аналоговое запоминающее устройство (АЗУ ) предназначено дл  запоминани  и хранени  определенное врем  мгновенных значений входного запоминаемого напр жени . Запоминаемое напр жение подают через ключ к накопительному конденсатору, который зар жаетс  до мгновенного значени  этого напр жени . При размыкании ключа накопительный конденсатор запоминает .значение напр жени , которое было на нем в момент размыкани  ключа .
Известно АЗУ, обеспечивающее запоминание и хранение мгновенных зна чений напр жени  1 ,
Недостатком этих устройств  вл етс  невысока  точность запоминани  при коммутации импульсными сигналаМИ малой длительности с большой скважностью, обусловленна  следующими причинами.
Дл  получени  высокой точности запоминани  необходимо выбирать большую посто нную времени разр да Траьб. накопительного элемента. Дл  этого приходитс  выбирать кроме определенной величины сопротивлени  разр да и большое значение емкости накопительного конденсатора , Это приводит к увеличению посто нной времени зар да емкости Т.ар при замкнутом ключе, котора  примерно равна ЗР к тому, что за врем  открытого состо ни  ключа, определ емого временем действи  коммутационного импульса, емкость не успевает зар дитьс  до амплитудного значени  входного сигнала. Это вызывает ошибку в запоминании. Уменьшение запоминающей емкости дл  возможности зар да до амплитудного значени ) приводит к уменьшению Трвър. и увеличению ошибки, за счет разр да емкости при разомкнутом ключе..Поэтому обеспечить высокую точность при небольших длительност х импульса коммутационного сигнала и при его большой скважности, не удаетс . Наиболее близкой к предлагаемой  вл етс  схема выборки-хранени  сигналов . Устройство содержит накопительный конденсатор-, одна обкладка которого соединена с общей шиной, а друга  - с неинвертирующим входом операционного усилител  (ОУ),выход которого соединен с инвертирующи входом ОУ и выходом устройства,; и- че рез ключ, управл емый сигналом выбор ки, со входом устройства 2. Недостатком устройства  вл етс  невысока  точность запоминани  при коммутации импульсными сигналами малой длительности и большой скважности накопительного конденсатора (при размыкании ключа);, либо ошибкой за счет того, что конденсатор за врем  действи  коммутирующего импульса при замкнутом ключе не успе вает зар дитьс  до амплитудного значени  входного сигнала. Цель изобретени  - повышение точности устройства. Поставленна  цель достигаетс  тем, что в аналоговом запоминающем устройстве, содержащем  чейки пам ти, кажда  из которых выполнена на накопительном элементе, например на конденсаторе, одна из обкладок которого соединена с шиной нул вого потенциала, ключе, выход которо го соединен с обкладкой конденсатора и неинвертирующим входом операционного усилител , охваченного по инвертирующему входу обратной св зью , и шину управлени  , подключенную к одному из входов ключа, в каждую  чейку пам ти, кроме первой, введены расширитель длительности сигнала управлени  и переключатель,первый вход каждого из которых, кроме первого, соединен с выходом переключател  предыдущей  чейки пам ти, а вход первого переключател  соеди нен с выходом первого операционного усилител , второй вход переключател  каждой  чейки пам ти подключен к выходу операционного усилител  данной  чейки пам ти, вход расширител  длительности сигнала управлени  каждой  чейки пам ти подключен к шине управлени  и первому входу кл ча первой  чейки пам ти, а выходы соединены соответственно с третьим входом переключател  и соответствующим входом ключа данной  чейки пам ти, выход операционного усилител  которой соединен с входом ключа последующей  чейки пам ти. На фиг. 1 представлена функциональна  схема устройства; на фиг. 2эпюры сигналов, по сн ющие принцип работы предлагаемого устройства . Устройство (фиг. 1 ) содержит операционные усилители 1.1-1.П, накопительные элементы, например конденсаторы 2.1-2.П, ключи 3.1-З.п, переключатели 4.1-.п, расширители длительности сигнала управлени  5.15 .П , шина 6 управлени , шина 7 нулевого потенциала и  чейки 8.V8.n пам ти . Устройство работает следующим образом . При наличии сигнала управлени  срабатывает ключ 31, расширители длительности сигнала управлени  5-1 5.iT одновременно с поступлением сигнала управлени  выдают напр жение, открывающее ключи 3.2-З.п и переключатели 4.1-4.П переход т в положение , при котором напр жение с выхода усилител  1.1 проходит через переключатели 4.1-.п на выход устройства , а сигналы с усилителей 1.2-1.П на выход не проход т, т.е. на выход проходит только сигнал, соответствующий сигналу на конденсаторе 2,1. Накопительные конденсаторы 2.2-2.П начинают также зар жатьс  напр жением с выходов усилителей 1.2-1.п. Посто нна  времени зар да и разр да (за счет увеличени  номинального значени  емкости ) каждой последующей  чейки пам ти увеличиваетс  в соответствии с увеличением длительности коммутационного сигна- . ла на выходе соответствующего расширител . После окончани  командного импульса сигнал с выхода усилител  1 выдаетс  на выход устройства, и одновременно в течение времени Траст.vi напр жение на конденсаторе 2.2 следит за напр к ением на выходе усилител  1.1 практически без ошибки,т.е. .i так как .. г-г- После окончани  действи  сигнала с выхода расширител  5.1 ключ 3.2 размыкаетс  , переключатель ,1 перек  ючаетс  в положение, при котором разрываетс  цепь прохождени  .сигНала с выхода усилител  1.1 и выдаетс  сигнал с выхода усилител  1.2. При этом разр д конденсатора 2.2 происходит с посто нной времени Т2.г. 2J2.- , т.е. запоминание происходит с большой точностью. На фиг.2 это соответствует времени Трест.s-i до ТроыпВп. Работа последующих  чеек пам ти происходит аналогично. Из фиг. 2 видно, что точность запоминани  предлагаемого устройства значительно выше, чем у известного.
Предлагаемое устройство выгодно отличаетс  от известного тем, что повышаетс  точность запоминани  при большой скважности коммутационного сигнала.

Claims (1)

1. Авторское свидетельство СССР № -452859, кл. G 11 С 27/00, 197.
1. 333 схемы на операционных усилител х , компараторах и повторител х . Под ред. Шило В. Л., 1976, с. 73, рис.155 (прототип).
SU792786717A 1979-06-27 1979-06-27 Аналоговое запоминающее устройство SU924755A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792786717A SU924755A1 (ru) 1979-06-27 1979-06-27 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792786717A SU924755A1 (ru) 1979-06-27 1979-06-27 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU924755A1 true SU924755A1 (ru) 1982-04-30

Family

ID=20836543

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792786717A SU924755A1 (ru) 1979-06-27 1979-06-27 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU924755A1 (ru)

Similar Documents

Publication Publication Date Title
SU924755A1 (ru) Аналоговое запоминающее устройство
SU847374A1 (ru) Аналоговое запоминающее устройство
SU705654A1 (ru) Формирователь ступенчатого напр жени
SU376783A1 (ru) УСТРОЙСТВО дл ОПРЕДЕЛЕНИЯ СРЕДНЕГО ЗНАЧЕНИЯ СТАЦИОНАРНЫХ СЛУЧАЙНЫХ ПРОЦЕССОВ
SU430393A1 (ru) Линейнб1й интерполятор
SU711635A1 (ru) Аналоговое запоминающее устройство
SU739557A1 (ru) Устройство дл возведени в степень
SU361462A1 (ru) 8СьСОЮ
SU813708A1 (ru) Генератор импульсов
SU454686A1 (ru) Широтно-импульсный модул тор с двойным управлением
SU789994A1 (ru) Устройство дл определени знака производной измен ющегос напр жени
SU1078586A1 (ru) Усилитель напр жени
SU682951A1 (ru) Аналоговое запоминающее устройство
SU809218A1 (ru) Масштабный преобразователь
SU1529424A1 (ru) Устройство дл задержки импульсов
SU590831A1 (ru) Аналоговое запоминающее устройство
SU1167735A1 (ru) Преобразователь напр жени в частоту импульсов
SU842970A1 (ru) Аналоговое запоминающее устройство
SU790207A1 (ru) Устройство задержки импульсов
SU1115230A1 (ru) Дискретно-аналогова лини задержки
SU752493A1 (ru) Аналоговое запоминающее устройство
SU1288722A1 (ru) Устройство дл определени приращений аналогового сигнала
SU1566412A1 (ru) Аналоговое запоминающее устройство
SU661718A1 (ru) Управл емый одновибратор
SU1376108A1 (ru) Функциональный преобразователь напр жени