SU1529424A1 - Устройство дл задержки импульсов - Google Patents
Устройство дл задержки импульсов Download PDFInfo
- Publication number
- SU1529424A1 SU1529424A1 SU853913935A SU3913935A SU1529424A1 SU 1529424 A1 SU1529424 A1 SU 1529424A1 SU 853913935 A SU853913935 A SU 853913935A SU 3913935 A SU3913935 A SU 3913935A SU 1529424 A1 SU1529424 A1 SU 1529424A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- resistor
- output
- capacitor
- bus
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в качестве устройства задержки импульсов с сохранением их длительности. Цель изобретени - улучшение массогабаритных характеристик путем повышени эффективности использовани емкости конденсатора, котора достигаетс введением в устройство задержки функциональной св зи опорного входа дифференциального операционного усилител с выходом резисторного делител входного сигнала и через резистор смещени с источником напр жени питани . Устройство содержит операционный усилитель 1 с дифференциальными входами, интегрирующую RC-цепь 2, состо щую из резистора 3 и конденсатора 4, резисторный делитель 5, построенный на резисторах 6 и 7, резистор 8, входную шину 9, выходную шину 10. Достижение цели обусловлено коммутированием опорного уровн синхронно с входным сигналом, обеспечивающим увеличение амплитуды перезар да конденсатора в каждом такте изменени уровн входного сигнала. 4 ил.
Description
tt
IW.Изобретение относитс к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники дл задержки логических сигналов.
Цель изобретени - улучшение мас согабаритных характеристик путем повьппени эффективности использовани емкости корщенсатора.
На фиг. 1 изображена принципиальна электрическа схема устройства, на фиг. 2 - временные диаграммы его работы.
Устройство содержит компаратор (дифференциальный операционный усилитель ) 1, интегрирутощую RC-цепь 2, состо щую из резистора 3 и конденсатора 4, резисторный делитель 5, пстроенный на резисторах 6 и 7, ре- зистор 8 смещени , входную шину 9 и выходную шину 10. Входна шина 9 через резисторы 3 и 6 соединена с неинвертирующим 11 и инвертирующим 12 входами компаратора 1, выход ко- торого подключен к выходной шине 10 Инвертирующий вход 12 компаратора через резисторы 7 и 8 подключен соответственно к общей шине J3 (Земл } и к шине 14 положительно- го напр жени питани ( компаратора 1 . Конденсатор 4 соединен одним выводом с общей шиной 13, а другим выводом - с врем задающим резистором 3 и неинвертирующим входом 11 компаратора 1 .
Устройство работает следующим образом .
В исходном состо нии на входной шине 9 устройства присутствует вы- сокий уровень Г (+Е). Конденсатор 4 зар жен до величины +Е, поэтому на неинвертирующем входе 11 компаратора 1 имеетс напр жение Не Е. Величина напр жени на инвертирующем входе 12 компаратора 1 определ етс суммарным воздействием напр жени +Е входного сигнала устройства и напр жением +EI источника питани и опрдел етс вьфажением
R7
мЖГТТГ
Кб + R8
где R6, R7,
R8 - соответственно сопротивлени резисторов 6, 7 и 8..
Путем подбора величин сопротивлени резисторов 6-8 установлено о, равное примерно +Е, например 0,9Е,
Так как уровень сигнала на неинветирующем входе компаратора 1 больше уровн сигнала на его инвертирующем входе, то на выходе устройства (выходной шине 10) имеетс уровень 1 (фиг.2в).
При воздействии отрицательного перепада напр жени (фиг.2а) на входе устройства (амплитуда входного логического сигнала равна напр жению питани ) мгновенно измен етс пороговый уровень напр жени на инвертирующем входе 12 компаратора (фиг.26, пунктир). В этом случае напр жение to на инвертирующем входе 12 определ етс выражением
R6 R7
R6-R7 .+ R8(R6+R7)
-Uo Е .
причем U(, близко к нулю, например UQ О,1Е , что обеспечено выбором величин сопротивлений резисторов 6-8. Конденсатор 4 начинает разр жатьс через резистор 3. При разр де до уровн , равного I, выходе устройства устанавливаетс О.
При последующем воздействии положительного перепада входного сигна- ла на инвертирующем входе 12 устанавливаетс уровень напр жени , равный уровню исходного состо ни (фиг.2б, пунктир). Конденсатор 4 зар жаетс через резистор 3 до напр жени , равного +Е. При достижении напр жением на конденсаторе уровн на инвертирующем входе 2 на выходе устройства устанавливаетс 1. Таким образом, заканчиваетс задержка входного сигнала , а устройство проходит в исходное состо ние.
Если нижний порог выбран равным О,IE, а верхний порог - равным 0,9Е, то задержка импульса имеет значение t ln 10 или t, 2,ЗГ.
Дл прототипа максимальна задержка определ етс зар дом конденсатора от О до Е/2, т.е.
t. 1п2 или t, 0,693-t
оJ
Следовательно задержка при одних и тех же значени х элементов R и С в предлагаемом устройстве в 3,3 раза больше, что позвол ет использовать конденсатор с меньшей (в 3,3 раза ), т.е. улучшить мэссогабаритные характеристики устройства.
Claims (1)
- Формула изобретениУстройство дл задержки импульсов, содержащее интегрирующую RC-цепь, подключенную входом к входной шине устройства, а выходом - к первому входу компаратора, отличающ е е с тем, что, с целью улучшени массогабаритных характеристик путем повьш1ени эффективности использовани емкости конденсатора КС-цепи введены резистор смещени и резистор- ный делитель входного сигнала, причем второй вход компаратора подключен к выходу резисторного делител входного сигнала и через резистор смещени - к источнику питани .Фиг.г
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853913935A SU1529424A1 (ru) | 1985-06-21 | 1985-06-21 | Устройство дл задержки импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853913935A SU1529424A1 (ru) | 1985-06-21 | 1985-06-21 | Устройство дл задержки импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1529424A1 true SU1529424A1 (ru) | 1989-12-15 |
Family
ID=21183799
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853913935A SU1529424A1 (ru) | 1985-06-21 | 1985-06-21 | Устройство дл задержки импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1529424A1 (ru) |
-
1985
- 1985-06-21 SU SU853913935A patent/SU1529424A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 746S91, кл. Н 03 К 5/13, 1978. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4716322A (en) | Power-up control circuit including a comparator, Schmitt trigger, and latch | |
US20030071608A1 (en) | Peak detector and detecting method thereof | |
SU1529424A1 (ru) | Устройство дл задержки импульсов | |
US4291297A (en) | Single ramp comparison analog to digital converter | |
KR940025160A (ko) | 전기신호 지연회로 | |
US3508083A (en) | Solid state time delay circuit for voltage level input changes | |
SU1374411A1 (ru) | Ждущий мультивибратор | |
SU875592A1 (ru) | Генератор пр моугольных импульсов | |
SU529563A1 (ru) | Цифровой многоустойчивый элемент | |
SU1167735A1 (ru) | Преобразователь напр жени в частоту импульсов | |
SU847374A1 (ru) | Аналоговое запоминающее устройство | |
US3604956A (en) | Radiation immune timing circuit | |
SU924755A1 (ru) | Аналоговое запоминающее устройство | |
SU769710A1 (ru) | Ждущий мкльтивибратор | |
SU615601A1 (ru) | Пороговое устройство | |
SU830650A1 (ru) | Счетчик импульсов | |
SU1157665A1 (ru) | Управл емый генератор импульсов | |
SU1171998A1 (ru) | Многофазный мультивибратор | |
SU828377A1 (ru) | Ждущий мультивибратор | |
SU1019591A1 (ru) | Управл емый мультивибратор | |
SU968889A2 (ru) | Одновибратор | |
JPS5516540A (en) | Pulse detection circuit | |
SU1368964A1 (ru) | Устройство задержки сигналов | |
SU488222A1 (ru) | Интегратор | |
RU1793536C (ru) | Устройство задержки импульсов |