SU366572A1 - ВСЕСОЮЗНАЯI •пзтЕ;:7..с-.-.';ь::^1ЕС1ГА;; ; бкбшо7е;ча, МБА ^_^ - Google Patents

ВСЕСОЮЗНАЯI •пзтЕ;:7..с-.-.';ь::^1ЕС1ГА;; ; бкбшо7е;ча, МБА ^_^

Info

Publication number
SU366572A1
SU366572A1 SU1612757A SU1612757A SU366572A1 SU 366572 A1 SU366572 A1 SU 366572A1 SU 1612757 A SU1612757 A SU 1612757A SU 1612757 A SU1612757 A SU 1612757A SU 366572 A1 SU366572 A1 SU 366572A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
circuit
output
capacitor
key
Prior art date
Application number
SU1612757A
Other languages
English (en)
Inventor
К. Э. Каринди О. Ю. Саммал Э. В. Ужванский В. Н. Бабков
Original Assignee
Специальное конструкторское бюро Эстонской
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное конструкторское бюро Эстонской filed Critical Специальное конструкторское бюро Эстонской
Priority to SU1612757A priority Critical patent/SU366572A1/ru
Application granted granted Critical
Publication of SU366572A1 publication Critical patent/SU366572A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

АМПЛИТУДНО-ВРЕМЕННОЙ ПРЕОБРАЗОВАТЕЛЬ
1
Изобретение относитс  к области ИНфО|рмационио-измерительной техинкв и может быть использоваНо в цифровых вольтметрах одиноЧНЫх импульсов, анализаторах переходных процессов и других устройствах.
Известен аМПлитудно-.аременной преобразователь , содержащий запоминающее устройство , состо щее «з последовательно соединенных усилИтел , диода, накопительного конденсатора и истокового повторител , охваченных цепью отрицательной обратной св зи, гене)ратор тока разр да накопительного конденсатора , логические схемы и схемы задержки, ключ, пороговый элемент и пересчет1ную схему . Однако известное устройство характеризуетс  ощибками дрейфа усилител  и дискриминатора .
Дл  повышени  точности преобразовани  и расширени  функциональных возможностей устройства выход усилител  в предлагаемом устройстве соединен со входом ключа, выход которого через линию задержки подключен к входу генератора тока разр да накопительеого конденсатора, к входу первой логической схемы «И ,и к входу схемы «ИЛИ. При этом другой вход первой схемы «И соединен с выходом ключа, а другой вход схемы «ИЛИ подключен к выходу .второй схемы «И. Один вход второй схемы «И соединен с выходам порогового элемента и с входом пересчетной схемы, а другой вход - с выходом-пере (Счетной схемы, вход порогового элемента подключен к входной клемме всего преобразовател .
5 На чертеже представлена структурна  схема предложе;1ного устройства.
Устройство содержит з силитель 1, входные клеммы 2, диод 5, накопительный коиденсатор 4, ключ 5. генератор 6 тожа, истоковый
0 повторитель 7, линию задерж-ки 8, первую логическую схему «И, пороговый элемент W, пересчетную схему II, вторую логическую схему 12 «1-1 и схему 13 «ИЛИ.
Когда на входных клеммах 2 - нулевой
15 потенциал, усилитель 1 работает в режнме компенсации разр да конденсатора 4 генератором 6 тока. Та.ки.м образом на выходе усилител  / устанавливаетс  потенциал, соответствуюЩИЙ нулю на входе. Когда на вход поступает сигнал, начинаетс  зар д конденсатора 4 током, значительно превышающим ток разр да. Отрицательна  обратна  св зь обеспечивает слежение напр жени  конденсатора
4за напр жением на входе до момента перехода входного сигнала за максимум. Когда
входной сигнал переходит точку максимума, усилитель / и диод 3 запираютс , а иа ключе
5формируетс  передний фронт выходного сигнала. Генератор 6 тока разр жает конденсатор 4 до нулевого уровн , копда усилитель
1открываетс  и переход. т в режим компенсации , при этом ключ 5 фор.мирует задний фронт выходного сигнала.
В случае, если продолжительность заднего фронта входного сигнала превышает продолжительность разр да 1 анденсато:ра если требуетс  интер|вал времени, пропорциональный наибольшему имлульсу из однократной серии и,М:пульсо:В, необходимо линейный разр д конденсатора начать с задержкой времени, та1к, чтобы крива  разр да не пересекала задний фронт или последующие импульсы из пачки. При пачке импульсов на входе на выходе ключа 5 образуетс  сери  имоульсов. Лини  задержки 8 времени включаетс  с приходом первого импульса на ее |Вход. Сигнал с линии задержки 8 выключает генератор 6 тока. После окончани  сигнала на входе усилител  / на конденсаторе 4 устанавливаетс  напр жение, равное амплитуде наибольшего имнульса. Спуст  врем , определ емое линией задержки 8, включаетс  генератор 6 така и на выходе схемы 9 «П, имеющей пр мой и инверсный входы, формируетс  передний фронт выходного сигнала. По окончании разр да конденсатора 4 срабатывает ключ 5 и схема 9 «И формирует задний фронт выходного сигнала. Если на вход схемы поступает сигаал переходного процесса с вЫ|бросом и на входе устанавливаетс  oiOBoe значение напр жени , то конденсатор 4 раз )р жаетс  до нового уровн  напр жени , т. е. преобразование происходит относительно этого установившегос  уровн .
Дл  преобразовани  одного из импульсов, превышающего некоторый заданный уровань, «3 однократной серии импульсов, к клеммам
2присоединен пороговый элемент 10 {например , триггер Шчмргдта), на выходе которого по вл етс  пр моугольный импульс каждый раз, когда входной сигнал превышает заданный уровень. Переучетна  схема // имеет переменный коэффициент пересчета и позвол ет в,месте со схемой 12 «И осуществить выбор номера импульса из превыщающих заданный уровень. Сигнал со схемы 12 «П через схему 13 «ИЛИ деблокируют усилитель и амплитуда выбранного им-пульса преобразуетс  в интервал времени.
Предмет изобретени 
-Амплитудно-временной преобразователь, содержащий запоминающее устройство, состо щее из последовательно соединенных усилител , диода, наколительного конденсатора и истокового повторител , охваченных цепью отрицательной обратной св зи, генератор тока разр да накопительного конденсатора, логические схемы и схамы задержки, ключ, пороговый элемент и пересчетную схему, отличающийс  тем, что, с целью повышени  точности
преобразовани  и расширени  функциональных возможностей устройства, выход усилител  соединен со входом ключа, выход которого через линию задержки подключен к входу генератора тока разр да накопительного
конденсатора, к входу первой логической схемы «И и к входу схемы «ИЛИ, причем другой в.ход первой схемы «И соединен с выходОдМ ключа, а другой вход схемы «ИЛИ подключен к выходу второй схемы «И, один вход
которой соединен с выходом порогового элемета и со входом пересчетной схемы, а другой вход - с выходом пересчетной схемы, вход порогового элемента подключен к входной клемме всего преобразовател .
SU1612757A 1970-12-22 1970-12-22 ВСЕСОЮЗНАЯI •пзтЕ;:7..с-.-.';ь::^1ЕС1ГА;; ; бкбшо7е;ча, МБА ^_^ SU366572A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1612757A SU366572A1 (ru) 1970-12-22 1970-12-22 ВСЕСОЮЗНАЯI •пзтЕ;:7..с-.-.';ь::^1ЕС1ГА;; ; бкбшо7е;ча, МБА ^_^

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1612757A SU366572A1 (ru) 1970-12-22 1970-12-22 ВСЕСОЮЗНАЯI •пзтЕ;:7..с-.-.';ь::^1ЕС1ГА;; ; бкбшо7е;ча, МБА ^_^

Publications (1)

Publication Number Publication Date
SU366572A1 true SU366572A1 (ru) 1973-01-16

Family

ID=20463933

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1612757A SU366572A1 (ru) 1970-12-22 1970-12-22 ВСЕСОЮЗНАЯI •пзтЕ;:7..с-.-.';ь::^1ЕС1ГА;; ; бкбшо7е;ча, МБА ^_^

Country Status (1)

Country Link
SU (1) SU366572A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2297052C1 (ru) * 2004-08-31 2007-04-10 Санио Электрик Ко., Лтд. Контур дискретного считывания (варианты)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2297052C1 (ru) * 2004-08-31 2007-04-10 Санио Электрик Ко., Лтд. Контур дискретного считывания (варианты)

Similar Documents

Publication Publication Date Title
SU366572A1 (ru) ВСЕСОЮЗНАЯI •пзтЕ;:7..с-.-.';ь::^1ЕС1ГА;; ; бкбшо7е;ча, МБА ^_^
US4370619A (en) Phase comparison circuit arrangement
US3258765A (en) Vfe%time
US2878382A (en) Precision time-delay circuit
GB1038745A (en) Improvements in or relating to electric circuit arrangements
US3497814A (en) Circuit for generating two pulses having a controlled time-spaced relationship to each other
SU1145294A1 (ru) Пиковый детектор
SU1172001A1 (ru) Устройство дл преобразовани серии импульсов в пр моугольный импульс
SU1046918A1 (ru) Генератор импульсов
SU621089A1 (ru) Амплитудно-временной преобразователь
SU464970A1 (ru) Преобразователь посто нного тока в частоту следовани импульсов
SU421102A1 (ru) Импульсно-фазовый детектор
SU474931A1 (ru) Стохастический преобразователь врем -импульсного типа
SU1444673A1 (ru) Устройство дл измерени амплитуды синусоидального напр жени
SU1160537A1 (ru) Мультивибратор
SU420104A1 (ru) Генератор импульсов
SU1160320A1 (ru) Устройство для измерения тока
SU127289A1 (ru) Способ измерени интервалов времени и устройство дл его осуществлени
SU484636A1 (ru) Импульсно-фазовый детектор
SU1053281A1 (ru) Временной селектор импульсов
SU1571753A1 (ru) Преобразователь периода следовани импульсов в напр жение
SU1056454A1 (ru) Преобразователь напр жени в частоту
SU456369A1 (ru) Счетчик импульсов
SU1112534A1 (ru) Триггер Шмитта
SU1150695A1 (ru) Устройство дл сравнени фаз двух электрических величин