SU615479A1 - Микропрограммное устройство управлени - Google Patents
Микропрограммное устройство управлениInfo
- Publication number
- SU615479A1 SU615479A1 SU762380485A SU2380485A SU615479A1 SU 615479 A1 SU615479 A1 SU 615479A1 SU 762380485 A SU762380485 A SU 762380485A SU 2380485 A SU2380485 A SU 2380485A SU 615479 A1 SU615479 A1 SU 615479A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- control
- elements
- decoder
- outputs
- register
- Prior art date
Links
Landscapes
- Advance Control (AREA)
Description
(54) МИКРОПРОГРАММНОЕ УСТРОЙСТВО УПРАВЛЕНИЯ
Изобретение относитс к области цифровой вычислительной техники и может быть использовано в цифровых вычислительных машинах,
Известно микропрограммное устрой- ство управлени , содержащее генератор тактовых сигналов, схемы выделени четных и нечетных сигналов, четыре схемы И , регистр адреса запоминающего устройства , дешифратор, накопитель запоми нающего устройства, схему НЕ, схемы задержки, дешифратор пол , регистр информации , разбитый на р д полей с дополнительными разр дами р..
Недостаток этого устройства заклю- чаетс в том, что число разр дов микрокоманды все же ocTaeTcia большим.
Известно также устройство, содержащее два блока пам ти микропрограмм, два регистра микрокоманд,, 2 K-j-pynn
управл ющих элементов И, два дешифратора управлени , причем информационные входы элементов И каждой группы управл ющих элементов И соединены с информационными выходами одноименного ре-
гистра микрокоманд, управл ющие входы элементов И каждой группы управп ющщс элементов И соединены с соответствующими выходами .одноименного дешифратора управлени , выходы эпементов И каждои , группы управл ющих элементов И соединены с группой выходов устройства.
Недостатком нэвестнса о устройства вл етс недостаточно высокое быстродействие .
С целью повышени быстродействи в предлагаемое устройство введены два регистра управленв , причем выхопзл каждого регистра управлени подЕШочены ко входам одноименного дешифратора управлени , а входы первсйго регистра управлени соединены с управл ющими выходами второго регистра мшсрокоманд, управл ющие выходы первого регистра микрокоманд соединены со входами второго регистра управлени .
На чертеже представлена структурна схема предлагаемого устройства. Устройство содержит К групп 1, 2,1-г2 W управл ющих элементов И/два блока 3 и 4пам ти мнкропрог{замм, два регистра 5и 6 микрокоманд, два регистра 7 и 8 управлени два дешифратора 9 и 10 управлени , группу 11 выходов устройства .- . Устройство работает следующим образом . Информаци с блоков пам ти микро программы выдаетс поочередно вы даче информации иэ nefffioro блока пам ти микропрограмм. .она посзупает на информационные элементов И каждой группы I--iWуправл ющих элементов И. На управл ющие входа однс из эти групп уже подан разрешающий сигнал с соответствующего выхода дешифратора управлени 9 в соответствии с инфор( ей, поступившей в регистр 7 управлени дешифратором управлени в предыдущем такте, из второго блока пам ти микропрограмм . На выходах элементов. И ука-п занной группы управл ющих элементов И по вл ютс соответствующие управл ю шие сигналы. Одновременно в регистре 8 управлени Дешифратором управлени второго блока микропротраМм фиксируетс информаци , формирующа на выходе дешифратора управлени Ю управл ю ший сигнал, подготавливающий к работе требуемую группууправ;Л ющнх элементов И (2.1 7-2;К| вто зргоблрка В .спе дующем такте . выдаетс инфдрм)ацн из второго блока пам ти микропрограмм, Введение двух регистров управлени , информаци в которые заноситьс в предыдущем такте, из другого блока пам ти микропрограмм, соответственно, заблагов ременна установка состо ни выходов дешифратора управлени и подготовка эле ментов И требуемой грзупны упра вл ющих элементов И позвол ет устранить допол- нительную задержку управл ющих сигнало на врем переключени дешифратора. Эта задержка составл ет половину общей задержки сигналов после, их выдачи из блока пам ти микропрограмм, так как врем переключени дешифратора не Меньше вре мени задержки на элементе И Если обозначить, что Т - врем задержки управл ющих сигна лов предлагаемого устройства,; то Т Г где tr. - врем задержки управл ющих сщнапов : на элементах И Т, - врем задержки управл ющих сигналов прототипа ) . х-леТ - врем задержки.управл ющих Г f ITPWATTDR .ТТЯ - Й. ггог-уок т. так как Можно сказать, что предлагаемое УС тройство дает увеличение быстродействии как минимум в два раза ,ло сравнению с известным. Кроме того, в известном ус , тройстве существует опасность выдачи помех на выходах элементов И тех групп, которые не работают вданном такте. Это вызвано тем, что к моменту по влени сиг- налов на входах элементов И требуемое состо ние выходов дешифратора управлени еще не установлено. Опасность по в-. лени таких помех требует введени стробировани с соответствующей задержкой. В предлагаемом устройстве така опасность отсутствует. Быстродействие предлагаемого устройству, повышаетс за счет того, что идет предварительна подготовка по управл ющим входам требуемой группы управл ющих. Эпементо& И , кроме того , исключаетсй .аз врёыет выработки выходньгх. сигналов времг дещ«фрацииГ. Ф о р м у л а и ;з о; б р 0 т е н и Микропрограммное устройство управлени , содержащее два блока йам ти микропрограмм , два регистра микрокоманд, 2 К-групп управл ющих элементов И, два дешифратора управление причем йнфop faциoнныe входы элементов И каждой групп{ г. управл ющих элементов И соединень с инфop faциoнными йызюдами одноимёнйого регистра микрокоманд, управл ющие входы элементов И каждой группы управл ющих элементов И соединены с соответствующими выходами одноименного дешифратора управлени , выходы элементов И каждой группы управл ющих элем ентов И соединены с группой выходов устройства, о т л и.ч а ю щ е е- с тем, что, с целью повышени быстродейстген , в устройство введены два регистра управлени , причем выходы каждого регистра управлени подключены ко входам одноименного , дешифратора управлени , а входы первого регистра управлени соединены с управл ющими выходами второго регистра микрокоманд, управл ющие выходы первого регистра микрокоманд соединены со входами второго регистра управлени . Источники информации, прин тые во .внимание при экспертизе; 1. Авторское, свидетельство СССР N 331387, ;.клГО 06 р9/16д 1970.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762380485A SU615479A1 (ru) | 1976-07-02 | 1976-07-02 | Микропрограммное устройство управлени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762380485A SU615479A1 (ru) | 1976-07-02 | 1976-07-02 | Микропрограммное устройство управлени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU615479A1 true SU615479A1 (ru) | 1978-07-15 |
Family
ID=20668537
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762380485A SU615479A1 (ru) | 1976-07-02 | 1976-07-02 | Микропрограммное устройство управлени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU615479A1 (ru) |
-
1976
- 1976-07-02 SU SU762380485A patent/SU615479A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU615479A1 (ru) | Микропрограммное устройство управлени | |
ES411578A1 (es) | Disposicion de circuito para reproducir informacion regis- trada a un ritmo diferente del ritmo de registro original. | |
GB1521888A (en) | Time division multiplex signal processor | |
SE427404B (sv) | Anordning for endring av tidbasen hos en digital informationssignal | |
SU613402A1 (ru) | Запоминающее устройство | |
SU1661762A1 (ru) | Устройство микропрограммного управлени | |
SU1042019A1 (ru) | Микропрограммное устройство управлени | |
SU628507A1 (ru) | Устройство дл считывани графической информации | |
SU723570A1 (ru) | Устройство дл сдвига | |
SU985788A1 (ru) | Устройство микропрограммного управлени | |
SU1118997A1 (ru) | Устройство дл обмена информацией | |
SU364965A1 (ru) | ОДНОТАКТНЫЙ СДВИГАТЕЛЬtSvJfcUUfUciltAifl | |
SU883940A1 (ru) | Устройство дл регистрации информации | |
SU678486A2 (ru) | Цифрова электронна вычислительна машина последовательного действи | |
SU796840A1 (ru) | Устройство дл определени положени чиСлА HA чиСлОВОй ОСи | |
SU881747A1 (ru) | Микропрограммное устройство управлени | |
SU1649531A1 (ru) | Устройство поиска числа | |
SU976500A1 (ru) | Коммутатор | |
SU562920A1 (ru) | Формирователь-распределитель | |
SU410396A1 (ru) | ||
SU1430957A2 (ru) | Устройство дл тестового контрол цифровых блоков | |
SU513532A1 (ru) | Устройство дл выделени строк в телевизионном растре | |
SU561966A1 (ru) | Вычислительна система дл обработки чисел и многомерных векторов | |
SU1142826A1 (ru) | Устройство дл преобразовани двоичных чисел в двоично-дес тичные и обратно | |
SU1005062A1 (ru) | Устройство дл исправлени последствий сбоев |