SU611288A1 - Дифференциальный усилитель - Google Patents

Дифференциальный усилитель

Info

Publication number
SU611288A1
SU611288A1 SU762331272A SU2331272A SU611288A1 SU 611288 A1 SU611288 A1 SU 611288A1 SU 762331272 A SU762331272 A SU 762331272A SU 2331272 A SU2331272 A SU 2331272A SU 611288 A1 SU611288 A1 SU 611288A1
Authority
SU
USSR - Soviet Union
Prior art keywords
transistor
current
load
current generator
increment
Prior art date
Application number
SU762331272A
Other languages
English (en)
Inventor
Валерий Павлович Гузий
Владимир Григорьевич Шульга
Юрий Дмитриевич Якушев
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU762331272A priority Critical patent/SU611288A1/ru
Application granted granted Critical
Publication of SU611288A1 publication Critical patent/SU611288A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Description

, (54) ДИФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ
входу 15 усилител , нагрузка 11 соешшена с выходом усилите гш.
После включени  усипитеп  на вход 14 или 15 Подаетс  входной сигнал, В режиме усилени  при изменении сигнала, например на величину , транзистор 1 открьшает- с , при этом происходит приращение тока («-Л37в нагрузке, которой  вл етс  генератор тока на транзисторе 6, а транзистор 3 закрываетс , при этом происходит прираше ние тока -д3)в нагрузке (генераторе тока на транзисторе 5) другого каскада. Одновременно транзистор 2 закрываетс , происходит приращение тока (дЭ)в нагрузке (генераторе тока на транзисторе 9), а тран зистор 4 открываетс , При этом происходит приращение тока (-t-u 3 ) в нагрузке (генераторе тока на транзисторе 1О). Приращение тока на входе генератора тока на транзисторе 6,  вл кнцегос  нагрузкой .тран зистора 1, вызьгоает приращение тока на его выходе на величину ( 2. лЗ). Так как нагрузкой транзистора 6  вл етс  дифференциальный каскад на транзисторах 3, 4, то приращение тока распределитс  поровну в эмигтерные цепи этих транзисторов, и они откроютс , В результате суммарное приращение тока в нагрузке транзистора 3 равно (-«-дЗ ) + (- uD)0, а суммарное приращение тока в .нагрузке транзистора 4 равно (+ iv ) + (+л 3 ) 2 д 3 , На выходе генератора тока (коллекторе транзистора 5), который  вл етс  нагрузкой транзистора 3, ток не мен етс ,и суммарный ток эмиттерных цепей диф(|)еренциального
каскада на транзисторах 1, 2 также не измен етс . Происходит только токораспределение в плечахэтого .дифференциального каскада. Приращение тока на входе генератора тока на транзисторе 9,  вл ющегос  нагрузкой транзистора 2, на величину (-д3 вызьюает приращение тока на его выходе на величину ( 2дЗ ). Приращение тока на входе генератора тока на транзисторе 10,  вл ющегос  нагрузкой транзистора 4, на величину (-«-а дЭ ) вызьгаает приращение тока на его выхода на величину ( Д Л ). Разность выходных токов транзисторов 9и10{2дЗ ) определ ет ток в общей нагрузке 11 и падение напр жени  на ней.
При превышении входного сигнала некоторой величины, при которой приращение
тока в нагрузке дифференциального каскада на транзисторах 1,2 , происходит самопроизвольное выключение схемы. В этом случае токи полностью перераспредел ютс  между транзисторами 1 и 2 так, что транзистор 2 полностью закрываетс . При дальнейшем увеличении приращени  входного сигнала ( ток в нагрузке транзистора 1 больше не увеличиваетс , так как в цепи его эмиттера находитс  генерато тока на транзисторе 5, а транзистор 2 закрыт . Поэтому не возрастает ток на выходе генератора тока на транзисторе 6. В силу этой причины транзистор 3 начинает закрьтатьс , уменьшаетс  ток в цепи его нагрузки и, как следствие, уменьшаютс  коллекторные токи транзисторов 1 и 6. Это приводит к еще большему закрьтанию транзистора 3, который через генератор тока на транзисторе 5 еще сильнее закрывает транзистор 1. Происходит лавинообразное запирание схемы.
Аналогичным образом схема работает ари изменении сигнала на С Ьх Формула изобретени 
Дифференциальный усилитель, содержащий два дифференциальных каскада, выполненных на транзисторах разного типа проводимости с генератором тока в общей эмиттерной цепи каждого, при этом коллектор транзистора одного плеча каждого дифференциального каскада соединен с щиной источника Питани  через дополнительный генератор тока , выход которого подключен к обшей нагрузке , отличающийс  .тем, что . с целью повышени  КПД,коллектор транзистора другого плеча каждого дифференциал гного каскада соединен с соответствующим источником управл к дего сигнала и с входом генератора тока в общей эмиттерной цепи другого дифференциального каскада.
Источники информации, прин тые во внимание при экспертизе;
1. Авторское свидетельство СССР по за вке №2022961/09, кл. Н 03 F 3/3 1974, по которой вынесено положительное решение.
ВыхоЗ
SU762331272A 1976-03-01 1976-03-01 Дифференциальный усилитель SU611288A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762331272A SU611288A1 (ru) 1976-03-01 1976-03-01 Дифференциальный усилитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762331272A SU611288A1 (ru) 1976-03-01 1976-03-01 Дифференциальный усилитель

Publications (1)

Publication Number Publication Date
SU611288A1 true SU611288A1 (ru) 1978-06-15

Family

ID=20651201

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762331272A SU611288A1 (ru) 1976-03-01 1976-03-01 Дифференциальный усилитель

Country Status (1)

Country Link
SU (1) SU611288A1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4602172A (en) * 1982-05-18 1986-07-22 Sony Corporation High input impedance circuit
US5801564A (en) * 1996-06-28 1998-09-01 Symbios, Inc. Reduced skew differential receiver

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4602172A (en) * 1982-05-18 1986-07-22 Sony Corporation High input impedance circuit
US5801564A (en) * 1996-06-28 1998-09-01 Symbios, Inc. Reduced skew differential receiver

Similar Documents

Publication Publication Date Title
KR890009072A (ko) 안정동작점을 갖는 연산증폭회로
DE3686498T2 (de) Integrierte halbleiterschaltung mit lasttreibereigenschaften.
US4658157A (en) IGFET comparator circuit having greater control of intended offset voltage
KR880002324A (ko) 스위칭 회로
JPS5925243B2 (ja) 定電流源
KR900007919B1 (ko) 전류 밀러 회로
SU611288A1 (ru) Дифференциальный усилитель
KR870002694A (ko) 증폭회로
US5883507A (en) Low power temperature compensated, current source and associated method
JPH0269007A (ja) 差動増幅器
US4603267A (en) Low offset single ended MOS comparator
GB2140639A (en) An integrated circuit
EP0157447A1 (en) Differential amplifier
US4333025A (en) N-Channel MOS comparator
JPS60113507A (ja) トランジスタ回路
SU1631701A2 (ru) Двухтактный усилитель мощности с защитой
SU955464A1 (ru) Транзисторный ключ
SU1665500A2 (ru) Повторитель напр жени
SU905984A1 (ru) Каскодный дифференциальный усилитель
SU886203A2 (ru) Дифференциальный усилитель
SU892426A1 (ru) Низковольтный стабилизатор посто нного напр жени
SU815866A1 (ru) Усилитель
JP2927803B2 (ja) 定電圧発生回路
SU1453384A1 (ru) Стабилизатор посто нного тока
SU736042A1 (ru) Устройство дл двухпорогового контрол