SU568398A3 - Устройство дл разделени мантиссы и показател числа при переводе из системы с плавающей зап той в систему с фиксированной зап той - Google Patents
Устройство дл разделени мантиссы и показател числа при переводе из системы с плавающей зап той в систему с фиксированной зап тойInfo
- Publication number
- SU568398A3 SU568398A3 SU7201782279A SU1782279A SU568398A3 SU 568398 A3 SU568398 A3 SU 568398A3 SU 7201782279 A SU7201782279 A SU 7201782279A SU 1782279 A SU1782279 A SU 1782279A SU 568398 A3 SU568398 A3 SU 568398A3
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- output
- input
- conversion
- power
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K13/00—Conveying record carriers from one station to another, e.g. from stack to punching mechanism
- G06K13/02—Conveying record carriers from one station to another, e.g. from stack to punching mechanism the record carrier having longitudinal dimension comparable with transverse dimension, e.g. punched card
- G06K13/06—Guiding cards; Checking correct operation of card-conveying mechanisms
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/02—Digital computers in general; Data processing equipment in general manually operated with input through keyboard and computation using a built-in program, e.g. pocket calculators
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/448—Execution paradigms, e.g. implementations of programming paradigms
- G06F9/4482—Procedural
- G06F9/4484—Executing subprograms
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06K—GRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
- G06K7/00—Methods or arrangements for sensing record carriers, e.g. for reading patterns
- G06K7/08—Methods or arrangements for sensing record carriers, e.g. for reading patterns by means detecting the change of an electrostatic or magnetic field, e.g. by detecting change of capacitance between electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- Computing Systems (AREA)
- Computer Vision & Pattern Recognition (AREA)
- Artificial Intelligence (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- Complex Calculations (AREA)
- Calculators And Similar Devices (AREA)
- Input From Keyboards Or The Like (AREA)
- Time Recorders, Dirve Recorders, Access Control (AREA)
- Shift Register Type Memory (AREA)
Description
ретьего элемента И. Нулевой вход второго правл ющего триггера подключен к выходу ретьей жмейки первого регистра сдвига, единичный - к третьему выходу тактовоо генератора,5
Функциональна схема устройства дл азделени мантиссы и показател числа ри переводе из системы .с плавающей за той в систему с фиксированной зап той 1редставлена на чертеже.Ю
Устройство содержит запоминающие регистры 1 и 2, регистры сдвига 3 и 4 с чейками 3 - 3 и 4. - 4.,-соответственно,;
tи tТ1
управл ющие триггеры 5 и 6, тактовый генератор 7 н элементы И 8 - 12.16
Вьиюд регистра 1 соединен со входом регистра сдвига 3 и входами элементов И 9 1О и 12. Элементы ,И 9 и 10 соединены параллельно, и их выходы подключены ко вжоду регистра 1. Выход элемента И 12 RO шщсоединеа ко взводу регистра 2. Элемент И 12 уиравл етс выходом триггера 6, ко1рорый устанавлшааетс в I, когда бит ааш той оовдержитс в чейке 3 регистра сдвига 3.-И
Tpirrep. 5 установлен в 1, когда 6ит зан той содержитс в 1чейке З. регист- ра сэдвнга 3,
, Выход регистра 4 присоединен ко BXD- .(щу регистра 1 через элемент И 8, управл - 30 емый сигналом, генерированным триггером 5 и сйнхронизирующнмсигналрм с выхода
генератора 7.
Устройство работает сп 1укицим образом .35 ; До запуска устройства число, подлежа-1дее преобразованию, помещаетс f регист ре 1. В начале выполнени разделени пор дка и мантиссы содержимое регистра 1 передаетс в регистр сдвига 3 и перезапи- 40 сываетс в регистр 1 через элемент И 9, Все дес тичные цифры перезаписываютс таким путем в регистр 1. Когда перва цифра после дес тичной зап той передаетс в регистр сдвига 3, триггер 6 устанавлива- 45 етс в а элемент И 12, открываетс . Таким образом,цела часть числа передаетс в регистр 2. В числе в форме с Ш1авак щей зап той цела и дробна часть дифр могут иметь различный знак, так как они представл ют показатель и мантиссу, :соответственно . Когда они раздел ютс и ман-тисса остаетс в регистре, цифра нуль с дес тичной зап той должна быть генерирована на позиции элемента с тем же знаком, как и другие цифры мантиссы. Чтобы генерировать эту цифру, когда бит дес тичной зап той присутствует в чейке 3 регистра .сдвига 3, триггер 5 устанавливаетс в f- 1 и, следовательно, элемент И 9 закрыт.
Первые два бита первой целой цифры перезаписываютс в регистр 1 через элемент И 9. В момент поступлени импульса с выхода генератора 7. на элемент И 8 последний открываетс и посредством задержки, введенной регистром сдвига 4, единична цифра 1 даетс битом такого же знака, как знак дес тичной цифры наивысшего пор дка. Следующим тактовым импульсом элемент И 10 открываетс , и дес тична зап та так- же зайисываетс в цифре разр да единиц регистра1 .
Таким образом, регистры 1 и 2 содержат символы, созданные цифрами одного 4знака и соответствующим образом обеспеченIJHbie дес тичной зап той.
Формула и 3 о б р е т е н л
Устройство дл разделеьщ мантиссы и показател числа при переводе из систе-е мы с плавающей зап той в систему с фиксированной зап той, содержащее запоминающие регистры, регистры сдвига, управл ющие триггеры, тактовый генератор и элементы И, о т л и ч а ю щ е е с тем, что, с целью повыщени быстродействи , в нем выход первого запоминающего регистра: через последовательно соединенные первый й-. второй регистры сдвига соединен с первым вхо- ;|да)м первого элемента И , второй вход кото рого подключен к первому выходу тактового; .генева-сора третий вход - к единичному вы«| ходу первого управл ющего триггера, а ход - ко входу первого запоминающего ре- шстра, к которому через параллельно соединенные второй и третий элементы И подключен выход первого регистра сдвига, который через четвертый элемент И, подклю-ченный другим входом к единичному выходу второго управл ющего триггера, соединен со входом второго запоминающего регистра; нулевой вход первого управл ющего триггера подключен к выходу первой чейки первого регистр сдвига; единичный вход-к первому йвыходу тактового генератора, нулевой выход - ко второму входу Второго элемента И, а еди- ничкьгй выход через п тый элемент И, подключенный другим входом ко второму выходу тактового генератора, соединен со вторым входом третьего элемента И; нулевой вход второго управл ющего триггера подключен к выходу третьей чейки первого регистра сдвига, а единичный - к третьек-гу выходу тактового генератора.
Источники информацш, прин тые во внимание при экспертизе:
1.Патент США 3469244, кл. 34О172 .5, 1969.
2.Патент США .К 3665411, кл, 34-О-. :V172.5, 197О.
Г
/
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
IT6833671 | 1971-04-22 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU568398A3 true SU568398A3 (ru) | 1977-08-05 |
Family
ID=11309023
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU7201782279A SU568398A3 (ru) | 1971-04-22 | 1972-04-21 | Устройство дл разделени мантиссы и показател числа при переводе из системы с плавающей зап той в систему с фиксированной зап той |
Country Status (6)
Country | Link |
---|---|
CA (1) | CA978653A (ru) |
CH (1) | CH550438A (ru) |
DE (1) | DE2220329C3 (ru) |
FR (1) | FR2136620A5 (ru) |
GB (5) | GB1388593A (ru) |
SU (1) | SU568398A3 (ru) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4036430A (en) * | 1976-05-13 | 1977-07-19 | Ebco Industries, Ltd. | Manually operable card reader |
GB2142176A (en) * | 1983-06-24 | 1985-01-09 | Hawker Siddeley Revenue Contr | Read and erase device |
GB2241810A (en) * | 1990-03-09 | 1991-09-11 | Mars Inc | Data card reader |
US5619198A (en) * | 1994-12-29 | 1997-04-08 | Tektronix, Inc. | Number format conversion apparatus for signal processing |
US6263426B1 (en) | 1998-04-30 | 2001-07-17 | Intel Corporation | Conversion from packed floating point data to packed 8-bit integer data in different architectural registers |
US6266769B1 (en) | 1998-04-30 | 2001-07-24 | Intel Corporation | Conversion between packed floating point data and packed 32-bit integer data in different architectural registers |
DE10056047C1 (de) * | 2000-11-11 | 2002-04-18 | Bosch Gmbh Robert | Verfahren und Rechenvorrichtung zur automatischen Wandlung eines arithmetischen Ausdrucks von Gleitkomma-Arithmetik in Festkomma-Arithmetik |
-
1972
- 1972-04-19 GB GB1822472A patent/GB1388593A/en not_active Expired
- 1972-04-19 GB GB5939272*A patent/GB1388596A/en not_active Expired
- 1972-04-19 GB GB5939172*A patent/GB1388595A/en not_active Expired
- 1972-04-19 GB GB5939072*A patent/GB1388594A/en not_active Expired
- 1972-04-19 GB GB5939372*A patent/GB1388597A/en not_active Expired
- 1972-04-21 CH CH597872A patent/CH550438A/it not_active IP Right Cessation
- 1972-04-21 DE DE2220329A patent/DE2220329C3/de not_active Expired
- 1972-04-21 FR FR7214312A patent/FR2136620A5/fr not_active Expired
- 1972-04-21 SU SU7201782279A patent/SU568398A3/ru active
- 1972-04-24 CA CA140,363A patent/CA978653A/en not_active Expired
Also Published As
Publication number | Publication date |
---|---|
CH550438A (it) | 1974-06-14 |
GB1388595A (en) | 1975-03-26 |
DE2220329A1 (de) | 1972-10-26 |
GB1388594A (en) | 1975-03-26 |
GB1388597A (en) | 1975-03-26 |
DE2220329C3 (de) | 1982-02-11 |
FR2136620A5 (ru) | 1972-12-22 |
GB1388593A (en) | 1975-03-26 |
GB1388596A (en) | 1975-03-26 |
DE2220329B2 (de) | 1981-06-11 |
CA978653A (en) | 1975-11-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU568398A3 (ru) | Устройство дл разделени мантиссы и показател числа при переводе из системы с плавающей зап той в систему с фиксированной зап той | |
GB1207701A (en) | Encoding system | |
SU455339A1 (ru) | Троичный сумматор | |
SU571915A1 (ru) | Делитель частоты импульсов с регулируемым коэффициентом делени | |
SU945999A1 (ru) | Реверсивный счетчик импульсов | |
SU732892A1 (ru) | Стохастический функциональный преобразователь | |
SU743036A1 (ru) | Устройство сдвига цифровой информации | |
SU782151A1 (ru) | Преобразователь временных интервалов в цифровой код | |
SU572933A1 (ru) | Делитель частоты с дробным коэффициентом делени | |
SU531153A1 (ru) | Устройство дл возведени в куб | |
SU572781A1 (ru) | Преобразователь двоично-дес тичных чисел в двоичные | |
SU612240A1 (ru) | Преобразователь целой части двоичного кода в двоично-дес тичный | |
SU822376A1 (ru) | Реверсивное счетное устройство | |
SU840902A1 (ru) | Вычислительное устройство | |
SU864577A1 (ru) | Пересчетное устройство | |
SU928353A1 (ru) | Цифровой умножитель частоты | |
SU955043A1 (ru) | Квадратор | |
SU999046A1 (ru) | Устройство дл вычислени элементарных функций | |
SU396689A1 (ru) | Устройство для деления | |
SU742924A1 (ru) | Преобразователь двоично-дес тичных чисел в двоичные | |
SU1170609A1 (ru) | Синхронный счетчик | |
SU411449A1 (ru) | ||
SU548832A1 (ru) | Часы на многоустойчивых элементах | |
SU1438007A2 (ru) | Преобразователь последовательного кода в параллельный | |
SU1034175A1 (ru) | Преобразователь кода в частоту |