SU568052A1 - Функциональный преобразователь - Google Patents
Функциональный преобразовательInfo
- Publication number
- SU568052A1 SU568052A1 SU7502150074A SU2150074A SU568052A1 SU 568052 A1 SU568052 A1 SU 568052A1 SU 7502150074 A SU7502150074 A SU 7502150074A SU 2150074 A SU2150074 A SU 2150074A SU 568052 A1 SU568052 A1 SU 568052A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- address
- code
- function
- input
- bits
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
(54) ФУНКЦИОНАЛЫ1ЫЙ ПРЕОБРАЗОВАТЕЛЬ
1
Изобретение относитс к области вычислительной техники.
Известен функциональный преобразователь, содержаиош дешифратор, запомгаающее устройство , арифметическое устройство {1J.
Входные и выходные величины в этом преобразователе также представлены двсшчиым кодом.
Дл выборки номера участка кривой в устройстве используютс старшие разр ды входаой информации, которые с регистра адреса подаютс на дешифратор.
Сигнал с выхода дешифратора, (шредел ющий адрес участка, поступает на запоминающее устройство . Одновременно на одну нз входных шин запоАш ающего устройства подаетс сигнал дл выборки характера Нелинейности участка функций, которому -принадлежит входна информаци .
В результате воздействи двух сигналов на запоминающее устройство: сигнала с дешифратора и сигнала выбора нелинейности - с запомш1ающего устройства иа арифметическое устройство выдаетс информаци , характеризующа номер участка, характер изменени неллнейности выходной информащш на в раином участке функции.
Кроме того, эта информаци в арифметическом устройстве определ ет выбор программы вычислени , заложенной в пам ти арифметического устройства .
На арифметическое устройство с выхода регистра подаютс младоше разр ды входной информации , характеризуннцие изменение входной информа1щи в выбранном участке функции.
Ариф юшческое устройство реализует выбрюнную интерпол щюиную формулу и выдает в двоичном коде преобразованное по выбранному закону значение входной информации.
Недостатком известного преобразовател вл етс большой объем оборудовани .
Наиболее близким техническим к предлагаемому изобретению вл етс функциональный преобразователь, содержащий регистр адреса, деишфратор, шифратор, М1{оговходовые элементы ИЛИ, причем информационные шины подключены ко входам регистра адреса, выходы старших разр дов которого соединены со входами дешифратора, выходы которого соединены со входами шифратора и входами многовходовых элементов И JHi 2,
Недостатком такого преобразовател вл етс сто низка недежность в работе.
Целью изобрететм вл етс повышение надежиосги устройства в работе.
Поставленна цель достигаетс тем, что в предлагаемый преобразователь введен блок сдвига, входы которого соединены с выходами младших разр дов регистра адреса и с выходами дешифратора , а выходы блока сдвига соединены со входами многовходовых элементов ИЛИ.
На фиг. 1 приведена схема функционального преобразовател ; на фиг. 2 - функци , имеюща восемь равных между собой участков, отличающихс по крутизне один от другого в два раза.
Старпше разр ды кода адреса, определ юише линейные участки адреса функций, подаютс с регистра адреса 1 на дешифратор 2, с выходных изин которого адрес участка функции подаетс на шифратор 3.
МлаШиие разр ды адреса, определ ющие адрес функции внутри учасгков, с регистра сдвига подаютс на блок сдвига 4. На управл юише входы блока сдвига с дешифратора подаютс раздельно адреса участков функции.
В зависимости от характера (крутизны функции ) блок сдвига обеспечивает сдвиг кода младщих разр дов адреса на 1-К разр дов, обеспечива тем самым форг.дарование кодов адресов функций внутри каждого участка с внутренней крутизной изменени функции.
Элементы ИЛИ 5 в преобразователе используютс дл формировани значени кода адреса участка функции при сдвиге информации впрввсь t.e. при уменьшении крутизны функции.
В качестве примера на фиг. 2 приведена функци , имеюща восемь равных между соСюй участкДв , отличающихс по крутизне одной в два раза.
Входной шшейный код адреса имеет дев ть разр дов (т.е. максимальное значение кода равно 511).
Требуетс с рмировать под углом функции, мен ющиес по указанному выще закону.
Преобразователь работает следующим образом (см. таблицу).
В таблице прочерки значений кода адреса функции означают, что в процесс работы на заданном участке код в прочеркнутых разр дах может принимать любые значени .
На первом участке крутизна равна единице, т.е. код адреса передаетс без изменений. Поэтому все коды от О до 6.1 передаютс через преобразователь без юменений.
В этом случае 7, S, 9 разр ды входного кода рв ы нулю, коды с tfo 6 разр ды могут мен тьс .
Выходной адрес дл 1-го участка деишфратора 2 не выдаетс на блок сдвига 4 и не подаетс на шифратор 3.
Поэтому с и фратора 3 код будет равен нулю.
При значени х входаого кода адреса от 64 до
127 (второй участок функции с крутизной 1:2)
число адресов функции должно быть 31. В зтом
случае 8, 9 разр ды входного кода рав1п 1 нулю, а 7
разр д входного кода обеспечивает выдачу с децшфратора 2 адреса второго участка.
Потенциал адреса второго участка поступает и шифратор 3 и обеспечивает формирование кода чисш 64 (на выходной шине разр да 7 будет выдан ).
того, потенциал адреса второго участка
обеспеч1{вает сдвиг входного адреса блоком сда га вправо на разр д.
3 результате на выходной щине б-го разр да на зтом участке всегда будет потенодал равен нулю, а
1-5 разр ды будут передавать входной код адреса, соответствующий 26.разр дам,т.е. выходной код будет мен тьс на один разр д при изменении входного кода адреса на два разр да.
При значении входного кода от 128 до 191 (третий участок функции с крутизной 1:4) число адресов функции должно быть в четыре раза меньшим , т.е. всего 15.
В зтом случае пор дковые номера адресов ф5г1исции должны измен тьс от 96 до М1,7,8,9
(разр ды входного кода обеспечивают формироввние адреса 3-го участка функции.
Потенциалом адреса третьего участка функции обеспечиваетс сдвиг младших разр дов входного кода на два разр да и формирование кода, адреса
участка функции при помощи шифратора 3 и элементов ИЛИ 5 6-го разр да, через которую передаетс адрес участка в виде кода 1.
Формирование кодов дл последующих учас1 ков производитс аналогично путем последовательного сдвига каждый раз на один разр д входного кода и путем последовательного ввода на последующие злементы ИЛИ кода 1.
Использование прешшгаемого функционального преобразовател кода по сравнению с известными дает следующий технике-экономический эффект:
-существенно сокращаетс количество элементов , используемых в устройстве, вследствие чего сокращаютс габариты, вес, потребл ема
лющность и стоимость;
-вследствие использовани меньшего количества элементов повышаетс надежность;
-простота Преобразовател облегчает услови пшска неисправностей л ремонта;
существенно повьпиаетс врем преобразовани информашш и практически определ етс BpettfeHeM прохождени сигнала через группу последователыю соединенных элементов И и ИЛИ.
«s
I I
о
00
. I
vo
vO
«Л
ri
Й a«
vS fr-о
- -
о fi
C3 g -е
I s|
8 8 g
S Я2оО с -. -
g« «N t 00 -Ч « vO -Ч
5 r
g-l:
IS S c.
S Э
D.
г
tSi
о.a
aо
гe
5о
Xв
- 2 a
. 4 I 2 4 ;i « j:
o сч 5
-Ч lO OS (} r
OS «Л S ее SU «ч
«n
i a- i i
- H fn 4
-M« «r-ce
Claims (2)
1.Петров В. П. Проектирование |щфровых систем , Машиностроение, М., 1967,с. 2в8,рис. 143.
2.Ходоров Т- Я. Цифровые управл ющие машины , Машиностроение, 1964, с. 159-164.4«г.У)-3.
Г 1 1 1
т ш зге
8 St2 t/f.t
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7502150074A SU568052A1 (ru) | 1975-06-30 | 1975-06-30 | Функциональный преобразователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7502150074A SU568052A1 (ru) | 1975-06-30 | 1975-06-30 | Функциональный преобразователь |
Publications (1)
Publication Number | Publication Date |
---|---|
SU568052A1 true SU568052A1 (ru) | 1977-08-05 |
Family
ID=20624620
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU7502150074A SU568052A1 (ru) | 1975-06-30 | 1975-06-30 | Функциональный преобразователь |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU568052A1 (ru) |
-
1975
- 1975-06-30 SU SU7502150074A patent/SU568052A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930020997A (ko) | 디지탈 통신시스템용 가변길이 코드워드 디코드 | |
EP0390310A3 (en) | Data packer | |
US4745569A (en) | Decimal multiplier device and method therefor | |
KR950009042A (ko) | 코드분류에 의한 병렬처리 가변장 부호 복호기 | |
SU568052A1 (ru) | Функциональный преобразователь | |
SU417786A1 (ru) | ||
SU1388995A1 (ru) | Устройство дл преобразовани двоичных чисел в двоично-дес тичные и обратно | |
SU404082A1 (ru) | УСТРОЙСТВО дл ВЫЧИСЛЕНИЯ ФУНКЦИИ ВИДАZ =. KV'X^ + у | |
SU840888A1 (ru) | Устройство дл сравнени п двоичных чисел | |
SU981991A2 (ru) | Устройство дл умножени по модулю | |
SU955056A1 (ru) | Микропрограммное устройство управлени | |
SU1179316A1 (ru) | Устройство дл выделени экстремального из @ @ -разр дных чисел | |
SU1644137A1 (ru) | Устройство дл случайного перебора перестановок | |
SU1339548A1 (ru) | Устройство дл упор дочивани @ чисел | |
SU669357A1 (ru) | Устройство дл кодировани и декодировани циклических кодов | |
SU1051556A1 (ru) | Устройство дл сокращени избыточности информации | |
SU922731A1 (ru) | Устройство дл умножени в системе остаточных классов | |
SU1658155A1 (ru) | Устройство дл предсказани четности результата сдвигател | |
SU404077A1 (ru) | Преобразователь правильной двоично-десятичной дроби в двоичную дробь | |
SU1067501A1 (ru) | Устройство дл определени старшего значащего разр да | |
SU1023341A1 (ru) | Анализатор спектров | |
SU1233167A1 (ru) | Устройство дл формировани адресов алгоритма быстрого преобразовани Фурье | |
KR0153960B1 (ko) | 배럴 쉬프터 회로 | |
SU960814A1 (ru) | Устройство микропрограммного управлени | |
SU666545A1 (ru) | Устройство дл преобразовани кодов с одного зыка на другой |