SU545006A1 - Запоминающее устройство - Google Patents

Запоминающее устройство

Info

Publication number
SU545006A1
SU545006A1 SU2082768A SU2082768A SU545006A1 SU 545006 A1 SU545006 A1 SU 545006A1 SU 2082768 A SU2082768 A SU 2082768A SU 2082768 A SU2082768 A SU 2082768A SU 545006 A1 SU545006 A1 SU 545006A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
keys
input
outputs
information
Prior art date
Application number
SU2082768A
Other languages
English (en)
Inventor
Евгений Михайлович Антонюк
Лев Григорьевич Журавин
Евгений Иванович Семенов
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Ульянова (Ленина)
Priority to SU2082768A priority Critical patent/SU545006A1/ru
Application granted granted Critical
Publication of SU545006A1 publication Critical patent/SU545006A1/ru

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

Изобретение относитс  к области преобразовани  и передачи информации и может использоватьс  в информационных измерительных системах.
Известно многоканальное запоминающее устройство аналоговых сигналов , содержащее запоминающие конденсаторы, ключи, преобразователь напр жени  в код, счетчик, дещифратор, схему коррекции. Однако это устройство имеет низкую точность работы, обусловленную разр дом запоминающих емкостей с течением времени.
Этот недостаток устранен в устройстве 2, использующем предварительное кодирование информации и содержащем магнитный накопитель , регистры адресов, блок сравнени , блок управлени  обменом, блок разрешени  записи, цифро-аналоговый преобразователь, сумматор и преобразователь напр жени  во временной интервал. Недостатком таких запоминающих зстройств  вл етс  их больща  сложность, а следовательно, и мала  надел ность .
Известно также устройство 3, наиболее близкое по технической сущности к изобретению , содержащее магнитный накопитель, первый вход которого соединен с выходом аналого-цифрового преобразовател , вход аналогоцифрового преобразовател  - с выходами ключей, первые входы которых подсоединены
к ВхХодам устройства, генератор тактовых им пульсов, соединенный с распределителем, одни из выходов которого подключены к управл ющим входам первых ключей. Б таких устройствах входные сигналы через ключи коммутатора поочередно подключаютс  распределителем к входу аналого-цифрового преобразовател , кодируютс  и занос тс  в магнитный накопитель.
Недостаток подобных устройств состоит в том, что дл  достижени  заданной погрещности аппроксимации во всех каналах частота переключений выбираетс  по самому активному входному сигналу. Это приводит к большой избыточности в больщинстве каналов, требованию высокого быстродействи  коммутатора и излишнему расходу магнитной ленты , т. е. к уменьшению информационной емкости устройства.
Цель изобретени  - повышение информационной емкости устройства.
Это достигаетс  введением преобразователей погрешности аппроксимации и блока выбора информации, первый выход которого соединен с вторым входом магнитного накопител , вторые выходы блока выбора информации подсоединены к управл ющим входам вторых ключей и к одним из входов преобразователей погрешности аппроксимации, другие входы которых св заны с входами вторых ключей, а
выходы преобразователей погрешности аппроксимапии подключены к одним из входов блока выбора информации, другой вход которого соединен с другим выходом распределител .
На чертеже представлена блок-схема устройства .
Устройство содержит ключи 1, одни из которых служат дл  подключени  малоактивных входных сигналов, а другие - входных сигналов высокой активности, преобразователи 2 погрешности аппрокспмации дл  выработки напр жени , пропорционального погрешности аппроксимации по выбранному алгоритму. Входы ключей 1 п преобразователей 2 подсоединены к входам устройства, а выходы ключей- к входу аналого-цифрового преобразовател  3, предназначенного дл  преобразовани  аналоговых сигналов в код. Управл ющие входы первых ключей соединены с выходами распределител  4, предусмотренного дл  управлени  работой ключей. Вход распределител  св зан с выходом генератора 5 тактовых импульсов, обеспечивающего работу распределител  4. Другой выход распределител  4 соединен с одним из входов блока 6 выбора информации , предназначеппого дл  выбора того канала, подключенного к вторым ключам, погрешность аппроксимации сигнала которого наибольща . Остальные входы блока 6 св заны с выходами преобразователей 2, а выходы блока 6 - с управл ющими входами вторых ключей 1, другими входами иреобразователей 2 и одним из входов магнитного накопител  7, другие входы которого подключены к выходам аналого-цифрового преобразовател  3. Магнитный накопитель 7 служит дл  записи цифровой информации на магнитную ленту.
JPa6oTaeT устройство следующим образом.
Под действием генератора 5 распределитель 4 через первые ключи 1 подключает на вход преобразовател  3 входные сигналы, код которых после преобразовани  передаетс  на вход магнитного накопител  7. Так происходит до тех пор, пока распределитель 4 не окажетс  в одном из состо иий, когда запускаетс  блок 6 выбора информации. Блок 6 анализирует выходные напр жени  преобразовател  2, определ ет капал, в котором погрешность аппроксимации максимальпа, и иодключает входной сигнал даппого капала через соответствующий второй ключ 1 на вход преобразовател  3. На вход магнитного накопител  7 в этом случае подаетс  код номера выбранного канала и параметра входного сигчала .
С целью достил :епи  периодичности подключени  сигналов второй группы на вход преобразовател  3 блок 6 выбора информации подсоединен к определенным выходам распределител  4, следующим через равиое число тактов . Общее число первых и вторых ключей 1 и число выходов распределител  4 равно числу входов устройства.
5 Таким образом, высокоактивные входные сигналы опрашиваютс  адаптивно, в соответствии со своей активностью. Частота опроса в каждом из них в среднем та же, что и дл  малоактивных сигналов, но в случае необходимости из них может опращиватьс  гораздо чаще, что позвол ет уменьшить погрещность аппроксимации, не увеличива  быстродействи  всего устройства и не внос  избыточности в отсчеты малоактивных сигналов.
5 Такое построение запоминающего устройства дает возможность значительно уменьшить скорость движени  магнитной ленты, ее расход, т. е. повысить информационную емкость устройства . Это увеличивает врем  непрерывной
0 работы запоминающего устройства, а при обработке информации от запоминающего устройства вычислительными мащинами умепьщаетс  врем  работы вычислительной мащины .

Claims (3)

1.Авт. св. № 325634, кл. G 11с 27/00, 1971.
2.Авт. св. № 379932, кл. G lib 27/00, 1973.
3.Техническое оиисапие издели  К60-42. Л., завод «Прибор, 1973 (прототип).
SU2082768A 1974-12-09 1974-12-09 Запоминающее устройство SU545006A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2082768A SU545006A1 (ru) 1974-12-09 1974-12-09 Запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2082768A SU545006A1 (ru) 1974-12-09 1974-12-09 Запоминающее устройство

Publications (1)

Publication Number Publication Date
SU545006A1 true SU545006A1 (ru) 1977-01-30

Family

ID=20603120

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2082768A SU545006A1 (ru) 1974-12-09 1974-12-09 Запоминающее устройство

Country Status (1)

Country Link
SU (1) SU545006A1 (ru)

Similar Documents

Publication Publication Date Title
US4791406A (en) Monolithic integrated digital-to-analog converter
US3217147A (en) Cumulative type decoder
KR19980079445A (ko) 바이폴라 소자균분 디지탈아날로그 신호변환을 수행하는 방법 및 장치
US4171466A (en) Digital wave generator for composite tone
CA2138362C (en) Method and apparatus for extending the resolution of a sigma-delta type analog to digital converter
SU545006A1 (ru) Запоминающее устройство
US4229802A (en) Digital adding device
US3317905A (en) Data conversion system
US3469253A (en) Data conversion system
SU758510A1 (ru) Аналого-цифровой преобразователь
KR950002302B1 (ko) 디지탈-아날로그 변환기
SU1309086A1 (ru) Аналоговое запоминающее устройство
SU1742997A1 (ru) Преобразователь кода системы остаточных классов в напр жение
US4903027A (en) A/D converter comprising encoder portion having function of multiplying analogue input by digital input
SU1425828A1 (ru) Устройство дл аналого-цифрового преобразовани
SU1030964A1 (ru) Кодирующее устройство
SU1075398A1 (ru) Цифро-аналоговый преобразователь
SU771869A1 (ru) Аналого-цифровой преобразователь
SU459777A1 (ru) Устройство дл воспроизведени фун-кций
SU1387022A1 (ru) Функциональный преобразователь нескольких переменных
SU807334A1 (ru) Цифро-аналоговый преобразовательСО СТЕпЕННОй ХАРАКТЕРиСТиКОй
SU1277396A1 (ru) Аналого-цифровой преобразователь
SU1327173A1 (ru) Устройство дл магнитной записи информации
RU1802409C (ru) Реверсивное счетное устройство
SU1543570A1 (ru) Устройство дл аналого-цифрового преобразовани телевизионного сигнала