SU807334A1 - Цифро-аналоговый преобразовательСО СТЕпЕННОй ХАРАКТЕРиСТиКОй - Google Patents

Цифро-аналоговый преобразовательСО СТЕпЕННОй ХАРАКТЕРиСТиКОй Download PDF

Info

Publication number
SU807334A1
SU807334A1 SU792741851A SU2741851A SU807334A1 SU 807334 A1 SU807334 A1 SU 807334A1 SU 792741851 A SU792741851 A SU 792741851A SU 2741851 A SU2741851 A SU 2741851A SU 807334 A1 SU807334 A1 SU 807334A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
code
generator
keys
bits
Prior art date
Application number
SU792741851A
Other languages
English (en)
Inventor
Виталий Евгеньевич Ямный
Original Assignee
Белорусский Ордена Трудового Красно-Го Знамени Государственный Универси-Tet Им.B.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Белорусский Ордена Трудового Красно-Го Знамени Государственный Универси-Tet Им.B.И.Ленина filed Critical Белорусский Ордена Трудового Красно-Го Знамени Государственный Универси-Tet Им.B.И.Ленина
Priority to SU792741851A priority Critical patent/SU807334A1/ru
Application granted granted Critical
Publication of SU807334A1 publication Critical patent/SU807334A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

Изобретение относитс  к импульсной технике и может быть использовано в устройствах обработки ангшогоаой и аналого-цифровой информации.
. Известен цифроаналоговый преобразователь , выходное напр жение которого пропорционально А, где А - основание, г - показатель.степени , поступающий на вход преобразовател , содержащего счетчик, в кофоpbdt з.анос т показатель степени, два конденсатора, аналоговые ключи, схему упргшлени . f .
Однако это устройство имеет большое врем  преобразовани , равное t p T-пмац{ч., где Т - минимально возможный интервал между двум  иьтульсами , поступающими на счетчик, nj aKt Максимальное число показател  ствпени .
Наиболее близким по технической сущности к предлагаемому  вл етс  цифроанЕШоговый преобразователь, со;держащий регистр кода, соединённый с блоком управлени , источник опорного напр жени , выход которого чере первый ключ подсбединен к первой обкладке первого накопительного конденсатора и к инфокилационному входу
аналогового запоминающего устройстгва , вход управлени  записью которого соединен с nepsta выходсж блока синхронизации, а выход  вл етс  выходом преобразовател , а втора  обкл годка первого конденсатора соединена с шиной нулевого потенцисша, управл ющий вход первого ключа соединен с вторьзм выходе блока синхронизации , информационный вход аналогового запоминающего устройства соединен через соответствующие ключи первой группы из га ключей с первыми обкладками конденсаторов группы из m конденса1торов, соединенных через соответствукицие ключи второй группы из го ключей с шиной нулевого потенциаша, вторые обкладки конденсаторов группы из   конденсаторов соединены с шиной нулевого потенциала, управл ющие входы ключей первой группа ключей через соответствующие первые входы элементов И подсоединены к выходам регистра кода, вторые входам элементов И объединены и подсоединены к выходу з емента задержки, третьи входы элементов И подсоединены к выходу распределител  импульсов, входы
jitOTOporo соединены с генератором импульсов и с третьим ВЫХОДОМ блока синхронизации, причем выход генератора импульсов подсоединен к элементу задержки, а четвертый выход блока синхронизации соединен с управл ющими входами ключей второй группы ключей, генератором и распределителем импульсов, п тый и шестой выходы блока синхронизации соединены соответственно с управл ющими входами ключей второй группы ключей и с запускающим входом генератора импулйсов. Этот преобразователь имеет врем  преобразовани ,.
равное tnp 71092 n;,д„c C2J.
Однако в некоторых случа х тако.е быстродействие недостаточно.
Цель изобретени  - повышение быстродействи  .
Эта Цель достигаетс  тем, что в цифроаналоговом, преобразователе со степенной характеристикой, содержащем элементы И, регистр кода, источник опорного напр жени , выход которого через первый ключ подсоединен к первой обкладке первого накопительного конденсатора и к информационному входу аналогового запоминающего устройства, вход управлени  записью которого соединен с первьФ выходом блока синхронизации, а выход  вл етс  выходом преобразовател , втора  обкладка первого накопительного конденсатора соединена с шиной нулевого потенщ1ала, управл ющий вход первого ключа соединен с вторым выходом блока синхронизации, элемент задержки, распределитель импульсов, генератор импуль.сов, первую и вторую груп-; пы ключей, группу накопительных конденсаторов , причем информационный вход аналогового запоминаиицего устройства через соответствук цие ключи первой группы ключей соединен с первыми обкладками соответствующих накопительных конденсаторов,группы накопительных конденсаторов, подключенных через соответствующие ключи второй группы ключей к шине нулевого потенциала, соединенной с вторыми оОладками накопительных конденсаторов группы накопительных конденсат торов, управл 1ощие входы ключей второй группы объединены и подключены к третьему выходу блока синхронизаци выход генератора импульсов соединен с первым входом распределител  импульсов и входом элемента задержки, выход которого соединен с первыми входами элементов И, вторые входы которых соединены с соответствующими выходами распределител  импульсов , второй вход которого соединен с четвертым выходом блока синхронизации, вход генератора импульсов соединен с п тым выходом
блока синхронизации, введены дешифраторы , входы которых соединены с
соответствующими выходами регистра кода, а выходы каждого дешифратора подсоединены к третьим входам соответствующих элементов И.
На чертеже приведена принципиальна  схема цифроаналогового преобразовател  со степенной характеристикой .
Преобразователь содержит регистр
Iкода, элемент И 2, распределитель 3 импульсов, генератор 4 импульсов, элемент 5 задержки, источник б опорного напр жени , ключ 7 , конденсатор 8, первую группу 9 из ключей, группу накопительных конденсаторов 10 из t конденсаторов, вторуу 11 группу из ключей, блок 12 синхронизации , аналоговое запоминающее устройство 13, дешифраторы 14.
Рассмотрим работу устройства при наличии дешифраторов на m/q входов и 2 m/q -1 выходов (), где m - количество разр дов двоичного представлени  числа.
Работает устройство следующим образом .
В исходном состо нии ключи 7 и
IIзамкнуты, а ключи 9 разомкнуты. Конденсатор В- зар жен до напр жени  Eg, а конденсаторы 10 разр жены По сигналу пуск от блока 12 синхронизации ключи 7 и 11 размыкаютс , в регистр 1 кода заноситс  показатель степени п g запускаетс  генертор 4 импульсов. Импульс от распределител  3 импульсов дает разрешение элементу И 2. Если в первом разр де 1, а во втором О, то на первом выходе первого дешифратора будет 1 и первый импульс от генератора 4, пройд  элемент 5 задержки замкнет ключ 9 . Напр жение на конденсаторе 8 падает до величины
,, ЕсСо ЕО
Чл . г if
1+С,,/С
,,
если 8/ то и Eo/d+S) Если в первом и во второк разр дах записан О, то состо ние ключей не измен етс  и напр жение на конденсаторе 8 также не измен етс .
Если в первом разр де.регистра
а во втором
кода записан
то первый импульс от генератора 4 замыкает ключ Напр жение на конденсаторе 8 падает до величины
Е„С
UoСо -С ,,
12
если (и)Ци8)тои, Ео/(Ьб)

Claims (2)

  1. Если в первом и втором разр дах регистра кода записана 1, то первый импульс от генератора 4 замыкает ключ 11|3 Напр жение на конде саторе 8 падает дс величины ЕрСр ЕО .г- С з/Со если ( uc,3/Co (U8) Таким образом включение дешифратора по выходу регистра кода по вол ет за один импульс генератора опросить два разр да. Если дешифратор имеет больше, чем два входа, то одним импульсом генератора опргиииваетс  большее количество разр дов. Вторым импульсом от генератора опрашиваютс  следующие два разр д регистра кода. Величина конденсат ров выбираетс , исход  из следукхд соотношений i-e)(- a-A6iv Третьим импульсом от генератора оп рашиваютс  следующие два разр да р гистра кода. Величина конденсаторов выбирает исход  из следующих соотношений 1-а « Ч-е)(1 (- После прохождени  трех импульсо от генератора опрашиваютс  шесть разр дов регистра кода, а напр жение на конденсаторе 8 равно ЕОSo ) °,6 oto2.ci,24.,..ot.,.7-- g если nBx«oto2 voi, 2t...406., зависимости от состо ни  триггер в соответствующем разр де кода. Если сигналы с регистра кода сн ть Ч: инверсных выходов, то игй:|Ьт:(р-(н8)«- I--Ool S ) где N - 24 . .-. . По окончанию q импульсов в аналоговое запоминающее устройство (1 запишетс  напр жение U| Врем  преобразовани  равно tqp q.T. Выигрыш во времени преобразовани  тТ П1 причем Т Я так как . 6 выигрыш равен д При q и m Таким образом, быстродействие предлагаемого устройства более чем в 2 раза превышает известные схемы. Формула изобретени  Цифроаналоговый преобразователь со, степенной х,рактеристикой, содержащий элементы .И, регистр кода, источник опорного напр жени , выход которого через.первый ключ подсоединен к первой обкладке первого накопительного конденсатора и к информационному входу аналогового запоминающего устройства, вход управлени  записью которого соединен с первьил выходом блока синхронизации, а выход  вл етс  выходом преобразовател , втора  обкладка nepBOtO накопительного конденсатора соединена с шиной нулевого потенциала, управл ющий вход первого ключа соединен с вторым выходом блока синхронизации, элемент задержки, распределитель импульсов, генератор импульсов, первую и вторую группы ключей, группу накопительных конденсаторов, причем информационный вход аналогового запоминающего устройства соединен через соответствующие ключи первой группы ключей с первыми обкладками соответствующих накопительных конденсаторов группы накопительных конденсаторов , подключенных через соответствующие ключи второй группы ключей к шине нулевого потенциала, соединенной с вторыми обкладками накопительных конденсаторов группы накопительных конденсаторов, управл ющие входы ключей второй группы объединены и подключены к третьему выходу блока синхронизации, выход геиера ,тора импульсов соединен с первьм входом распределител  импульсов и входом элемента задержки, выход которого соединен с первыми входами эле.ментов И, вторые входы KOTOIKJIX соединены .с сортветствукщимй выходами распределител  импульсов, второй вход Q которого соединен с четвертым выхот дом блока синхронизации, вход генератора импульсов соединен с п тым выходом блока синхронизации, отличающийс  тем, что, с целью повьалени  быстродействи  преобразовател , он содержит дешифраторы , входы которых соединены с соответствующими выходами регистра кода а выходы каждого дешифратора подсоединены к третьим входам соответствующих элементов И. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР по за вке № 2648805/24,кл.G Об & 7/20, 1978.
  2. 2.Авторское свидетельство СССР по за вке 2691589/24,кл. G Об G 7/20, 1978 (прототип).
    Влвдной. код xt4
    ±i ±i N
SU792741851A 1979-03-26 1979-03-26 Цифро-аналоговый преобразовательСО СТЕпЕННОй ХАРАКТЕРиСТиКОй SU807334A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792741851A SU807334A1 (ru) 1979-03-26 1979-03-26 Цифро-аналоговый преобразовательСО СТЕпЕННОй ХАРАКТЕРиСТиКОй

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792741851A SU807334A1 (ru) 1979-03-26 1979-03-26 Цифро-аналоговый преобразовательСО СТЕпЕННОй ХАРАКТЕРиСТиКОй

Publications (1)

Publication Number Publication Date
SU807334A1 true SU807334A1 (ru) 1981-02-23

Family

ID=20817443

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792741851A SU807334A1 (ru) 1979-03-26 1979-03-26 Цифро-аналоговый преобразовательСО СТЕпЕННОй ХАРАКТЕРиСТиКОй

Country Status (1)

Country Link
SU (1) SU807334A1 (ru)

Similar Documents

Publication Publication Date Title
SU807334A1 (ru) Цифро-аналоговый преобразовательСО СТЕпЕННОй ХАРАКТЕРиСТиКОй
SU1117655A1 (ru) Аналого-цифровое множительное устройство
SU758510A1 (ru) Аналого-цифровой преобразователь
SU1316089A1 (ru) Аналого-цифровой преобразователь
SU875623A1 (ru) Циклический аналого-цифровой преобразователь
SU545006A1 (ru) Запоминающее устройство
SU834892A1 (ru) Аналого-цифровой преобразователь
SU1166147A1 (ru) Функциональный преобразователь
SU834726A1 (ru) Гибридный функциональный преобра-зОВАТЕль
SU830429A1 (ru) Функциональный преобразовательНАпР жЕНи
SU886236A2 (ru) Аналого-цифровой преобразователь с самоконтролем
SU720513A1 (ru) Аналоговое запоминающее устройство
SU930656A1 (ru) Многоканальный аналого-цифровой преобразователь
SU809554A1 (ru) Устройство аналого-цифрового преобра-зОВАНи
SU1075398A1 (ru) Цифро-аналоговый преобразователь
SU1387022A1 (ru) Функциональный преобразователь нескольких переменных
SU698010A1 (ru) Функциональный преобразователь двух переменных
SU1464180A1 (ru) Гибридный функциональный преобразователь
SU468590A1 (ru) Преобразователь положени пучка
US4146881A (en) Analog-to-digital converter
SU1256150A1 (ru) Многоканальное аналого-цифровое устройство задержки
RU1077478C (ru) Устройство дл ввода информации
SU622172A1 (ru) Динамическое запоминающее устройство
SU843216A1 (ru) Аналого-цифровой преобразователь
SU581592A2 (ru) Устройство временной асинхронной коммутации импульсных сигналов