SU520565A1 - Программное задающее устройство - Google Patents
Программное задающее устройствоInfo
- Publication number
- SU520565A1 SU520565A1 SU2053111A SU2053111A SU520565A1 SU 520565 A1 SU520565 A1 SU 520565A1 SU 2053111 A SU2053111 A SU 2053111A SU 2053111 A SU2053111 A SU 2053111A SU 520565 A1 SU520565 A1 SU 520565A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- elements
- output
- inputs
- time
- Prior art date
Links
Landscapes
- Time Recorders, Dirve Recorders, Access Control (AREA)
Description
(54) ПРОГРАММНОЕ 3AJ3AromEE УСТРОЙСТВО
Функциональна схема устройства приэедеад на чертеже./
Устройство состоит из задатчика времв ни 1, осушеств ющего прив зку к| единому Бремени и с гахронизацию работы всего устройства; блока перестройки частоты 2, служащего дл дискретной перестройки частоты, блока сравнени частоты: 3, блока сравнени времени 4, блока ввода х ограммы 5, коммутатора 6, шифратора 7, триггера 8, раотфедёлител 9, схем И 10-15 и схем ИЛИ 16-18. С.входньк шин 19 и 20 поступают сигналы начала перестройки часто Ты и начала печати соответственно.
. Описанное устройство работает следую щим образом.
При совпадении времени, пос-хупающего с задатчика времени 1, с временем, устаноь «энным и блоке ввода гфограммы 5 и постуЧ пающим . шифратор 7 на схему сравниии времени 4, эта схема рьщает лмпупьс начала эондгфовани . Этот импульс строб ьрувт KoMMyifaTop 6 и записьшает в блок № рестройки частоты 2 начальную частоту пив пазона зондировани , установленную в блоке вь да программы 5. KpoN:e того, иМпульс начала зондировани поступает на тркггер 8 и устанавливает его в такое положение, Ш при котором схемы И 10, 12 и 14 открь8«4 ты, а схемы 11, 13 и 15 закрыты./
Импульсы с частотой перестройки поступают с закатчика времени 1 через схему V Ш И 10, схему ИЛИ 18 и блок ввода программы на соответствующий выбранному шагу перестройки вход распределител 9 и запи сывают в соответствующий разр д распреде лител I. Эта 1 продвигаетс по распре-4 делителю тактовыми кмпульсами с эадатчика/ времени 1 и через cxetviy ИЛИ 17 и схему И 12 поступает на вход декады сотен КГЦ (блока перестройки частоты 2 и вл ет его перестройку с шагом, заданным 4& блоком ввода программы 5.
На схеме сравнени 3 происходит срав ненпе частоты, поступающей с блока 2, с конечной частотой диапазона зондировани , заранее установленной в блоке 5.1 При сов падении этих частот схема сравнени выдает , импульс конца зонщфовани , которьй уотанавпивает триггер 8 в такое положение, при котором схемы И 10, 12 и 14 закры-/ ты, а схемы И 11, 13 и 15 открыты.
Поело этого импульсы перестррйки и импульсы начала печати с задатчика времени 1 через схемы И 10 и 14 соответственно не проход т. Входы расгфеделител 9 через открытую схему И 11, схему ИЛИ 18 и блок ввода программы 5 подключают .с к входной шине 19, а.входна шина 20 через схему И подключаетс к схемеИЛИ 16. Выходы распределител 9 через схему ИПИ 17 и открытую схему И 13 подключаютс ко входу декады единиц кгц блока перестройки частоты 2. По входным ши нам 19 и 20 nocTjTiasoT соответственно импзльсы перестройки частоты и начала печати с внешнего анализирукмдего устройства. Тским образом, после окончани цикла зондировани управление перестройкой частоты и регистрацией данных осуществлчетс по командам с анализирующего устройства. При следующем совпадении времени с задатчика времени 1 с временем начала зондировани , установленным в блоке ввода программы, устройство снова переключает с в режим зондировани .
Claims (1)
- Формула изобретениПрограммное задающее устройство, содер жащее блок ввода программы, подключенный к первому блоку сравнени , соединенному с запатчиком времени, и расщэеделитель им пульсов , подключенный к первому элементу ИЛИ, «I т л и ч а ю щ е е с тем, что, с целью расширени области примене - НИН устройства, в него введены второй и третий элементы ИЛИ, три группы элементов pi 101 последовательно соединенные ком-i мутатор, блок перестройки частоты, второй блок сравнени , другой вход которого подсоединен к выходу блока ввода хфограммы, , и триггер, другой вход которого подключен ко входу коммутатора и выходу первого блока сравнени , а выходы - к управл ющим входам элементов И,.причем другие входы шервых и вторых элементов И первой и второй группы соединены с выходами задат чика времени и входами устройства соответственно , выходы- этих элементов через второй и третий элементы ИЛИ гэдключены ко входу блока ввода программы и выходуустройства соответственно, выход первого элемента ИЛИ через третью группу элементов И подключен ко входам блока перестройки частоты, соединенного с выходом устройства а одзш из выходов задатчика времени - со входом распределител импульсов
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2053111A SU520565A1 (ru) | 1974-08-14 | 1974-08-14 | Программное задающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2053111A SU520565A1 (ru) | 1974-08-14 | 1974-08-14 | Программное задающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU520565A1 true SU520565A1 (ru) | 1976-07-05 |
Family
ID=20593941
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2053111A SU520565A1 (ru) | 1974-08-14 | 1974-08-14 | Программное задающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU520565A1 (ru) |
-
1974
- 1974-08-14 SU SU2053111A patent/SU520565A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU520565A1 (ru) | Программное задающее устройство | |
US4154096A (en) | Circuit for producing a digital count representing the average value of a variable frequency | |
US4354158A (en) | Circuit arrangement for generating a sampling pulse train for a periodic signal | |
US4001726A (en) | High accuracy sweep oscillator system | |
SU1566335A1 (ru) | Цифровой генератор кусочно-линейных функций | |
US4150436A (en) | First order sample and hold | |
SU1443156A1 (ru) | Частотное пороговое устройство | |
SU1354386A2 (ru) | Цифровой умножитель частоты с переменным коэффициентом умножени | |
SU542173A1 (ru) | Программное задающее устройство | |
RU1827714C (ru) | Формирователь импульсной последовательности | |
SU1238194A1 (ru) | Умножитель частоты | |
SU588649A1 (ru) | Устройство дл перестройки частоты следовани импульсов | |
JPH0430813Y2 (ru) | ||
SU694832A2 (ru) | Устройство дл программного управлени | |
US4517473A (en) | Solid-state automatic injection control device | |
SU611286A1 (ru) | Устройство фазовой автоподстройки частоты | |
SU869000A1 (ru) | Программируемый генератор импульсов | |
SU1084982A1 (ru) | Преобразователь кода в частоту повторени импульсов (его варианты) | |
SU864551A1 (ru) | Цифровой регистратор импульсных процессов | |
SU546854A1 (ru) | Устройство дл программного управлени | |
SU1363425A1 (ru) | Умножитель частоты | |
SU1541635A1 (ru) | Устройство дл определени интегрального значени измен ющегос во времени измерительного сигнала | |
SU1451655A2 (ru) | Устройство дл задани соотношени скоростей | |
SU1322168A1 (ru) | Устройство дл определени числа импульсов между пакетами совпадений двух импульсных последовательностей | |
JP3051937B2 (ja) | 可変計数パルス信号発生装置 |