SU588649A1 - Устройство дл перестройки частоты следовани импульсов - Google Patents
Устройство дл перестройки частоты следовани импульсовInfo
- Publication number
- SU588649A1 SU588649A1 SU762344897A SU2344897A SU588649A1 SU 588649 A1 SU588649 A1 SU 588649A1 SU 762344897 A SU762344897 A SU 762344897A SU 2344897 A SU2344897 A SU 2344897A SU 588649 A1 SU588649 A1 SU 588649A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- divider
- counter
- frequency
- output
- inputs
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Manipulation Of Pulses (AREA)
Description
1
Изобретение относитс к технике св зи и может использоватьс в генераторах импульсов с дискретной перестройкой частоты, в синтезаторах частот и системах умножени частот радиоизмерительных комплексов.
Известно устройство дл перестройки частоты следовани импульсов, содержащее последовательно соединенные reHeipaтор , формирователь сигнала эталонного интервала времепи, последовательно соединенные дискриминатор, управл ющий элемент, управл емый генератор и делитель, на другие входы которого и входы дискриминатора подан управл ющий сигнал 1.
Однако данное устройство имеет .малое быстродействие при переходе с одной частоты на другую, а также большой коэффициент перекрыти управл емого генератора.
Цель изобретени - повышение быстродействи при переходе с одной частоты на другую , а также уменьшение коэффициента перекрыти диапазона управл емого генератора .
Дл этого в предлагаемое устройство дл перестройки частоты следовани импульсов введены блок пам ти, дополнительный делитель , блок задержки и счетчик, при этом выход формировател сигнала эталонного интервала времени подключен к входам дополнительного делител непосредственно и через последовательно соединенные блок задержки и счетчик, а через блок пам ти - к дополнительным входам дискриминатора, причем выход блока задержки через делитель соединен с другими входами блока пам ти и с другим входом счетчика, а выход управл емого генератора соединен с управл емым входом дополнительного делител .
На чертеже изображена структурна электрическа схема предлагаемого устройства. Устройство дл перестройки частоты следовани импульсов содержит последовательно соединенные опорный генератор 1, формирователь 2 сигнала эталонного интервала времени , последовательно соединенные дискриминатор 3, управл ющий элемент 4, управл емый генератор 5 и делитель 6, на другие входы которого и входы дискриминатора 3 подан управл ющий сигнал, кроме того, оно содержит блок 7 пам ти, дополнительный делитель 8, блок 9 задержки и счетчик 10, при этом выход формировател 2 сигнала эталонного интервала времени подключен к входам допо-лнительного делител 8 непосредственно
Claims (1)
- и через последовательно соединенные блок 9 задержки и счетчик 10, а через блок 7 пам ти --к дополнительным входам дискриминатора 3, причем выход блока 9 задержки через делитель б соединен с другими входами блока 7 пам ти и с другим входом счетчика 10, а выход управл емого генератора 5 соединен управл емым входом дополнительного делител 8. Устройство работает следующим образом. Сигнал с опорного генератора оступает в фармирователь 2, который формирует непрерывную последовательность коротких импульсов . Первый импульс через блок 9 задержки поступает на вход счетчика 10, устанавлива его в 1нулевое состо ние. Коэффициент делени делител б устанавливаетс равным двоич:ному числу П. Сигнал с выхода управл емого генератора 5 поступает на вход делител 6, который понил ает эту частоту в п раз. Эти импульсы постунают на другой вход счетчика 10. Количество -нмнульсов в счетчике 10 за врем длительности эталонного интервала времени Тд равно в конце эталонного интервала времени второй короткий импульс с 1выхода формировател 2 поступает в блок 7 пам ти, разреша запись в него остатка с делител 6 в дополнительный делитель 8. Коэффициент делител дополнительного делител 8 равен двоичному числу К. На выход дополнительного делител 8 поступают импульсы с частотой F - п - Дл уменьшени погрешности, вызываемой остатком, служит .кольцо автоподстройки 1частоты , состо ш,ее из управл емого генератора 5, делител 6, блока 7 пам ти, дискриминатора 3 и управл ющего элемента 4. Остаток из делител 6 переписываетс в блок 7 пам ти , а затем в дискриминатор 3. Дискриминатор 3 через управл ющий элемент перестраивает управл емый генератор 5 так, что величина остатка в конце эталонного интервала времени равн етс нулю, при этом управл емый генератор 5 настраиваетс на ближайшую частоту, «ратную числу п. Блок 9 задержки раздел ет во времени процессы перезаписи числа из счетчика 10 и устанавливает его в нуль, а также он перезаписывает остаток из делител 6 и записывает в него коэффициент делени . Уменьшение времени перехода с одной частоты на другую происходит за счет подстройки управл емого генератора 5 а ближайшую частоту, кратную п. Формула изобретени Устройство дл перестройки частоты следовани импульсов, содержащее последовательно соединенные опорный генератор и формирователь сигнала эталонного интервала времети, а также последовательно соединенные дисК|риминатор, управл ющий элем&нт, управл емый генератор и делитель, на другие входы которого и входы дискриминатора подан управл ющий сигнал, отличающеес тем, что, с целью повышени быстродействи при переходе с одной частоты на другую, а также уменьшени коэффициента перекрыти диапазона управл емого генератора, введены блок пам ти, дополнительный делитель, блок задержки и счетчики, при этом выход формировател сигнала эталонного интервала времени подключен ко входам дополнительного делител непосредственно и через последовательно соединенные блок задержки и счетчик, а через блок пам ти-к дополнительным входам дискримин.атора, причем выход блока задержки через делитель соединен с другими входами блока пам ти и с другим входом счетчика, а выход управл емого генератора соединен с управл емым входом дополнительного делител . Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство № 424291, л. Н lOSB 3/04, ,1972.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762344897A SU588649A1 (ru) | 1976-04-06 | 1976-04-06 | Устройство дл перестройки частоты следовани импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762344897A SU588649A1 (ru) | 1976-04-06 | 1976-04-06 | Устройство дл перестройки частоты следовани импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU588649A1 true SU588649A1 (ru) | 1978-01-15 |
Family
ID=20655946
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762344897A SU588649A1 (ru) | 1976-04-06 | 1976-04-06 | Устройство дл перестройки частоты следовани импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU588649A1 (ru) |
-
1976
- 1976-04-06 SU SU762344897A patent/SU588649A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3982199A (en) | Digital frequency synthesizer | |
US4244027A (en) | Digital open loop programmable frequency multiplier | |
US3370252A (en) | Digital automatic frequency control system | |
SU588649A1 (ru) | Устройство дл перестройки частоты следовани импульсов | |
US3237171A (en) | Timing device | |
US4001726A (en) | High accuracy sweep oscillator system | |
SU1354386A2 (ru) | Цифровой умножитель частоты с переменным коэффициентом умножени | |
SU462283A1 (ru) | Многоканальное устройство дл преобразовани частотных сигналов в цифровой код | |
SU1084982A1 (ru) | Преобразователь кода в частоту повторени импульсов (его варианты) | |
SU1029403A1 (ru) | Многоканальный генератор импульсов | |
SU641628A1 (ru) | Генератор с линейной частотной модул цией | |
ES440381A1 (es) | Un circuito para la supervision sin posible fallo de impul- sos periodicos. | |
SU834936A1 (ru) | Делитель частоты следовани иМпульСОВ C пЕРЕМЕННыМ КОэффициЕНТОМдЕлЕНи | |
SU575670A1 (ru) | Устройство дл формировани потоков случайных событий | |
SU789893A1 (ru) | Цифровой фазометр | |
SU1506504A2 (ru) | Умножитель частоты | |
SU1127097A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU571891A1 (ru) | Устройство задержки | |
SU520565A1 (ru) | Программное задающее устройство | |
SU417896A1 (ru) | ||
SU1238194A1 (ru) | Умножитель частоты | |
SU993434A1 (ru) | Устройство дл управлени статическим преобразователем частоты | |
SU866753A1 (ru) | Цифровой управл емый генератор | |
SU437976A1 (ru) | Устройство дл измерени величины относительного превышени средней частоты импульсов | |
SU860296A1 (ru) | Устройство дл формировани импульсных последовательностей |