RU1827714C - Формирователь импульсной последовательности - Google Patents

Формирователь импульсной последовательности

Info

Publication number
RU1827714C
RU1827714C SU904910124A SU4910124A RU1827714C RU 1827714 C RU1827714 C RU 1827714C SU 904910124 A SU904910124 A SU 904910124A SU 4910124 A SU4910124 A SU 4910124A RU 1827714 C RU1827714 C RU 1827714C
Authority
RU
Russia
Prior art keywords
input
pulse
output
trigger
bus
Prior art date
Application number
SU904910124A
Other languages
English (en)
Inventor
Геннадий Григорьевич Живилов
Original Assignee
Всесоюзный научно-исследовательский институт электроизмерительных приборов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный научно-исследовательский институт электроизмерительных приборов filed Critical Всесоюзный научно-исследовательский институт электроизмерительных приборов
Priority to SU904910124A priority Critical patent/RU1827714C/ru
Application granted granted Critical
Publication of RU1827714C publication Critical patent/RU1827714C/ru

Links

Landscapes

  • Pulse Circuits (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

Формирователь импульсной последовательности содержит 3 формировател  импульсов (1, 2, 3), 2 регистра (4, 5) 1 управл емый генератор импульсов (6), 2 счетчика импульсов (7,8), 1 цифровой делитель (9), 2 регистра пам ти (10,11), 1 цифровой компаратор (12), 1 выходную шину 10, 1 шину кода скважности (14), 1 выходную шину 15. 3 ил.

Description

00
ю VJ VJ
Изобретение относитс  к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники .
Цель изобретени  - расширение области применени  за счет возможности обеспечени  подстройки скважности выходных импульсов.
На фиг.1 приведена электрическа  функциональна  схема устройства; на фиг.2 - временные диаграммы, по сн ющие его работу; на фиг.З - пример выполнени  управл емого генератора импульсов.
Формирователь импульсной последовательности содержит три формировател  импульсов 1, 2, 3, два триггера 4, 5 управл емый генератор импульсов 6,два счетчика импульсов 7, 8, цифровой делитель 9, два регистра пам ти 1, 11, цифровой компаратор 12, входную шину 13, шину кода скважности 14 и выходную шину 15. С-вход первого триггера 4 соединен со входной шиной 13 и со входом первого формировател  импульсов 1, выход которого соединен с установочными входами первого и второго счетчиков импульсов 7 и 8, со входом записи первого регистра пам ти 10 и с S-входом второго триггера 5, R-вход которого соединен с выходом второго формировател  импульсов 2, выход - с выходной шиной 15 и с первым управл ющим входом управл емого генератора импульсов 6, второй управл ющий вход которого соединен с выходом первого триггера 4 и через третий формирователь импульсов 3 соединен с управл ющим входом цифрового делител  9, первый выход - со счетным входом первого счетчика импульсов 7, второй вход - со счетным входом второго счетчика импульсов 8, выходы которого соединены с первыми информационными входами цифрового делител  9, вторые информационные входы которого соединены с шиной кода скважности 14, выход соединен со входом записи второго регистра пам ти 11, информационные выходы - с информационными входами второго регистра пам ти 11, выходы которого соединены с первыми информационными входами цифрового компаратора 12, вторые информационные входы которого соединены с выходами первого счетчика импульсов 7, выход - со входом второго формировател  импульсов.
Устройство работает следующим образом .
На шину кода скважности 14 приходит код скважности, который поступает на вторые информационные входы цифрового делител  9. Входной импульсный сигнал,
частота которого измен етс  в заданных пределах, поступает с входа устройства на формирователь 1 (фиг.2) и счетный BXO.D триггера 11. Сигналом с формировател  1 устанавливаетс  триггер 2, осуществл етс  сброс счетчиков 7 и 8, а также осуществл етс  запись кода в регистр пам ти 10 из регистра пам ти 11. Триггер 2 после установки начинает формирование дли
тельности выходного сигнала, а также управл ет по первому входу генератором 6, который с первого выхода посылает счетные импульсы на счетный вход счетчика импульсов 7.
5 Триггер 4 путем делени  частоты входных сигналов на два формирует длительность их периода. На врем  действи  сигнала периода триггером 4 по второму входу управл етс  генератор 6, который по0 дает с второго выхода счетные импульсы на счетный вход счетчика периода 8. Счетчик 8 совместно с генератором 6 и триггером 4 преобразуют длительность периода входного сигнала в код, который поступает на пер5 вые информационные входы цифрового делител  9 в качестве делимого. По окончании каждого сформированного периода одновременное выключением генератора 6 по второму входу управлени  срабатывает
0 формирователь 3, который своим сигналом на управл ющий вход цифрового делител  9 посылает команду начало делени . В блоке 9 осуществл етс  деление кодов, причем в качестве делител  используетс  код
5 скважности, приход щий на его вторые информационные входы. По окончании процесса делени  на информационных выходах блока 9 формируетс  код длительности выходного сигнала, который записываетс  в
0 регистр пам ти 11 по команде Конец делени . Этот сигнал приходит с выхода блока 9 на вход записи блока 11. Код длительности в блоке 11 обновл етс  через один период входного сигнала. Перезапись кода дли5 тельности из регистра пам ти 11 в регистр пам ти 10 осуществл етс  во врем  начала каждого импульса на выходе устройства. Врем  записи этого кода много меньше длительности периода частоты на выходах бло0 ка 6. Код длительности выходного сигнала с регистра пам ти 10 подаетс  на первые информационные входы цифрового компаратора 12. На второй информационный вход цифрового компаратора 12 приходит код от
5 счетчика 7, числовое значение которого растет в процессе формировани  выходного сигнала. Счетные импульсы от генератора 6 приход т на счетный вход счетчика длительности 7. Как только коды на первых и вторых входах цифрового компаратора 12 станов тс  равными, блок 12 срабатывает и через формирователь 2 сбрасывает триггер 5. Таким образом на выходе триггера 5 формируетс  длительность выходного сигнала. Нулевое состо ние триггера 5 сохран етс  до момента прихода следующего импульса на входы формировател  1 и триггера 4. Формирователь 1 вновь устанавливает триггер 5, а триггер 4 запирает второй выход управл емого генератора 6 по второму входу , Следовательно, на следующем периоде не осуществл етс  коррекци  кода длительности выходного сигнала цифровым делителем 9, а выходной сигнал формируетс  триггером 5 с длительностью, соответствующей ранее записанному коду в регистр пам ти 11.
От следующего входного импульса процесс коррекции кода длительности осуществл етс , так как триггер 4 разрешает вновь преобразование длительности периода в код блоками 6 и 8.
При изменении кода скважности, а также при изменении частоты входного сигнала подстройка формы выходного сигнала осуществл етс  на втором периоде входного сигнала и затем происходит автоподстройка длительности выходного сигнала через один его период.

Claims (1)

  1. Формула изобретени 
    Формирователь импульсной последовательности , содержащий первый триггер, С-вход которого соединен с входной шиной, управл емый генератор импульсов, первый счетчик импульсов, выходную шину, отличающийс  тем, что, с целью расширени 
    0
    5
    0
    0
    5
    области применени  путем обеспечени  возможности подстройки скважности выходных импульсов, в него введены три формировател  импульсов, второй счетчик импульсов, цифровой делитель, два регистра пам ти, второй триггер, цифровой компаратор и шина кода скважности, причем входна  шина через первый формирователь импульсов соединена с установочными входами первого и второго счетчиков импульсов , с входом записи первого регистра пам ти и S-входом второго триггера, R-вход которого соединен с выходом второго формировател  импульсов, выход - с выходной шиной и с первым управл ющим входом управл емого генератора импульсов, второй управл ющий вход которого соединен с выходом первого триггера и через третий формирователь импульсов - с управл ющим входом цифрового делител , первый выход- со счетным входом первого счетчика импульсов, второй выход - со счетным входом второго счетчика импульсов, выходы которого соединены с первыми информационными входами цифрового делител , вторые информационные входы которого соединены с шиной кода скважности, выход соединен с входом записи второго регистра пам ти, информационные выходы - с информационными входами второго регистра пам ти, выходы которого соединены с информационными входами первого регистра пам ти, выходы которого соединены с первыми информационными входами цифрового компаратора, вторые информационные входы которого соединены с выходами первого счетчика импульсов, выход - с входом второго формировател  импульсов.
    (pue.Z
SU904910124A 1990-12-26 1990-12-26 Формирователь импульсной последовательности RU1827714C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904910124A RU1827714C (ru) 1990-12-26 1990-12-26 Формирователь импульсной последовательности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904910124A RU1827714C (ru) 1990-12-26 1990-12-26 Формирователь импульсной последовательности

Publications (1)

Publication Number Publication Date
RU1827714C true RU1827714C (ru) 1993-07-15

Family

ID=21559905

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904910124A RU1827714C (ru) 1990-12-26 1990-12-26 Формирователь импульсной последовательности

Country Status (1)

Country Link
RU (1) RU1827714C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Ns 1425843, кл. Н 03 М 5/08, Н 03 К 5/156, 09.02.87. *

Similar Documents

Publication Publication Date Title
RU1827714C (ru) Формирователь импульсной последовательности
SU1497721A1 (ru) Генератор импульсной последовательности
US3237171A (en) Timing device
US4623845A (en) Multi-clock generator
US4203030A (en) Method and structure for detecting recycling of polynomial counters
US4408327A (en) Method and circuit for synchronization
US3125750A (en) Clock pulses
SU1566335A1 (ru) Цифровой генератор кусочно-линейных функций
SU1029403A1 (ru) Многоканальный генератор импульсов
SU982002A1 (ru) Множительно-делительное устройство
SU520565A1 (ru) Программное задающее устройство
SU1238194A1 (ru) Умножитель частоты
SU502493A1 (ru) Формирователь длительности импульсов
SU1195430A2 (ru) Устройство дл формировани временных интервалов
SU472335A1 (ru) Программное временное устройство
SU860296A1 (ru) Устройство дл формировани импульсных последовательностей
SU697992A2 (ru) Устройство дл регистрации информации
SU439799A1 (ru) Устройство дл ввода информации
SU1737714A1 (ru) Управл емый делитель частоты
SU497580A1 (ru) Устройство дл регистрации информации
SU439909A1 (ru) Устройство дл формировани импульсных последовательностей
SU463117A1 (ru) Устройство дл усреднени числоимпульсных кодов
SU1746535A1 (ru) Формирователь импульсной последовательности с кодоуправл емой скважностью
SU1499439A1 (ru) Программируемый формирователь временных интервалов
SU1112543A1 (ru) Устройство задержки импульсов