SU517164A1 - Pulse counter with controllable conversion factor - Google Patents

Pulse counter with controllable conversion factor

Info

Publication number
SU517164A1
SU517164A1 SU2094009A SU2094009A SU517164A1 SU 517164 A1 SU517164 A1 SU 517164A1 SU 2094009 A SU2094009 A SU 2094009A SU 2094009 A SU2094009 A SU 2094009A SU 517164 A1 SU517164 A1 SU 517164A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
conversion factor
pulse counter
Prior art date
Application number
SU2094009A
Other languages
Russian (ru)
Inventor
Альберт Никитович Фойда
Николай Семенович Васильченко
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU2094009A priority Critical patent/SU517164A1/en
Application granted granted Critical
Publication of SU517164A1 publication Critical patent/SU517164A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) СЧЕТЧИК ИМПУЛЬСОВ С УПРАВЛЯЕМЫМ ПЕРЕСЧЕТА КОЭФФИЦИЕНТОМ(54) PULSE COUNTER WITH CONTROLLED RESET COEFFICIENT

мента 4 будет вые окийпотендиал, на выходе элемента 1- низкий потенциал, на выходах элементов 2, 3 - высокий потенциал и на выходе элемента 5- низкий потенциал.Ment 4 will have an optic coolant, the output of element 1 is low potential, the outputs of elements 2, 3 will have high potential and the output of element 5 will be low potential.

При поступлении на вход 16 счетчика первого импульса на выходе элемента 3 по витс  отрицательный импульс, который поступает на вход элементов 4 и 5. С выхода элемента 5 счетный импульс положительной пол рности поступает на счетный вход 10 триггера 6 первого разр да и измен ет его состо ние с нулевого на единичное . Второй импульс на входе устанавливает триггер первого разр да в ноль, а триггер второго разр да - в единицу и т.дWhen the first pulse at the output 16 of the element 3 arrives at the input 16, a negative pulse arrives at the input of elements 4 and 5. From the output of element 5, the counting pulse of positive polarity arrives at the counting input 10 of the first discharge trigger 6 and changes its state from zero to one. The second pulse at the input sets the trigger of the first bit to zero, and the trigger of the second bit to one, and so on.

При поступлении на вход счетчика дев того импульса счетчик работает аналогичным образом с одним отличием;после прекращени  счетного импульса срабатывает элемент 4, на выходе которого по вл етс  низкий потенциал. Этот низкий потенциал блокирует прохождение очередного импульса счета через элемент 3, а также измен ет состо ние элемента 1, на выходе которого по вл етс  высокий потенциал.When the ninth pulse arrives at the input of the counter, the counter operates in a similar way with one difference, after the termination of the counting pulse, element 4 is triggered, at the output of which a low potential appears. This low potential blocks the passage of the next counting pulse through element 3, and also changes the state of element 1, at the output of which a high potential appears.

В результате изменени  состо ни  элементов 1 и 3 дес тый счетный импульс вызывает срабатывание элемента 2, на выходе которого по вл етс  импульс отрицательной пол рности, который устанавливает счетчик в нулевое состо ние.As a result of a change in the state of elements 1 and 3, the tenth counting pulse triggers element 2, at the output of which a negative polarity pulse appears, which sets the counter to the zero state.

С прихоаом очередного, одиннадцатого.With the arrival of the next, the eleventh.

импульса работа схемы повтор етс  сначала .pulse operation of the circuit is repeated first.

Claims (1)

Формула изобретени Invention Formula Счетчик импульсов с управл емым коэффициентом пересчета, содержащий N триггеров , нулевые входы каждого из предыдущих соединены со счетными входами последующих , блок управлени  коэффициентом пересчета, состо щий из двух двухвходовых логических элементов И-НЕ, соответ ственно соединенных между собой, причем на один из входов одного из них подан входной сигнал, а его выход подключен ко входам сброса триггеров, и трехвходовый логический эпемент И-НЕ, два входа которого соединены с входом и выходом первого двухвходового логического элемента И-НЕ, а выход через логический элемент НЕ подключен к счетному входу первого триггера, отличающийс  тем, что, с целью упрощени  и повыщени  надежности , в него введен дополнительный трехвходовой элемент И-НЕ, входы которого соединены с единичными выходами первого и последнего триггеров счетчика, и выходом основного трехвходового логического элемента И-НЕ, третий вход которого и вход одного из двухвходовых элементов И-НЕ соединены с выходом дополнительного трехвходового логического элемента И-НЕ.A pulse counter with a controlled conversion factor, containing N triggers, the zero inputs of each of the previous ones are connected to the counting inputs of the subsequent ones, the control unit of the conversion factor, consisting of two two-input logic elements AND-NOT, respectively, interconnected, and one of the inputs one of them is fed with an input signal, and its output is connected to the flush trigger reset inputs, and a three-input logical epement of AND-NOT, whose two inputs are connected to the input and output of the first two-input logical element This is NOT-AND, and the output through the logic element is NOT connected to the counting input of the first trigger, characterized in that, in order to simplify and increase reliability, an additional three-input AND-NOT element is introduced into it, whose inputs are connected to the single outputs of the first and last triggers. counter, and the output of the main three-input logic element AND-NOT, the third input of which and the input of one of the two-input elements AND-NOT connected to the output of the additional three-input logic element AND-NOT.
SU2094009A 1975-01-03 1975-01-03 Pulse counter with controllable conversion factor SU517164A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2094009A SU517164A1 (en) 1975-01-03 1975-01-03 Pulse counter with controllable conversion factor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2094009A SU517164A1 (en) 1975-01-03 1975-01-03 Pulse counter with controllable conversion factor

Publications (1)

Publication Number Publication Date
SU517164A1 true SU517164A1 (en) 1976-06-05

Family

ID=20606650

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2094009A SU517164A1 (en) 1975-01-03 1975-01-03 Pulse counter with controllable conversion factor

Country Status (1)

Country Link
SU (1) SU517164A1 (en)

Similar Documents

Publication Publication Date Title
SU517164A1 (en) Pulse counter with controllable conversion factor
US3555295A (en) Parallel counter
SU1257839A1 (en) Forward-backward counter
SU1081803A1 (en) Counter
SU641658A1 (en) Multiprogramme frequency divider
SU612414A1 (en) Frequency divider
SU1170608A1 (en) Pulse repetition frequency divider with variable countdown
JPS5674746A (en) Data processing unit
US4164712A (en) Continuous counting system
SU482902A1 (en) Counter Counter Modulo Three
SU425337A1 (en) DEVICE FOR ALLOCATION OF A SINGLE PULSE \
SU860317A1 (en) Reserved pulse counter
SU507944A1 (en) Pulse counting counter
SU447850A1 (en) Pulse counter
SU866751A1 (en) Pulse rate scaler with countdown of 2,5:1
SU488344A1 (en) Reversible distributor
SU766020A1 (en) Binary counter
SU418968A1 (en) PULSE DEVICE
SU497733A1 (en) Pulse counter in telegraph code
SU453791A1 (en) DEVICE OF TACT SYNCHRONIZATION
SU1078625A1 (en) Synchronous frequency divider
SU458101A1 (en) Decimal counter
SU437128A1 (en) Shift register
SU478429A1 (en) Sync device
SU1170609A1 (en) Syncronous counter