SU517155A1 - Трехвходовой дешифратор - Google Patents
Трехвходовой дешифраторInfo
- Publication number
- SU517155A1 SU517155A1 SU2095129A SU2095129A SU517155A1 SU 517155 A1 SU517155 A1 SU 517155A1 SU 2095129 A SU2095129 A SU 2095129A SU 2095129 A SU2095129 A SU 2095129A SU 517155 A1 SU517155 A1 SU 517155A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- emitter
- transistors
- transistor
- emitters
- bus
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Description
(54) ТРЕХВХОДОВОЙ ДЕШИФРАТОР
1
Изобретение.относитс к вычислительной :технике, может использоватьс в универсальных и специализированных вычислительных машинах и цифровой аппаратуре.
Известен грехвхсдовой дешифратор, содер
жаший двухэмиттерные транзистор Bisie пов- торители и переключатели тока, состо щие из информационного и опорного транзисторов с резисторами в эмиттерной цепи.
Цель изобретени - повышение быстро- действи и надежности схемы.
Claims (1)
- Предлагаемый дешифратор выполнен из четырех групп элементов, кажда из которых содержит два двухэмиггерных транзисторных повторител и три информационных транзисаора. Перва группа элементов содержит трехэмиттерный, а кажда из остальных - двухэмигтерный и одноэмиттерный отрные транзисторы, причем база каждого двухэмиттерного транзисторного повтори- тел через резистор, зашунтированный диодом в пр мом направлении, соединена с шиной , один эмиттер соединен с вы ходной 1ЧИИОН I через резистор - с шиной питаа, л а коп ектор соединен с шиной зе-мпп, 6asf.i ..:/;-- :-iu;pKuro тран зистора подключена г. i:.-ii:.4- опорного напр жени , а ка/вдый эм;-. резнсторк шине питани ; коллектор опорного транзистора первой группы соед.име с базой второго двухэм ттерtio.ro трг iiзкоторного повторител той же гругидь.:. коллакторыдвухэми1терных опорных TjiaHaKCTOpoB второй , третьей и четвертой групп соединены с базами вторых двухэмиттерных транзисторных повторителей тех же групп соответственно , а коллекторы одноэмиттерных опорных транзисторов второй, третьей и четвертой групп - с базами первых двухэмиттерны транзисторных повторителей тех же групп; базы первого, второго и третьего информационных транзисторов каждой группы под1слюче- ны ко входным шинам; в первой группе коллекторы всех информационных транзисторов соединены с базой первого двухэмиттерного .TpaHanr.TopHoro повторител той же группы, а эмиттеры - с эмнттера1 1и опорного транзистора; во второй, третьей н четвертой группах к эмиттерам двухэмнттериых опор- Hbix транзисторов подключены эмиттеры первого и второго, второго и третьего, третьего и первого информационных транзисторов соответственно; коллекторы этих пар транзисторов подключены к базам первых двухэмиттерных транзисторных повторителей тех же групп, коллекторы остальных информациог чых транзисторов этих групп к базам вторых двухэмиттерных транзисторны повторителей тех же групп, а эмиттеры - к эмиттерам одноэмиттерных опорных транзис торов, причем вторые эмиттеры первых двух эмиттерных транзисторных повторителей подключены к соответствующим управл ющим шина На чертеже приведена принципиальна электрическа схема дешифратора. Трехвходовый дешифратор содержит входные шины 1-3, управл ющие шины 4 и 5,шину земл 6,шину питани 7,реаисторы 8-15,диоды 16-23,транзисторы 24-31 двухэмиттерных повторителей,информационные транзистор 32-43, опорные транзисторы 44-50, резисторы 51-70, входные шины 71-78 и шину опорного напр жени 79, причем шина 6 подключена к коллекторам транзисторов 24-31 непосредственно, а к базам - через резисторы 8-15 и диоды 16-23 соотвётственно . Шина 4 подсоединена к первым эми-с терам транзистора 25, 26, 28 и ЗО, шина 5 подключена к первым эмиттерам траноистороБ24 ,27,29и31,шина 7подсоединена через резисторы51 - 58 соответственно кшинам 71 - 78, соединенным со вторыми эмиттерами соответственно транзисторов 24 - 31, а через резисторы 59- 7О - к эмиттерам соответственно гоанзисторов 32 - 43, соединенньп соответственно с первым, вторым и третьим эмиттерами транзистора 44, первым и втсрым эмиттерами транзистора 45, эмиттером транзистора 46,первым и вторым эмиттерами транзистора 47, эмиттером транзистора 48, первым и вторым эмиттерами транзистора 4 9 и эмиттером транзистора 50, Шина 1 подключена к базам транзисторов 32,35, 4О и 42, шина 2-базам транзисторов 33, 6,38 и 43, а шина 79- к базам транзисторов 44 - 50. Базы транзисторов 24-31 соединены соответственно с коллекторами транзисторов 32, 44, 35, 45,47,41 и49, коллекторы транзисторов 32, 35,45,38,47,41 и 49-соответственно с кол лекторами транзисторов 33,36,37,39,40, 42 и 43, а коллекторы транзисторов 33,36, 39 и 42 - COOTS тственно с коллекторами транзисторов 34, 46, 48 и 50. Работает дешифратор следующим образом. Входной потенциал, превышающий потен;циал шины 79, соответствует логической ; , если же он ниже потенциала шины 79- логическому О. При потенциале , ва базу одного из информационных транзистсфов он отпираетс , и на его коллекторе устанавливаетс низкий уровень напр жени , который через соответствующий транзистор двухэмиттерного повторител преобразуетс в потенциал О на подсоединенной к его эмиттеру выходной шине. С другой стороны на резисторе, подключенном к эмиттеру упом нутого информационного транзистора, эмиттерный ток создает падение напр жени , достаточное дл запирани св занного с этим резистором опорного транзистора по соответствующему эмиттеру. Если по остальным эмиттерам опорный транзистор также заперт, и на базах информационных транзисторов, коллекторы которых соединены с коллектором упом нутого опорного транзистора, действуют потенциалы О , то на этих коллекторах устанавливаетс высокий уровень напр жени , преобразуемый соответствующим эмиттерным повторителем в потенциал I. Опорные транзисторы, св занные с информационными транзисторами, на базах которых действует потенциал О, отпираютс по соответствующим эмиттерам. При этом коллекторный ток отпертого опорного транзистора примерно равен сумме эмиттерных токов через открытые эмиттерные переходы , а падение напр жени на его коллекторном резисторе мало зависит от суммарного тока, так как этЙг нагрузочный резистор зашунтирован диодом, стабилизирующим нижний уровень падени напр жени на резис-. торе. Шины 4 и 5 служат дл контрол исправности дешифратора, причем на шине 5 через элемент ИЛИ, образованный вторыми эмиттерами двухэмиттерных повторителей , собираютс сигналы с выходов дешифратора , соответствующих входньпи кодам, содержащим четное число логических 1. На шине 4 аналогичным образом вырабатьюаетс сигнал нечетности. Однокаскадное построение схемы дешифратора позвол ет повысить его быстродействие , а упрощение св зей между элементами - надежность. Формула изобретени Трехвходовой: дещифратор, содержащий двухэмиттерные транзисторные повторители и переключатели тока, состо щие из информационного и опорного транзисторов с резисторами в эмиттерной цепи, отличающийс тем, что, с целью повышени быстродействи и надежности, он выполнен из четырех групп элементов, кажда из которьи содержит два двухэмиттерных транзисторных повторител и три информаиионных траЕ13 стора| первач группа элементов содержит трехэмиттерный, а кажда из остальных - двухэмиттерный и одноэмиттерный опорные транзисторы, причем база каждого двухэмиттерного транзнсторного повторител , через резистор, зашунтированный диодом в пр мом направлении , соединена с шиной земл , один эмиттер соединен с выходной шиной и через резистор - с шиной питани , а коллектор соединен с шиной земл ; база каждого опорного транзистора подключена к шине опорного напр жени , а каждый эмиттер через резистор - к шине питани ; коллектор опорного транзистора первой группы соединен с базой второго двухэмиттерного транзисторного повторител той же группы, коллекторы двухэмиттерных опорных транзисторов второй, третьей и четвертой групп соедине- ны с базами вторых двухэмиттерных транзисторных повторителей тех же групп соответственно , а коллекторы одноэмиттерных опорных транзисторов второй, третьей и четвертой групп соединены с базами первых двухэмиттерных транзисторных повторителей тех же групп; базы первого, Ьторого и третьего информационных транзисторов каждой группы подключены ко входным шинам; в первой группе коллекторы всех информационных транзисторов соединены с базой первого двухэмиттерного транзисторного повторител той же группы, а эмиттеры - с эмиттерами опорного транзистора; во второй, третьей и четвертой группах к эмиттерам двухэмиттерных опорных транзисторов подключены эмиттеры первого и второго, второго и третьего, третьего и первого информационных транзисторов соответстрзнно; коллекторы этих пар транзисторов подключены к базам первых двухэмнттерных транзисторных повторителей тех. ..же групп, коллекторы остальных информационых транзисторов этих групп - к базам вторых двухэмиттерных транзисторных повторителей тех же групп, а эмиттеры - к эмиттерам одноэмиттерных опорных транзисторов , причем вторые эмиттеры первых двухэмиттерных транзисторных повторителей подключены к соответствующим управл ющим шинам.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2095129A SU517155A1 (ru) | 1974-12-30 | 1974-12-30 | Трехвходовой дешифратор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2095129A SU517155A1 (ru) | 1974-12-30 | 1974-12-30 | Трехвходовой дешифратор |
Publications (1)
Publication Number | Publication Date |
---|---|
SU517155A1 true SU517155A1 (ru) | 1976-06-05 |
Family
ID=20606989
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2095129A SU517155A1 (ru) | 1974-12-30 | 1974-12-30 | Трехвходовой дешифратор |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU517155A1 (ru) |
-
1974
- 1974-12-30 SU SU2095129A patent/SU517155A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3508076A (en) | Logic circuitry | |
US4349895A (en) | Decoder circuit of a semiconductor memory device | |
SU517155A1 (ru) | Трехвходовой дешифратор | |
US3717777A (en) | Digital to analog converter including improved reference current source | |
US4446385A (en) | Voltage comparator with a wide common mode input voltage range | |
US3348199A (en) | Electrical comparator circuitry | |
US4225854A (en) | High density analog-to-binary coded decimal converter | |
SU453688A1 (ru) | Схема для сравнения двоичных чисел | |
SU1129738A1 (ru) | Логический элемент | |
SU416912A1 (ru) | ||
KR880000970A (ko) | 개선된 메모리셀 회로 | |
SU736376A1 (ru) | Согласующее устройство | |
SU1152086A1 (ru) | Логическа схема ЭСЛ типа | |
SU1695293A1 (ru) | Блок переноса сумматора | |
SU408462A1 (ru) | Мажоритарный элемент | |
SU1034192A1 (ru) | Мажоритарный элемент | |
US3660677A (en) | Interchanger 1 circuits | |
SU907804A1 (ru) | Логический элемент матричной бис | |
SU750726A1 (ru) | Аналого-цифровой преобразователь | |
SU443485A1 (ru) | Логический элемент "исключенное или" | |
SU834838A1 (ru) | Токовый элемент | |
SU540376A1 (ru) | Электронный ключ с запоминанием сигнала управлени | |
SU1658209A1 (ru) | Усилитель считывани | |
JP2641215B2 (ja) | 相補信号をキャリーするデータラインを有する電子回路 | |
SU374664A1 (ru) | Библиотека |