SU1531208A1 - Преобразователь уровн - Google Patents
Преобразователь уровн Download PDFInfo
- Publication number
- SU1531208A1 SU1531208A1 SU884396126A SU4396126A SU1531208A1 SU 1531208 A1 SU1531208 A1 SU 1531208A1 SU 884396126 A SU884396126 A SU 884396126A SU 4396126 A SU4396126 A SU 4396126A SU 1531208 A1 SU1531208 A1 SU 1531208A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- collector
- elements
- base
- ttl
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Abstract
Изобретение относитс к цифровой технике и предназначено дл преобразовани уровней КМОП, ТТЛ, И2Л, ЭСЛ элементов в уровни ТТЛ элементов БИС. Преобразователь уровн содержит сложный инвертор, два транзистора N-P-N-типа, два транзистора P-N-P-типа и три резистора. Введение второго транзистора N-P-N-типа и двух транзисторов P-N-P-типа позвол ет расширить динамический диапазон допустимых входных напр жений и управл ть порогом срабатывани за счет преобразовани напр жени на информационном и управл ющем входах в токи и сравнени этих токов. 1 ил.
Description
3
Изобретение относитс к цифровой технике и предназначено дл преобразовани уровней КМОП, ТТЛ, И Л, ЭСЛ элементов В уровни ТТЛ элементов.
Целью изобретени вл етс расширение области применени за счет преобразовани в уровни ТТЛ элементов БИС уровней ЮЮП, , ЭСЛ и других элементов.
На чертеже приведена принципиальна схема преобразовател уровн .
Преобразователь уровн содержит источник 1 тока, первый транзистор 2 п-р-п-типа, коллектор которого соединен со входом сложного инвертора 3, выход которого вл етс выходом устройства 4, эмиттер транзистора 2 соединен с общей шиной, а база подключена к базе и коллектору второ- ,го транзистора 5 и через первый резистор 6 соединена с управл ющим входом 7, источник 1 тока выполнен на
третьем 8 и четвертом 9 транзисторах р-п-р-типа, эмиттеры которых соединены с шиной 10 питани , коллектор транзистора 9 соединен с коллектором транзистора 2, база - с базой и коллектором транзистора 9 и соответственно через второй 11 и третий 12 резисторы - с общей шиной и информационным входом.
Преобразователь уровн работает следующим образом.
На управл ющий вход 7 подаетс опорное напр жение, задающее коллекторный ток транзистора 2. Величина напр жени на управл ющем входе 7 выбираетс таким образом, чтобы при наличии на информационном входе 13 напр жени порога, например КМОП элемента, токи коллекторов транзисторов 8 и 2 бьши равны (дл элементов ТТЛ, , ЭСЛ и другого типа выби- .раетс иное соответствующее напр жение на управл ющем входе 7). При наличии на информационном входе 13 напр жени высокого уровн уменьшаетс ток через переходы база - эмиттер транзисторов 9 и 8, Ток коллектора транзистора 8 становитс меньше тока коллектора транзистора 2. Уменьшаетс напр жение на входе сложного инвертора 3, от запираетс и на выходе устройства 4 формируетс высокий уровень ТТЛ элементов БИС.
При напр жении низкого уровн на информационном входе 13 возрастает ток через переходы база - эмиттер транзисторов 9 и 8. Коллекторный ток транзистора 8 превышает коллекторный ток транзистора 2. Возрастает напр жение на входе сложного инвертора 3, он открьшаетс , на выходе устройства 4 формируетс низкий уровень ТТЛ элементов БИС.
Широкий диапазон преобразуемых входных уровней обеспечиваетс соотношением номиналов резисторов 12 и 11. Сопротивление резистора 12 превьгаает сопротивление резистора 11 во столько раз, во сколько максимальное напр жение высокого уровн входного синала больше напр жени питани (и„) предлагаемого устройства. При напр жении питани +5 В t 10Z достаточно соотношение R «3R , таХ как уровни более 15 В в современных системах логических элементов не примен ютс . Транзисторы 2 и 5, 8 и 9 включены по схеме токового зеркала.
Предложенный преобразователь уровн Способен преобразовывать в уровни ТТЛ элементов БИС уровни ТТЛ, КМОП, ДТЛ, , ЭСЛ и других элемен
5
0
5
0
5
0
тов.Устройство работает от одного источника питани . Применение преобразовател уровн в БИС позвол ет сократить объем оборудовани , уменьшить массу и габариты систем в целом, так как отпадает необходимость во внешних к БИС преобразовател х уровней, различных дл систем на основе логических элементов. Управл ющий вход 7 опорного напр жени может быть один дл всех входных преобразователей уровн в БИС.
Claims (1)
- Формула изобретениПреобразователь уровн , содержащий источник тока, первый транзистор п-р-п-типа, эмиттер которого соединен с общей шиной, а коллектор подключен к входу сложного инвертора, выход которого соединен с выходом устройства, отличающий- с тем, что, с целью расширени области применени , в него введен второй транзистор п-р-р-типа, эмиттер которого соединен с общей шиной, база и коллектор - с базой первого транзистора и через первый резистор подключены к управл ющему входу, а источник тока вьшолнен на третьем и четвертом транзисторах р-п-р-типа и втором и третьем резисторах, при этом коллектор третьего транзистора соединен с коллектором первого транзистора , эмиттер -с шиной питани и эмиттером четвертого транзистора, база и коллектор которого соединены с базой третьего транзистора и соответственно через второй и третий резисторы подкючены к общей шине и информационному входу.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884396126A SU1531208A1 (ru) | 1988-03-22 | 1988-03-22 | Преобразователь уровн |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884396126A SU1531208A1 (ru) | 1988-03-22 | 1988-03-22 | Преобразователь уровн |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1531208A1 true SU1531208A1 (ru) | 1989-12-23 |
Family
ID=21362837
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884396126A SU1531208A1 (ru) | 1988-03-22 | 1988-03-22 | Преобразователь уровн |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1531208A1 (ru) |
-
1988
- 1988-03-22 SU SU884396126A patent/SU1531208A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР 1173551, кл. Н 03 К 19/091, 1984. Авторское свидетельство СССР 902262, кл. Н 03 К 19/088, 1980. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4629913A (en) | Circuit arrangement for converting ECL-logic signals to TTL-logic signals | |
US4112314A (en) | Logical current switch | |
US4607177A (en) | Circuit arrangement for conversion TTL logic signals to ECL logic signals | |
US4864166A (en) | Tri-state logic level converter circuit | |
EP0117180B1 (en) | Differential switching circuit | |
US5053643A (en) | Integrated circuit including output circuit having input logic controlled by output logic | |
SU1531208A1 (ru) | Преобразователь уровн | |
JPH0633715Y2 (ja) | トランジスタ−トランジスタ論理回路 | |
US4835455A (en) | Reference voltage generator | |
US4446385A (en) | Voltage comparator with a wide common mode input voltage range | |
JPH0573292B2 (ru) | ||
EP0096349B1 (en) | Comparator circuit | |
US4749885A (en) | Nonsaturating bipolar logic gate having a low number of components and low power dissipation | |
US4871929A (en) | ECL logic gate | |
US3504192A (en) | Emitter-coupled logic circuit | |
US5434517A (en) | ECL output buffer with a MOS transistor used for tristate enable | |
JP2995898B2 (ja) | Ecl出力回路 | |
US4749883A (en) | Circuit having an output referenced to a specific voltage in response to either an ECL or TTL input | |
US4682056A (en) | Switching circuit having low speed/power product | |
SU1480094A1 (ru) | Выходной каскад операционного усилител | |
SU1628056A1 (ru) | Стабилизатор посто нного тока | |
SU907804A1 (ru) | Логический элемент матричной бис | |
SU1290512A1 (ru) | Преобразователь уровн | |
JP2570480B2 (ja) | レベル変換回路 | |
JPH0410767B2 (ru) |