SU516102A1 - Устройство дл контрол блока посто нной пам ти - Google Patents

Устройство дл контрол блока посто нной пам ти

Info

Publication number
SU516102A1
SU516102A1 SU2097152A SU2097152A SU516102A1 SU 516102 A1 SU516102 A1 SU 516102A1 SU 2097152 A SU2097152 A SU 2097152A SU 2097152 A SU2097152 A SU 2097152A SU 516102 A1 SU516102 A1 SU 516102A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
memory unit
monitoring
fixed memory
block
Prior art date
Application number
SU2097152A
Other languages
English (en)
Inventor
Александр Васильевич Тимашов
Алексей Алексеевич Борискин
Александр Николаевич Пресняков
Анатолий Владимирович Иванов
Original Assignee
Особое Конструкторское Бюро Вычисл Тельной Техники Рязанского Радиотехнического Института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Особое Конструкторское Бюро Вычисл Тельной Техники Рязанского Радиотехнического Института filed Critical Особое Конструкторское Бюро Вычисл Тельной Техники Рязанского Радиотехнического Института
Priority to SU2097152A priority Critical patent/SU516102A1/ru
Application granted granted Critical
Publication of SU516102A1 publication Critical patent/SU516102A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

1
Изобретение относитс  JK запоминающим устройствам.
Известно устройство дл  контрол  блока посто нной пам ти, юодержащее регистр, счет«ые входы которого подключены к входным шинам устройства, а выходы - к входам элемента «ИЛИ.
Однако с помощью такого устройства можно проводить только ,сте)Ндовые испытани  блока посто нной пазд ти и невозможно осуЩвствить контроль блока посто нной пам ти дл  микропрограммного устройства управлени  при работе последнего в составе вычислительной машины.
Цель изобретени  - повыщение надежности работы устройства и точности контрол .
Это достигаетс  тем, что в устройство введен элемент «Равнозначность, входы (которого подключены соответст)венио к выходу элемента «ИЛИ и 01а1ной из входных щин, а выход - к выходной ш.ине устройства.
На чертеже представлена блок-схема устройства .
Устройство содержит регистр 1, счеттные входы -которого подключены IK входным шинам 2 устройства, соединенным с блоком 3 посто нной пам ти, а выходы - ж входам элемента «ИЛИ 4, элемент «Равноэначность 5, состо щий, например, из элементов «И 6, «НЕ 7 и 8, «И 9 и «ИЛИ 10.
Входы элемента «Равнозначность св заны с выходом элемента «ИЛИ 4 и входной шиной 11, соединенной с блоком 3, а выход-с выходной шиной 12 устройства.
Количест во разр дов блока 3 на единицу больше Количества разр дов регистра 1.
Иредложенное устройство работает следующим образом.
При составлении микропрограмм, xpaHiiiMbix в блоке 3 посто нной пам ти, в дополнительный разр д блока 1 заноситс  единица вс кий раз, когда все управл ющие 1сигиалы (Микропрограммного устройства управлени  должны быть равны нулю. Обычно это бывает в «Ойце каждой из микропрограмм, «о встречаютс  случаи, когда така  ситуаци  наблюдаетс  и в середине микропрограммы. Поскольку все выходы регистра 1 подключены к элементу «ИЛИ 4, то на его выходе оказываетс  единичный потенциал вс кий -раз, когда один лз трИПгеров регистра находитс  например, 1з единичном состо нии. Если обозначить единичное состо ние выхода элемента «ИЛИ 4 через А, а единичное состо ние дополнительного разр да блока 3 через В, то при возникновении ошибки в блоке посто нной нам тп выполн етс  условие А-В / А-8 1. Указанное условие реализуетс  с помощью элемента «Равнозначность 5. Таким образом, ошибка фиксируетс  вс кий раз (на выходе
12 устройства наблюдаетс  единичный потенциал ), когда на шине 11, св занной с дополнительным разр дом блока 3, по вл етс  единичный сигнал, а на выходе элемента «ИЛИ 4 - единичный потенциал (така  ситуаци  неверна, так как но условию нрограммировани  донолнительный разр д должен быть в единичном состо нии лишь тогда, когда все триггеры регистра 1 наход тс  в нулевом состо нии ) или же Когда на шине 11 оказываетс  нулевой 1сигнал, а на выходе элемента «ИЛИ 4 также «улевой нотенциал. Указанный сигнал ошибки может иснользоватьс  в вычислительной машине в .качестве сигнала нрерывани . Например, но этому сигналу микропрограм:ма , при выполнении которой обнзружепа ошиб11а, может быть повторена и.чи
процесс вычислени  вообще прерван. Во вс ком случае следующа  микропрограмма выполн тьс  не :будет.
Формула Изобретени 
Устройство дл  контрол  блока посто нной пам ти, содержащее регистр, счетные входы которого подключены к входным щинЯМ устройства , а выходы - к входам элемента «ИЛИ, отличающеес  тем, что, с целью повышени  надежности работы устройства и точности контрол , оно содержит элемент «Равнозначность, входы которого подключены соответственно к выходу элеменгч «ИЛИ и одной из входных шин, а выход - к выходной шине устройства.
SU2097152A 1975-01-16 1975-01-16 Устройство дл контрол блока посто нной пам ти SU516102A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2097152A SU516102A1 (ru) 1975-01-16 1975-01-16 Устройство дл контрол блока посто нной пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2097152A SU516102A1 (ru) 1975-01-16 1975-01-16 Устройство дл контрол блока посто нной пам ти

Publications (1)

Publication Number Publication Date
SU516102A1 true SU516102A1 (ru) 1976-05-30

Family

ID=20607588

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2097152A SU516102A1 (ru) 1975-01-16 1975-01-16 Устройство дл контрол блока посто нной пам ти

Country Status (1)

Country Link
SU (1) SU516102A1 (ru)

Similar Documents

Publication Publication Date Title
US3192362A (en) Instruction counter with sequential address checking means
GB936695A (en) Stored programme digital computer
SU516102A1 (ru) Устройство дл контрол блока посто нной пам ти
GB1014825A (en) Computer with error recovery
SU1160280A1 (ru) Устройство для сравнения числа с допусками
SU401998A1 (ru) УСТРОЙСТВО дл КОНТРОЛЯ ЦЕПЕЙ УПРАВЛЕНИЯ
SU1711209A1 (ru) Устройство дл определени параметров технического обслуживани издели
SU375795A1 (ru) Самокорректирующийся триггер со счетным входом на потенциальных элементах «и—не»
SU415660A1 (ru)
SU964639A1 (ru) Микропрограммное устройство управлени
SU490122A1 (ru) Микропрограммный процессор
GB1315673A (en) Digital computer installations
SU533927A2 (ru) Устройство управлени
SU705452A1 (ru) Микропрограммный процессор
SU598080A1 (ru) Устройство дл контрол выполнени последовательности микрокоманд
SU379051A1 (ru) Преобразователь напряжения в код с сал1оконтролем
SU798853A1 (ru) Процессор с реконфигурацией
SU363201A1 (ru) Библиотека
SU473180A1 (ru) Устройство дл проверки схем сравнени
SU813434A1 (ru) Устройство дл контрол регистраСдВигА
SU441532A1 (ru) Устройство дл обнаружени неисправностей в логических схемах
SU400977A1 (ru) Самокорректирующийся триггер со счетным входом на потенциальных элементах «и—не»
SU622173A1 (ru) Оперативное запоминающее устройство с блокировкой неисправных элементов пам ти
SU807289A1 (ru) Микропрограммное устройство управ-лЕНи C КОНТРОлЕМ пЕРЕХОдОВ
SU741267A1 (ru) Микропрограммное устройство управлени с исправлением ошибок