SU509998A1 - Устройство дл формировани импульс-ных последовательностей - Google Patents
Устройство дл формировани импульс-ных последовательностейInfo
- Publication number
- SU509998A1 SU509998A1 SU2046611A SU2046611A SU509998A1 SU 509998 A1 SU509998 A1 SU 509998A1 SU 2046611 A SU2046611 A SU 2046611A SU 2046611 A SU2046611 A SU 2046611A SU 509998 A1 SU509998 A1 SU 509998A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- divider
- pulse sequences
- dividers
- pulse
- decoders
- Prior art date
Links
Landscapes
- Radar Systems Or Details Thereof (AREA)
Description
i Изобретение относитс к радиотехнике, может быть использовано в устройствах автоматики и вычислительной техники.
Известно устройство дл формировани импульсных последовательностей по авт.
св. № 34562О.
Цель изобретени - устранение вли ни переходных процессов на точность формировани сигналов.
В предлагаемое устройство введены дополнительные дешифраторы и устройство задержки, причем входы дополнительных дешифраторов подключены к разр дам делителей частоты, выходы объединены и подключены через устройство задержки к управл юшему входу основного дешифратора, а второй вход устройства задержки подключен ко входам делителейчастоты.
На чертеже приведена структурна схема устройства, Устройство дл формирований нмпупьс I ных последовательностей содержит задаю; щий генератор 1, делители частоты 2 и 3
основной дешифратор 4, устройство«инди; кации 5, устройство управлени 6, дополнительные дешифраторы 7 и- 8, устройств задержки 9.
Входы дешифраторов 7 и 8 подключены к разр дам делителей частоты 2 и 3 соответственно, а выходыобъединены i подключены через устройство задержки 9 к управл ющему входу дешифратора 4, Второй вход устройства -задержки 9 подключен ко входам делителей частоты 2 и 3.
Работает устройство следующим обра- зом,
Сигнал задаюшего генератора 1 поступает на делители частоты 2 и 3, форм11 рующие импульсные сигналы с одинаковыми заданными периодами повторени . Временное положение импульсных сигналов , формируемых делителем 3, относи .тельно сигналов, формируемых делителем 2, отсчитываетс при помощи основного дешифратора 4 путем съема кода с разр дов.делител 2 ВГмомент формировани выходного импульсного; сигнала делителем 3 и фиксации его в устройстве индикации 5. Выходные сигналы делителем
формируютс при помощи подсоеднкснных к разр дам делителейдополнигельных дешифраторов 7. и 8, вы вл ющих, например , состо ние разр дов делителей. Импульсный сигнал дешифратора 8 поступае на устройство задержки 9, где задержи- вае1х; на период повторени сигнала за Дающего генератора 1. Дешифраторы 7 4 8 вы вл ют некоторое состо ние разр дов делителей 2 и 3, соответствующее кодовой комбинации с минимальной продолжительностью переходного процесса, равно продолжительности переходного процесса в младшем разр де делитг-л Одна из самых подход щих кодовьи( комбинаций комбинаци , соспъетствующа числу N-1, записанному в делителе. Импульс, формируемый дешифратором 7 или 8, опережает момент обнулени делител на врем
f (N-N,)T,
где N - коэффициент пересчета одного из
делителей;
N - .число, соответствующее кодовой комбинации, вы вл емой одним из дополнительных дешифраторов; Т - период входного сигнала делител Дешифраторы 7 и 8 аналогичны, поэтому взаимное смещение выходных сигналов делителей отсутствует.
Дл того,чтобы код, счи1ыг4аемый с раз-
р дои делител 2, правильно отражал взаимное положение формируемых сигналов, импульс считывани , поступающий на основной дешифратор 4, должен совпадать со входным сигналов, вызывабшим обнуление раз р дов делител 3. Поэтому устройство задержки 9 задерживает импульс дешифратора 8 на врем , которое желательно иметь минимальным.
Предмет изобретени
Устройство дл формировани импульсных последовательностей по авт, св.
№ 345620,
о
пинающеес
тем, ч го,с целью устранени вли ни .aHbix процессов на точность форми роцр;1ий сигиа;;оь, в цего введены дополнительные дешиф 3бторь н устройство за- дор;; ки, причем входы дополнительных neiiiHijiiiiivypoB подключены к разр дам делит о л ей часахпЬ, вь)ходы объединены и TirviKFiioHSHbi чегюл устройство задержки к уп|м4ВЛ31С111ему вхо.п.у основного дешнфратоjiG , а BTjpoH вход устройства задержки ii- iiKjijoitMi .,;о BxoflaK j Делителей частоты.
rj
---Г
-J2
k
ZZII
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2046611A SU509998A1 (ru) | 1974-07-24 | 1974-07-24 | Устройство дл формировани импульс-ных последовательностей |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2046611A SU509998A1 (ru) | 1974-07-24 | 1974-07-24 | Устройство дл формировани импульс-ных последовательностей |
Publications (1)
Publication Number | Publication Date |
---|---|
SU509998A1 true SU509998A1 (ru) | 1976-04-05 |
Family
ID=20591847
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2046611A SU509998A1 (ru) | 1974-07-24 | 1974-07-24 | Устройство дл формировани импульс-ных последовательностей |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU509998A1 (ru) |
-
1974
- 1974-07-24 SU SU2046611A patent/SU509998A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3911368A (en) | Phase interpolating apparatus and method | |
ES374194A1 (es) | Sistema de sincronizacion de cuadro. | |
SU509998A1 (ru) | Устройство дл формировани импульс-ных последовательностей | |
US4035663A (en) | Two phase clock synchronizing method and apparatus | |
ES410525A1 (es) | Una disposicion para sincronizar y mantener en fase con unasenal de referencia una senal de medida producida por un ge-nerador. | |
GB1312550A (en) | System for the transmission of information at very low signal- to-noise ratios | |
US2835801A (en) | Asynchronous-to-synchronous conversion device | |
SU1029403A1 (ru) | Многоканальный генератор импульсов | |
ES402247A1 (es) | Perfeccionamientos en generadores de impulsos de fases mul-tiples sensibles a la frecuencia. | |
SU860296A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU1548866A1 (ru) | Синхронизатор приемной части телевизионной системы | |
SU1413590A2 (ru) | Устройство дл коррекции шкалы времени | |
SU911694A1 (ru) | Управл емый генератор импульсных последовательностей | |
SU790210A1 (ru) | Многофазный цифровой фазовращатель | |
RU1795551C (ru) | Способ преобразовани перемещени в унитарный код | |
SU738131A1 (ru) | Устройство дл формировани одиночного импульса | |
SU479244A1 (ru) | Линейный преобразователь кодчастота импульсов | |
SU803113A1 (ru) | Способ синхронизации и устройстводл ЕгО ОСущЕСТВлЕНи | |
SU408278A1 (ru) | ВПТБсозд | |
SU497718A1 (ru) | Устройство формировани псевдослучайных сигналов сложной структуры | |
SU1107260A2 (ru) | Цифровой синтезатор частот | |
SU1736000A1 (ru) | Преобразователь код - временной интервал | |
SU444130A1 (ru) | Устройство кодировани погрешности, вносимой гармониками | |
SU1335996A1 (ru) | След щий умножитель частоты | |
SU690608A1 (ru) | Умножитель частоты |