SU508937A1 - Пересчетное устройство с коррекциейрезультата счета - Google Patents
Пересчетное устройство с коррекциейрезультата счетаInfo
- Publication number
- SU508937A1 SU508937A1 SU2078462A SU2078462A SU508937A1 SU 508937 A1 SU508937 A1 SU 508937A1 SU 2078462 A SU2078462 A SU 2078462A SU 2078462 A SU2078462 A SU 2078462A SU 508937 A1 SU508937 A1 SU 508937A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- counters
- outputs
- correction
- triggers
- Prior art date
Links
Landscapes
- Time Recorders, Dirve Recorders, Access Control (AREA)
Description
Изобретение относитс к цифровой технике и может быть использовано в различных устройствах дискретной автоматики, вычислительной техники и системах программного управлени объектами.
Известно пересчетное устройство коррекцией результата счета, состо щее из трех счетчиков импульсных сигналов, входы управлени цеп ми обнулени и параллельной записи которых подключены к соответствующим шинам , а выходы - к входам соответствующих схем поразр дного голосовани .
Однако, дл обеспечени выдачи правильных результатов необходимо, чтобы два счетчика из трех работали правильно, без сбоев; только один из трех счетчиков может периодически корректироватьс . В известном устройстве велик объем вспомогательного оборудовани , предназначенного дл исправлени ошибок и выдачи достоверной информации, что приводит к понижению надежности работы и увеличению стоимости устройства.
С целью повышени надежности контрол счетчиков и упрощени устройства в него введены элементы И и статический регистр, первые входы которых подключены к пр мым и инверсным выходам соответствующих схем поразр дного голосовани , вторые входы подключены к шине запрещающего строба, а выходы подключены ко входам установки в «О и «1 соответствующих триггеров статического регистра, а единичные выходы триггеров подключены ко входам параллельной записи одноименных разр дов всех счетчиков и к выходным щинам устройства.
На фиг. 1 представлена функциональна блок-схема предлагаемого устройства; на фиг. 2 - приведена временна диаграмма управл ющих импульсных сигналов.
По шине 1 на счетные входы счетчиков 2-1, 2-2, 2-3 подаютс подлел :ащие счету импульсные сигналы.
После окончани каждого счетного импульса состо ни всех п разр дов счетчиков анализируютс на схемах голосовани 3-1 ... 3-п по принципу два из трех. С выходов схем голосовани сигналы переписываютс через логические схемы И 4 и 5 на триггеры статического регистра. Счетчики 2-1, 2-2, 2-3 состо т из п разр дов, число схем поразр дного голосовани 3-1 ... 3-п определ етс количеством разр дов счетчиков. Кроме того, устройство содержит схемы И-4,5 (по два элемента на каждую схему голосовани ) и статический регистр, состо щий из статических триггеров 6-1 ..., 6-п, число которых определ етс также количеством разр дов счетчиков.
Перед поступлением очередного счетного импульса производитс корректировка состо ний всех разр дов счетчиков.
Дл этого на шину 7 подаетс запирающий строб (фиг. 2, эпюра 2), отключающий статический регистр от схем голосовани 3-1, 3-п. На щину 8 подаетс импульс обнулени (фиг. 2, эпюра 3), устанавливающий в нулевое положение все разр ды счетчиков, а затем на щину 9 подаетс импульс переписи (фиг. 2, эпюра 4), производ щий перепись достоверной информации из триггеров статического регистра во все разр ды счетчиков.
В устройстве не защищен от сбоев статический регистр в интервале времени, равном длительности запирающего строба (фиг. 2 эпюра 2). Однако, длительность занирающего строба мала ( сксек) по сравнению с периодом повторени счетных импульсов (фиг. 2 эпюра 1), измер емом в милисекундах или секундах, поэтому веро тность сбоев в статическом регистре практически близка к нулю.
Устройство может быть выполнено на любом числе счетчиков и любом принципе голосовани .
Дл увеличени достоверности работы устройства частоту корректировки можно увеличить , дл этого следует увеличить частоту выработки управл ющих импульсных сигналов.
Claims (1)
- Формула изобретениПересчетное устройство с коррекцией результата счета, состо щее из трех счетчиков импульсных сигналов, входы управлени цеп ми обнулени и параллельной записи которых подключены к соответствующим щинам, а выходы - к входам соответствующих схем поразр дного голосовани , отличающеес тем, что, с целью повышени надежностиконтрол счетчиков и упрощени устройства, в него введены элементы И и статический регистр , Первые входы которых подключены к пр мым и инверсным выходам соответствующих схем поразр дного голосовани , вторые входы подключены к щине запрещающего строба, а выходы подключены ко входам установки в «О и «1 соответствующих триггеров статического регистра, а единичные выходы, триггеров подключены ко входам нараллельной записи одноименных разр дов всех счетчиков и к выходным щинам устройства.лП
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2078462A SU508937A1 (ru) | 1974-11-26 | 1974-11-26 | Пересчетное устройство с коррекциейрезультата счета |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2078462A SU508937A1 (ru) | 1974-11-26 | 1974-11-26 | Пересчетное устройство с коррекциейрезультата счета |
Publications (1)
Publication Number | Publication Date |
---|---|
SU508937A1 true SU508937A1 (ru) | 1976-03-30 |
Family
ID=20601745
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2078462A SU508937A1 (ru) | 1974-11-26 | 1974-11-26 | Пересчетное устройство с коррекциейрезультата счета |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU508937A1 (ru) |
-
1974
- 1974-11-26 SU SU2078462A patent/SU508937A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1462690A (en) | Computer comprising three data processors | |
SU508937A1 (ru) | Пересчетное устройство с коррекциейрезультата счета | |
US4096471A (en) | Method and apparatus for transfer of asynchronously changing data words | |
JPS58129621A (ja) | タイミング・パルス分配装置 | |
SU1388956A1 (ru) | Блок задержки цифровой информации с самоконтролем | |
SU1493996A1 (ru) | Устройство дл вывода информации из ЭВМ | |
SU1187142A1 (ru) | Цифровой усредн ющий измеритель временных интервалов | |
SU437226A1 (ru) | Счетчик импульсов | |
SU402154A1 (ru) | Ан ссср | |
SU1231595A1 (ru) | Цифровой умножитель частоты периодических сигналов | |
SU391751A1 (ru) | Устройство контроля тактовой синхронизации | |
SU655073A1 (ru) | Многофункциональное счетное устройство | |
SU1277117A1 (ru) | Устройство дл фиксации неустойчивых сбоев | |
SU1503069A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1277141A1 (ru) | Делительное устройство | |
SU1427369A1 (ru) | Устройство дл регистрации сигналов неисправности | |
SU907790A1 (ru) | Формирователь импульсов | |
SU1157544A1 (ru) | Устройство дл функционально-параметрического контрол логических элементов | |
SU1229762A1 (ru) | Устройство дл контрол последовательности сигналов | |
SU853814A1 (ru) | Устройство дл контрол распре-дЕлиТЕл иМпульСОВ | |
SU1022217A1 (ru) | Блок управлени дл доменного запоминающего устройства | |
SU1332315A2 (ru) | Устройство дл вычислени функции А @ | |
SU1591019A1 (ru) | Устройство для контроля и восстановления информации по модулю два | |
SU1718252A1 (ru) | Устройство дл считывани графической информации | |
SU1325482A2 (ru) | Устройство дл обнаружени ошибок в параллельном п-разр дном коде |