SU508926A1 - Дешифратор - Google Patents

Дешифратор

Info

Publication number
SU508926A1
SU508926A1 SU1926992A SU1926992A SU508926A1 SU 508926 A1 SU508926 A1 SU 508926A1 SU 1926992 A SU1926992 A SU 1926992A SU 1926992 A SU1926992 A SU 1926992A SU 508926 A1 SU508926 A1 SU 508926A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
cells
information
ferrotransistor
output
Prior art date
Application number
SU1926992A
Other languages
English (en)
Inventor
Валерий Владимирович Гусев
Николай Иванович Конев
Феликс Аронович Мислович
Original Assignee
Предприятие П/Я Г-4213
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4213 filed Critical Предприятие П/Я Г-4213
Priority to SU1926992A priority Critical patent/SU508926A1/ru
Application granted granted Critical
Publication of SU508926A1 publication Critical patent/SU508926A1/ru

Links

Landscapes

  • Storage Device Security (AREA)

Description

(54) ДЕШИФРАТОР
1
Изобретение оТ1НО.ситс  к вычислительной технике и может использоватьс  в цифр0 вых устройствах дл  дешифрации двоичиого кода.
Известен дешифратор, содержаш,ий две группы выходных ферротранзисторных  чеек, опросные входы которых подключены к опросным входам двух ключевых  чеек и к опросной ши«е, к входные шины разр дов информации .
Однако известный дешифратор имеет низкую помехоустойчивость и надежность в работе .
Цель изобретени  - пО)вышение помехоустойчивости и надежности в работе.
Дл  этого в предлагаемом устройстве подготавливающие входы первой и второй ключевых  чеек соединены соответственно с инверсной и пр мой входными шинами старшего разр да информации, подготавливающие входы четных и нечетных выходных ферротранзисторных  чеек квух. групп соединены соответственно с инверсной и пр мой входными шинами младшего разр да информации, а рассогласовывающие входы выходных ферротранзисторных  чеек подключены к входным шинам промежуточных разр дов информации .
На чертеже приведена функциональна  схема предлагаемого дешифратора.
2
Дешифратор состоит из квуа групп выходных ферротранзисторных  чеек 1-8 и 9-16, имеющих входы опросный, подготавливающий и рассогласовани , и ключевых  чеек 17 и 18, имеющих онроаный и подготавливающий входы. Опросные входы Bicex  чеек 1 -18 соединены с опросной шиной 19. Феррогранзисторные  чейки 1-8 первой группы соединены с первой ключевой  чейкой 17, а  чейки
9-16 - со второй ключевой ферротранзисторной  чейкой 18. Подготавливающие входы первой 17 и второй 18 ключевых  чеек соединены соответственно с инверсной 20 и пр мой 21 входными шинами старшего разр да информации . Подготавливающие входы выходных ферротранзисторных  чеек 1, 3, 5, 7, 9, 11, 13, 15, отвечающих четным значени м дешифруемой информации (в младшем разр де «О), соединены с инверсной входной шипой 22 младшего разр да инфармацни. Подготавливающие входы выходных ферротранзисторных  чеек 2, 4, 6, 8, 10, 12, 14, 16, отвечающих нечетным значени м дешифруемой информации (в младшем разр де «1), соединены с пр мой входной шиной 23 младшего разр да информации. Пр мые входные шины второго 24 и третьего 25 разр дов ннформаци-и соединены с рассогласовывающими входами выходных ферротранзисторных  чеек 1, 2, 5, 6, 9, 10, 13, 14 и 1, 2, 3, 4, 9, 10, 11,
12 соответствеино. Инверсные входные шины второго 26 и третьего 27 разр дов информадии соединены с раосогласовЫВающими входам выходных ферротранзисторных  чеек 3, 4, 7, 8, 11, 12, 15, 16 и 5, 6, 7, 8, 13, 14, 15, 16 соответственно.
Дешифратор работает следующим Oi6pa30M.
На входные шины 20-27 дешифратора постуна-ет ииформаци  в виде двоичного последовательно-параллельного четырехразр дного кода. При этом первым на входе дешифратора по вл етс  младший разр д, а затем последовательно во времени более старшие разр ды , при этом сигналы на вход дешифратора поступают но пр мым входным шинам 20, 23, 24, 25, если значение соответствующего разр да дешифруемой информации равно «1, и по иввероным входным шина-м 21, 22, 26, 27, если о о равно «О.
Пусть на вход дешифр-атора поступает информаци  в виде кода 1110. Первый разр д информации поступает по инверсной входиой шине 22 на подготавливающие входы выходных ферротранзисторных  чеек 1, 3, 5, 7, 9, 11, 13, 15 и подготавливает их. Второй разр д поступает по пр мой входной шине 24 и рассогласовывает  чейки 1, 2, 5, 6, 9, 10, 13, 14. Третий разр д поступает по пр мой входной щине 25 и рассогласовывает  чейки 1, 2, 3, 4, 9, 10, И, 12. Четвертый разр д поступает по пр мой входной шине 20 и подготавливает  чейку 18. Таким образом, после приема информации на дешвфратор подготовленными оказались выходна  ферротранзисторна   чейка 15 и втора  ключева   чейка 18. Ци|Кл работы дешифратора завершает импульс тока , поступающий по опросной шине 19,   в результате на выходе  чейки 15 формируетс  сигнал.

Claims (1)

  1. Формула изобретени 
    Дешифратор, содержащий две группы выходных ферротранзисторных  чеек, опросные
    входы которых подключены к опросным входам двух ключевых  чеек и к опросной шине , и входные шины разр дов информации, отличающийс  тем, что, с целью повышени  помехоустойчивости и надежности в работе , подготавливающие входы первой и вто.рой ключевых  чеек соединены соответственно с инвероной и црЯмой входными щинами старшего разр да информации, подготавливаЮЩие входы четных и нечетных выходных
    ферротранзисторных  чеек двух групп соединены соответственно с нн-версной и пр мой входными шинами младшего разр да информации , а рассогласовывающие входы выходных ферротранзисторных  чеек подключены
    к входным шинам промежуточных разр дов информации.
    20
    гз 222 28ZS27
SU1926992A 1973-06-01 1973-06-01 Дешифратор SU508926A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1926992A SU508926A1 (ru) 1973-06-01 1973-06-01 Дешифратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1926992A SU508926A1 (ru) 1973-06-01 1973-06-01 Дешифратор

Publications (1)

Publication Number Publication Date
SU508926A1 true SU508926A1 (ru) 1976-03-30

Family

ID=20555116

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1926992A SU508926A1 (ru) 1973-06-01 1973-06-01 Дешифратор

Country Status (1)

Country Link
SU (1) SU508926A1 (ru)

Similar Documents

Publication Publication Date Title
NO171878C (no) Fremgangsmaate for aa sende informasjon samt kodeanordning og dekoderingsanordning
KR850006089A (ko) 논리 전가산 기회로
GB1397984A (en) Device for identifying data caryying electric signals
GB1505812A (en) Address decoder
SU508926A1 (ru) Дешифратор
US4090190A (en) Read only memory
JPS585540B2 (ja) タジユウカカイロ
US3091392A (en) Binary magnitude comparator
GB1333278A (en) Digital code converters
SU449446A1 (ru) Дешифратор
US4525851A (en) Frequency generator circuit
SU327473A1 (ru)
JPS6025613Y2 (ja) パリテイ検出回路
SU1043639A1 (ru) Одноразр дный двоичный вычитатель
SU564632A1 (ru) Устройство дл сравнени двоичных чисел
SU473181A1 (ru) Устройство дл сравнени двоичных чисел
ES318469A1 (es) Un procedimiento utilizado en transmisiën de datos para elaborar un cëdigo definitivo
SU427331A1 (ru) Цифровой интегратор с контролем
GB862281A (en) Parity bit generator
SU399859A1 (ru) Специализированное арифметическое устройство для операций с комплексными числами
SU557497A1 (ru) Декодирующее устройство циклического кода
SU402866A1 (ru) Полуматрица многотактного дешифрирования
SU364026A1 (ru) Полноточное запоминающее устройство
SU1117848A1 (ru) Дешифратор двоичного циклического кода
SU590857A1 (ru) Декодирующее устройство