SU483814A1 - Redundant trigger - Google Patents

Redundant trigger

Info

Publication number
SU483814A1
SU483814A1 SU1897066A SU1897066A SU483814A1 SU 483814 A1 SU483814 A1 SU 483814A1 SU 1897066 A SU1897066 A SU 1897066A SU 1897066 A SU1897066 A SU 1897066A SU 483814 A1 SU483814 A1 SU 483814A1
Authority
SU
USSR - Soviet Union
Prior art keywords
triggers
trigger
inputs
elements
outputs
Prior art date
Application number
SU1897066A
Other languages
Russian (ru)
Inventor
Борис Евгеньевич Борисов
Original Assignee
Предприятие П/Я Г-4213
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4213 filed Critical Предприятие П/Я Г-4213
Priority to SU1897066A priority Critical patent/SU483814A1/en
Application granted granted Critical
Publication of SU483814A1 publication Critical patent/SU483814A1/en

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

1one

Изобретение относитс  к области автоматики и вычислительной техники, в частности к резервированным цифровым системам контрол  и управлени . Известен резервированный триггер, содержащий нечетное число резервных статических триггеров, маледритарные элементы, подключенные к одноименным выходам резервных триггеров, и элементы «ИЛИ, включенные на установочные входы триггеров.The invention relates to the field of automation and computer technology, in particular to redundant digital monitoring and control systems. Known redundant trigger containing an odd number of backup static triggers, smallritory elements connected to the same outputs of the backup triggers, and the elements of "OR connected to the installation inputs of the triggers.

Недостатком известного триггера  вл етс  пониженна  помехоустойчивость к внутренним сбо м элементов.A disadvantage of the known trigger is the reduced noise immunity to the internal failure of the elements.

С целью устранени  этого недостатка в предложенный триггер дополнительно введены два элемента «И-НЕ, входы которых соединены с одноименными выходами резервных триггеров, две схемы «И, входы которых соединены с выходами соответствующего мажоритарного элемента и элемента «И-НЕ, а выходы схем «И соединены с дополнительными входами соответствующих элементов «ИЛИ, а также тем, что счетный вход триггера соединен через элемент задержки с объединенными дополнительными входами двух схем «И.In order to eliminate this disadvantage, the proposed trigger additionally introduced two elements “AND –NE, whose inputs are connected to the same outputs of backup triggers, two schemes“ AND, whose inputs are connected to the outputs of the corresponding majority element and element “AND-NOT, and the outputs of the schemes And connected to the additional inputs of the corresponding elements “OR, as well as the fact that the counting input of the trigger is connected through a delay element with the combined additional inputs of the two schemes“ I.

Схема предлагаемого резервированного триггера приведена на чертеже.The scheme of the proposed redundant trigger is shown in the drawing.

Схема содержит резервируемые статические триггеры 1-3 с раздельными счетнымиThe scheme contains reserved static triggers 1-3 with separate countable

и установочными в состо нии «1 и «О входами , мажоритарные элементы 4 и 5, логические элементы типа «И-НЕ 6 и 7, типа «И 8 и 9, типа «ИЛИ 10-15.and the installation in the state "1 and" On the inputs, the majority elements 4 and 5, the logical elements of the type "AND-NOT 6 and 7, the type of" And 8 and 9, the type of "OR 10-15.

Устройство работает следующим образом. В исходном состо нии триггеры 1-3 наход тс  в одном из состо ний, например «1, при котором с левых (незаштрихованных) плеч - триггеров на входы мажоритарногоThe device works as follows. In the initial state, the triggers 1-3 are in one of the states, for example, "1, in which from the left (non-shaded) arms - triggers to the inputs of the majority

элемента 4 и элемента «И-НЕ 6 подаютс  отрицательные потенциалы. На выходе элемента 4 в этом случае имеетс  разрешающий сигнал, подаваемый на вход элемента «И 8, а на выходе элемента 6 такой сигнал отсутствует . В результате элемент 8 закрыт.element 4 and element AND-NOT 6 are given negative potentials. At the output of element 4 in this case, there is a permitting signal applied to the input of the element "And 8", and at the output of element 6 there is no such signal. As a result, element 8 is closed.

С правых (заштрихованных) плеч триггеров 1-3 в рассматриваемом исходпом состо нии снимаютс  нулевые сигналы, п результате чего на выходе мажоритарного элементаZero signals are removed from the right (hatched) arms of flip-flops 1-3 in the considered output state, and as a result, at the output of the majority element

5 присутствует нулевой сигнал, а на выходе элемента «И-НЕ 7 - единичный, нри этом схема «И 9 закрыта.5 there is a zero signal, and at the output of the element “AND-HE 7 - single, however, the scheme“ AND 9 is closed.

Таким образом, в исходном состо нии резервированного триггера состо ни  всех резервных триггеров согласованы, на выходах элементов «И 8 и 9 присутствуют нулевые сигналы и, следовательно, отсутствуют сигналы па установочных входах резервных триггеров.Thus, in the initial state of the redundant trigger, the states of all the backup triggers are matched, at the outputs of the And 8 and 9 elements there are zero signals and, therefore, there are no signals on the installation inputs of the backup triggers.

Пусть вследствие внутреннего сбо  один из резервных триггеров, например триггер 1, перешел в состо ние «О. Тогда на выходе элемента «И-НЕ 6 также по вл етс  разрешающий сигнал, схема «И 8 открываетс , и на установочные входы «1 триггеров 1-3 подаетс  сигнал, переключаюш,ий триггер 1 в состо ние «1 и подтверждаюш,ий состо ни  триггеров 2-3. В то же врем  элемент «И 9 сохран ет исходное закрытое состо ние изза отсутстви  разрешаюш его сигнала с выхода мажоритарного элемента 5. Схема работает аналогично при по влении одиночного сбо  любого вида в любом из резервных триггеров.As a result of an internal fault, let one of the backup triggers, for example, trigger 1, go to the state “O. Then, at the output of the “AND-HE 6”, a permitting signal also appears, the circuit “AND 8 opens, and the installation inputs“ 1 flip-flops 1-3 are given a signal, switching, their trigger 1 to the state “1 and confirming no triggers 2-3. At the same time, the AND 9 element retains the original closed state due to the absence of resolving its signal from the output of the majority element 5. The circuit works similarly when a single failure of any kind occurs in any of the backup triggers.

Таким образом, схема устойчиво сохран ет свое состо ние при отсутствии и при по влении одиночных сбоев. Сигналы контрол  состо ни  резервных триггеров снимаютс  с разных плеч триггеров, имеют противоположные фазы, обрабатываютс  независимыми схемами, а сигналы коррекции поступают на установочные входы резервных триггеров лишь при по влении сбоев. Все это повышает помехоустойчивость резервированного триггера .Thus, the circuit stably maintains its state in the absence and with the appearance of single failures. Standby triggers are monitored from different arms of triggers, have opposite phases, are processed by independent circuits, and correction signals are received at the installation inputs of redundant triggers only when a failure occurs. All this increases the noise immunity of the redundant trigger.

Если частота сбоев ниже частоты счетных импульсов, то целесообразно соединение счетного входа резервированного триггера через элемент задержки с объединенными дополнительными входами 16 двух схем «И 8 и 9. Указанное соединение обеспечивает подачу импульсов коррекции на установочные входы резервных триггеров лишь при наличии сбоев, в темпе счета и окончании переходных процессов в триггерах.If the frequency of failures is lower than the frequency of counting pulses, then it is advisable to connect the counting input of a redundant trigger through a delay element with the combined additional inputs 16 of the two “And 8 and 9” circuits. and the end of transients in triggers.

Предмет изобретени Subject invention

Claims (2)

1. Резервированный триггер, содержащий нечетное число резервных статических триггеров , мажоритарные элементы, подключепные к одноименным выходам резервных триггеров и элементы «ИЛИ, - включенные на1. A redundant trigger containing an odd number of redundant static triggers, majority elements connected to the same outputs of the backup triggers, and the elements “OR, - included in установочные входы триггеров, отличающийс  тем, что, с целью повышени  помехоустойчивости к внутренним сбо м триггера , в него дополнительно введены два элемента «И-НЕ, входы которых соединены сTrigger inputs, characterized in that, in order to improve the noise immunity to the internal triggers of the trigger, it additionally introduces two "AND-NOT elements whose inputs are connected to одноименными выходами резервных триггеров , две схемы «И, входы которых соединены с выходами соответствующего мажоритарного элемента и элемента «И-НЕ, а выходы схем «И соединены с дополнительными входами соответствующих элементов «ИЛИ.similar outputs of backup triggers, two circuits “AND, the inputs of which are connected to the outputs of the corresponding major element and the element“ AND NOT, and the outputs of the schemes “AND connected to the additional inputs of the corresponding elements“ OR. 2. Триггер по п. 1, отличающийс  тем, что в нем счетный вход соединен через элемент задержки с объединенными дополнительными входами двух схем «И.2. A trigger according to claim 1, characterized in that in it the counting input is connected via a delay element with the combined additional inputs of two I. Вход устанавкиГLogin set Счет ный 6wdCounting 6wd
SU1897066A 1973-03-22 1973-03-22 Redundant trigger SU483814A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1897066A SU483814A1 (en) 1973-03-22 1973-03-22 Redundant trigger

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1897066A SU483814A1 (en) 1973-03-22 1973-03-22 Redundant trigger

Publications (1)

Publication Number Publication Date
SU483814A1 true SU483814A1 (en) 1975-09-05

Family

ID=20546469

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1897066A SU483814A1 (en) 1973-03-22 1973-03-22 Redundant trigger

Country Status (1)

Country Link
SU (1) SU483814A1 (en)

Similar Documents

Publication Publication Date Title
US2655598A (en) Signal processing apparatus
SU483814A1 (en) Redundant trigger
CN109729235B (en) Clock backup circuit in video processor and video processor
US3278852A (en) Redundant clock pulse source utilizing majority logic
US3283172A (en) Redundant multivibrator
RU2726646C1 (en) Majorization device with replacement
SU1562898A1 (en) Multichannel device for information input/output
RU2725778C1 (en) Device of fault-tolerant discharge of self-synchronized storage register
SU1103373A1 (en) Majority-redundant device
SU1501060A1 (en) Device for checking digital integrated microcircuits
JPS61256822A (en) Frequency division circuit
SU379054A1 (en) COMMERCIAL DEVICEJViU "I _ ^ 7" ". ^" ^ -
SU1226657A1 (en) Device for checking counter
JP2548340B2 (en) Chattering removal circuit
SU476685A1 (en) Binary Pulse Counter
SU995399A1 (en) Redundancy pulse generator
SU476686A1 (en) Trigger Failure Device
SU841099A1 (en) Pulse synchronizing device
RU2015543C1 (en) Unit for majority selection of signals
SU352404A1 (en) RING COUNTER PULSES
SU1727125A1 (en) Device for operative reconfiguration of engaged system
SU1695317A1 (en) Backed-up computer system
RU1802407C (en) Majority device
SU424120A1 (en) DEVICE FOR THE CONTROL OF DUPLATED CONTROL SYSTEMS
SU429536A1 (en) RESERVED IMPULSE COUNTER