SU480114A1 - Посто нное запоминающее устройство трансформаторного типа - Google Patents

Посто нное запоминающее устройство трансформаторного типа

Info

Publication number
SU480114A1
SU480114A1 SU1969020A SU1969020A SU480114A1 SU 480114 A1 SU480114 A1 SU 480114A1 SU 1969020 A SU1969020 A SU 1969020A SU 1969020 A SU1969020 A SU 1969020A SU 480114 A1 SU480114 A1 SU 480114A1
Authority
SU
USSR - Soviet Union
Prior art keywords
type memory
transformer type
permanent
operand
auxiliary
Prior art date
Application number
SU1969020A
Other languages
English (en)
Inventor
Евгений Павлович Балашов
Евгений Евгеньевич Владимиров
Владимир Герасимович Корчагин
Лев Михайлович Хохлов
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Уьянова (Ленина)
Государственное Союзное Конструкторско-Технологическое Бюро По Проектированию Счетных Машин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Уьянова (Ленина), Государственное Союзное Конструкторско-Технологическое Бюро По Проектированию Счетных Машин filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им.В.И.Уьянова (Ленина)
Priority to SU1969020A priority Critical patent/SU480114A1/ru
Application granted granted Critical
Publication of SU480114A1 publication Critical patent/SU480114A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

1
Предлагаемое изобретение относитс  к вычислительной технике, в частности к запоминающим устройствам, и может найти применение в технических средствах АСУП.
Известны посто нные заноминаюнд,ие устройства трансформаторного типа, содержащие накопитель на П-образных сердечниках, прошитых информационными обмотками, подключенными к блокам формировани  адресного тока, выходными обмотками, подключенными к усилител м воспроизведени , и вспомогательной шиной, нодключенной к вспомогательному формирователю тока.
Однако невозможность вынолнени  в них логических операций значительно снижает функциональные возможности известных посто нных запоминающих устройств трансформаторного типа и требует больших информационных емкостей.
Целью предлагаемого изобретени   вл етс  расширение функциональных возможностей устройства.
Поставленна  цель достигаетс  тем, что устройство содержит в каждом разр де формирователи операндов, подключенные к шинам операндов, прошитым через соответствующие П-образные сердечники накопител  встречно к информационным шинам.
На чертеже изображена блок-схема предлагаемого устройства.
Запоминающее устройство содержит блоки формировани  адресного тока 1, информационные обмотки 2, П-образные сердечники 3, формирователи операндов 4, шины операндов 5, вспомогательную шину 6, вспомогательный формирователь 7, выходные обмотки 8, усилители воспроизведени  9.
На чертеже показано посто нное запоминающее устройство емкостью ш слов по п разр дов каждое. Блоки формировани  адресного тока 1 соединены с информационными обмотками 2, которые в соответствии с требуемым кодом прошивают П-образные сердечники 3. Формирователи операндов 4 нодсоединены к соответствующим шинам 5 операндов, которые пропущены по каждому разр ду через П-образные сердечники 3. Вспомогательна  шина 6 пропущена через все П-образные сердечники и подключена к вспомогательному формирователю 7. Выходные обмотки 8 присоединены к соответствующим усилител м воспроизведени  9. Обозначим:
/ж - импульс тока на выбранной информационной обмотке; /у - импульс тока на шине операнда;
Таблица импульс тока противоположной пол р- 25
ности на шине операнда; Id - импульс тока на вспомогательной шине;
Z - сигнал на выходе усилител  воспроизведени .
Принцип действи  и логические возможности устройства отражены в таблице.
Логические операции производ тс  за один такт, и все импульсы токов, которые должны поступать при выполнении любой операции в соответствии с таблицей, поступают одновременно . Выходной сигнал Z с усилителей воспроизведени  снимаетс  в том же такте.
Предмет изобретени  15 20
ные к шинам операндов, прошитым через соответствующие П-образные сердечники накопител  встречно к информационным шинам. Посто нное запоминающее устройство трансформаторного типа, содержащее накопитель на П-образных сердечниках, прошитых информационными обмотками, подключенными к блокам формировани  адресного тока, выходными обмотками, подключенными к усилител м воснроизведени , и вспомогательной шиной, подключенной к вспомогательному формирователю тока, отличающеес  тем, что, с целью расширени  функциональных возможностей, оно содержит в каждом разр де формирователи операндов, подключен
SU1969020A 1973-11-14 1973-11-14 Посто нное запоминающее устройство трансформаторного типа SU480114A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1969020A SU480114A1 (ru) 1973-11-14 1973-11-14 Посто нное запоминающее устройство трансформаторного типа

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1969020A SU480114A1 (ru) 1973-11-14 1973-11-14 Посто нное запоминающее устройство трансформаторного типа

Publications (1)

Publication Number Publication Date
SU480114A1 true SU480114A1 (ru) 1975-08-05

Family

ID=20567325

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1969020A SU480114A1 (ru) 1973-11-14 1973-11-14 Посто нное запоминающее устройство трансформаторного типа

Country Status (1)

Country Link
SU (1) SU480114A1 (ru)

Similar Documents

Publication Publication Date Title
SU480114A1 (ru) Посто нное запоминающее устройство трансформаторного типа
ES432832A1 (es) Disposicion para escribir datos identicos en un primero y en un segundo campos de memoria en una calculadora que fun- ciona en tiempo real.
JPS6041769B2 (ja) アドレス指定方式
GB1031956A (en) Numerical positioning system
ES433887A1 (es) Un dispositivo de rastreo para un sistema de proceso de da- tos.
SU790017A1 (ru) Логическое запоминающее устройство
SU442512A1 (ru) Логическое запоминающее устройство
SU407390A1 (ru)
SU1092484A1 (ru) Устройство дл ввода информации
US5175846A (en) Clock device for serial bus derived from an address bit
SU393741A1 (ru) Вычислительно-логическое устройство
KR960016689A (ko) 1칩메모리 디바이스와 외부디바이스를 가지는 시스템
SU397892A1 (ru) Устройство программного управления перфоратора
SU481938A1 (ru) Запоминающее устройство
SU799001A1 (ru) Запоминающее устройство
SU517051A1 (ru) Запоминающее устройство
SU720507A1 (ru) Буферное запоминающее устройство
GB1537419A (en) Digital information storage device
SU378948A1 (ru) Запоминающее устройство
JPS598860U (ja) 洗車機の制御装置
SU507897A1 (ru) Запоминающее устройство
SU463145A1 (ru) Устройство дл управлени оперативным накопителей
SU382148A1 (ru) Блок для контроля выбора адреса в запоминающем
SU1695508A1 (ru) Двоичный преобразователь код-частота
SU410465A1 (ru)