SU462278A1 - Pulse shaper - Google Patents
Pulse shaperInfo
- Publication number
- SU462278A1 SU462278A1 SU1768502A SU1768502A SU462278A1 SU 462278 A1 SU462278 A1 SU 462278A1 SU 1768502 A SU1768502 A SU 1768502A SU 1768502 A SU1768502 A SU 1768502A SU 462278 A1 SU462278 A1 SU 462278A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- logic
- time
- logic circuit
- trigger
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Description
Изобретение относитс к области автоматпки , радиоэлектроники и вычислительной тех11ПК11 п может попользоватьс в схемах формировани спгпалов с заданиоп временной характеристикой .The invention relates to the field of automatism, radio electronics, and computer technology 11PC11 n can be used in the formation of circuits with a task of time characteristic.
Известны формирователи имиульсов, содержащие устройства задержки, триггер, логпческпе схемы «И, логическую схему «ПЛИ п псточи п пм иульсов, соединенный с однпм из входов логических схем «И п счетным входо .м тр иггера, ВЕЯ.ХОДЫ которого еоеди«ерп5 с вторымн входами лорическпх схем «И.Known shapers imulsov, containing a delay device, a trigger, a logic circuit "And, a logic circuit" PLI p pchtochi p PM Iulsov, connected to one of the inputs of logic circuits "And n counting inputs. the second inputs of the loric circuits “I.
Предлагаемый формпрователь имиульсов отличаетс от известных тем, что в нем выходы логических с.хем «И соединены с соответствующими входами устройств задержки, а выходы последних соедп-пены с соответствующими входами логической схемы «ИЛИ.The proposed immuls inverter differs from the known ones in that the outputs of the logic circuit "And" are connected to the corresponding inputs of the delay devices, and the outputs of the latter are connected with the corresponding inputs of the logic circuit "OR.
Это позвол ет уменьшить врем восстаповлепи фор мировател пмт1у;1ьсов.This makes it possible to reduce the time for reconstructing a global memory processor;
На чертеже представлепа блок-схема предлагаемого формпровател импульсов.In the drawing, a block diagram of the proposed pulse former.
Схема содержит устройства задержки 1 и 2, ЛОгпческпе схемы «Pi 3 и 4, триггер 5 со счетным входом, логическую схему «ИЛ1-Ь 6. The circuit contains the delay devices 1 and 2, the logic circuit “Pi 3 and 4, the trigger 5 with the counting input, the logic circuit IL1-L 6.
Устройства задержки 1 и 2 идентичны, и их рабочие уставки и врем восстановлени одинаковы, прпчем врем восстановлени каждого пз них меньше времени отработки рабочей уставКИ другим уст)ойством. Поэтому иериод восстановлени одного устройства задержки успевает завершитьс раньше времеин отработки рабочей уставки другим устройством .Delay devices 1 and 2 are identical, and their working setpoints and recovery time are the same, moreover, the recovery time of each time is less than the working time of the working setpoint by another device. Therefore, the recovery period of one delay device has time to complete ahead of the working time of the working setpoint by another device.
ИрИ по влении очередного сигнала на счетном входе триггера 5 он измен ет свое состо ние , и в работу включаетс выбранное заранее восстановленное устройство задержки, а вход другого, ранее работавшего устройства задержки, отключаетс , i о;го переходит в режим восстановлени .The IRI of the next signal at the counting input of the trigger 5 changes its state, and the selected previously restored delay device is put into operation, and the input of the other, previously working delay device is turned off, i o; o goes into the recovery mode.
Малпчие логической схемы «ИЛИ 6 позвол ет oбъeдинiить выходы устройств задержки 1 п 2, обеспечив единый выход формировател ИМИуЛЬСОВ.Malpchie logic circuit "OR 6" allows you to combine the outputs of the delay devices 1 to 2, providing a single output of the IMIULS driver.
Благодар применению логическ их схем «И 3 II 4 после исчезновени сигнала на счетном входе триггера оба устройства задержки переход т в режим восстановлени .Due to the application of logic schemes "And 3 II 4 after the disappearance of the signal at the counting input of the trigger, both delay devices go into recovery mode.
И р е д м е т и з о б р е т е н И And redemt and z obreten And
Формирователь импульсов, содержаш,ик устройства задержки, триггер, логические схемы «И, логическую схему «ИЛИ и источник пмнульсов, причем источник импульсов соединен с одним «з входов логических схем «И и счетным входом триггера, выходы которого соединены с вторыми входами логических схем «И, отличаюишйс тем. что, сPulse generator, containing, IR delay device, trigger, logic circuits "AND logic" OR and a source of PMs, the pulse source connected to one "3 inputs of logic circuits" AND and the counting input of the trigger, the outputs of which are connected to the second inputs of logic circuits “And, different is that. what with
целью уменьшени времени восстановлени , выходы логическнх схем «И соединены с соответствующнми входами устройств задержкш , а выходы последних соедмнены с соответствующимн входами логической схемы «ИЛИ.in order to reduce the recovery time, the outputs of the logic circuits "And" are connected to the corresponding inputs of the delay devices, and the outputs of the latter are connected to the corresponding inputs of the logic circuit "OR.
JJ
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1768502A SU462278A1 (en) | 1972-04-04 | 1972-04-04 | Pulse shaper |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1768502A SU462278A1 (en) | 1972-04-04 | 1972-04-04 | Pulse shaper |
Publications (1)
Publication Number | Publication Date |
---|---|
SU462278A1 true SU462278A1 (en) | 1975-02-28 |
Family
ID=20509328
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1768502A SU462278A1 (en) | 1972-04-04 | 1972-04-04 | Pulse shaper |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU462278A1 (en) |
-
1972
- 1972-04-04 SU SU1768502A patent/SU462278A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU462278A1 (en) | Pulse shaper | |
US3946255A (en) | Signal generator | |
SU465727A1 (en) | Short pulse shaper | |
SU457999A1 (en) | Device for calculating the partial derivative | |
SU430489A1 (en) | PULSE FORMER | |
SU373723A1 (en) | _; UNION | |
SU435524A1 (en) | POSSIBLE-PERFORMANCE DEVICE | |
SU445162A1 (en) | Pulse Divider | |
SU499673A1 (en) | Pulse Frequency Multiplier | |
SU475662A1 (en) | Device for recording information | |
SU392502A1 (en) | DEVICE FOR CONTROL OF PERFORMANCE OF THE ACCOUNT SCHEME | |
SU472326A1 (en) | Device for measuring time intervals | |
SU554559A1 (en) | Memory cell | |
SU427331A1 (en) | DIGITAL INTEGRATOR WITH CONTROL | |
SU413480A1 (en) | ||
SU426317A1 (en) | DC CONVERTER DURING PULSE DURATION | |
SU485420A1 (en) | Device for measuring the instantaneous value of the constant time of the aperiodic link of automatic regulation | |
SU1545326A1 (en) | Time-pulse code decoder | |
SU738134A1 (en) | Pulse delay device | |
SU401011A1 (en) | DISCRETE FILTER | |
SU370716A1 (en) | DEVICE FOR FORMING VARIABLE FREQUENCY PULSES | |
SU417767A1 (en) | ||
SU493910A1 (en) | Pulse Phase Detector | |
SU424166A1 (en) | DEVICE FOR INTEGRATED EVALUATION | |
SU456367A1 (en) | Scaling device |