SU450157A1 - Многоканальна система ввода аналоговой информации - Google Patents

Многоканальна система ввода аналоговой информации

Info

Publication number
SU450157A1
SU450157A1 SU1904315A SU1904315A SU450157A1 SU 450157 A1 SU450157 A1 SU 450157A1 SU 1904315 A SU1904315 A SU 1904315A SU 1904315 A SU1904315 A SU 1904315A SU 450157 A1 SU450157 A1 SU 450157A1
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
inputs
input
output
analog
Prior art date
Application number
SU1904315A
Other languages
English (en)
Inventor
Александр Ильич Воителев
Игорь Александрович Жигунов
Original Assignee
Предприятие П/Я Г-4128
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4128 filed Critical Предприятие П/Я Г-4128
Priority to SU1904315A priority Critical patent/SU450157A1/ru
Application granted granted Critical
Publication of SU450157A1 publication Critical patent/SU450157A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1
Изобретение относитс  к области вычислительной техники.
Известны многоканальные системы ввода аналоговой информации, содержащие схемы сравнени  по числу преобразуемых аналоговых величин, первые входы которых нодключены к соответствующим входам аналоговых величин многоканальных систем ввода, вторые входы - к выходу цифро-аналогового преобразовател , подключенного к выходам счетчика, и третьи входы - к нулевым выходам соответствующих триггеров, нулевые входы которых подключены к первому выходу блока управлени , второй выход которого соединен с суммирующим входом счетчика, выходы которого соединены с информационными выходами многоканальной системы ввода, управл ющие выход и вход которой подключены соответственно к третьему выходу и первому входу блока управлени , ко второму входу которого подключен старший разр д счетчика .
Все известные многоканальные системы ввода требуют большого количества времени при получении результата ттреобразовани  по всем каналам.
С целью повышени  быстродействи  многоканальна  система ввода аналоговой информации содержит блок формировани  приоритетного адреса, входы которого подключены к
выходам соответствующих схем сравнени , а выходы первой грунпы выходов соединены с адресными выходами многоканальной системы ввода, элемент «ИЛИ, включенный между выходами схем сравнени  и третьим входом блока управлени , и элементы «И по числу триггеров, выходы которых соединены с единичными входами соответствующего триггера , одни входы соединены с четвертым выходом блока управлени , а другие входы - с соответствующими выходами второй группы выходов блока формировани  приоритетного адреса.
Блок-схема многоканальной системы ввода аналоговой информации приведена на чертеже .
Система содержит входы аналоговых величин li-1„, адресные выходы 2, информационные выходы 3, управл ющий выход 4, управл ющий вход 5, схемы сравнени  ,7, элемент «ИЛИ 7, блок управлени  8, блок формировани  приоритетного адреса 9, счетчик
10,цифро-аналоговый преобразователь (ЦАП)
11,элементы «И и триггеры 13,-13„.
Многоканальна  система ввода аналоговой информации работает следующим образом. Аналоговые сигналы подаютс  на входы аналоговых величин Ь-In. На суммирующий вход счетчика 10 блок управлени  8 подает
последовательность импульсов. Цифро-аналоговый преобразователь 11 преобразует цифровой код на выходе счетчика 10 в аналоговую величину, поступающую на входы схем сравнени  6i-6п, которые сравнивают эту аналоговую величину с аналоговыми величинами на входах аналоговых величин h-In- Если указанные величины на входах некоторой схемы сравнени , например 6j, совпадают, то на ее выходе устанавливаетс  «единичное состо ние .
Если хот  бы одна из схем сравнени  6i-6п находитс  в «единичном состо нии, то элемент «ИЛИ 7 вырабатывает сигнал, поступающий в блок управлени  8, управл ющий выдачей кодов результата преобразовани  и адресов входов аналоговых величин h-In. Одновременно с этим блок формировани  приоритетного адреса 9, входы которого соединены с выходами схем сравнени  6i-6п, формирует на своих выходах позиционный и двоичный коды номера старшей по установленному приоритету схемы сравнени  из всех тех, которые наход тс  в данный момент в «единичном состо нии.
С момента по влени  «единичного сигнала на входе элемента «ИЛИ 7 блок управлени  8 запрещает выдачу импульсов на вход счетчика 10 и формирует запрос на управл ющем выходе 4, по которому во внещнее устройство (на чертеже не показано), двоичный код адреса которого сформирован на соответствующих выходах блока формировани  приоритетного адреса 9, осуществл етс  запись кода результата преобразовани , поступающего с выходов счетчика 10. По окончании этой операции блок управлени  8 формирует сигнал , который поступает на входы всех элементов «И . Вторые входы элементов «И 12i-12„ соединены индивидуально с выходами блока формировани  приоритетного адреса 9, на которых формируетс  позиционный код адреса входа аналоговых величин, дл  которого входна  аналогова  величина равна аналоговой величине на выходе цифро-аналогового преобразовател  11. Поэтому при наличии сигнала на каком-либо из этих выходов блока формировани  приоритетного адреса 9 происходит установка соответствующего триггера 13 в «единичное состо ние. В силу того, что сигнал с нулевого выхода каждого из этих триггеров 13 поступает на запрещающий вход соответствующей схемы сравнени  6, она принудительно устанавливаетс  в нулевое состо ние и удерживаетс  в нем до окончани  всего цикла преобразовани .
Если при этом «единичный сигнал на выходе элемента «ИЛИ 7 сохран етс , что указывает на наличие «единичного состо ни  еще одной или нескольких схем сравнени  6, то блок управлени  8 вырабатывает очередной сигнал дл  выдачи информации во внешнее устройство. Такой процесс продолжаетс  до тех пор, пока присутствует «единичный сигнал на выходе элемента «ИЛИ 7.
450157
Когда сигнал на выходе элемента «ИЛИ 7 становитс  нулевым, т. е. -принудительно с помощью соответствующего триггера 13 устанавливаетс  в нулевое состо ние последн   из схем сравнени  6, «сработавщих в данном такте преобразовани , блок управлени  8 разрешает дальнейшее поступление импульсов на вход счетчика 10. «Единичное состо ние любого из триггеров
13 сохран етс  до конца цикла преобразовани , что обеспечивает запоминание в конце каждого такта преобразовани  результатов преобразовани  только по тем входам аналоговых величин 1, схемы сравнени  6 которых
устанавливаютс  в «единичное состо ние в данном такте преобразовани . В силу того, что двоичный код адреса очередного входа аналоговых величин 1, схема сравнени  6 которого сработала в данном также преобразовани , формируетс  автоматически блоком формировани  приоритетного адреса 9, не требуетс  дополнительной обработки полученных данных во внещнем устройстве. По окончании цикла преобразовани  блок
управлени  8 вырабатывает сигнал гашени  триггера 13, что может быть выполнено также и перед началом следующего цикла преобразовани .
Предмет изобретени 
Многоканальна  система ввода аналоговой информации, содержаща  схемы сравнени  по числу преобразуемых аналоговых величин, первые входы которых подключены к соответствующим входам аналоговых величин многоканальной системы ввода, вторые входы - к выходу цифро-аналогового преобразовател , подключенного к выходам счетчика, и третьи входы - к нулевым выходам соответствующих триггеров, нулевые входы которых подключены к первому выходу блока управлени , второй выход которого соединен с суммирующим входом счетчика, выходы которого соединены с информационными выходами многоканальной системы ввода, управл ющие выход и вход которой подключены соответственно к третьему выходу и первому входу блока управлени , ко второму входу которого подключен старщий разр д счетчика, отличающа с 
тем, что, с целью повышени  быстродействи , она содержит блок формировани  приоритетного адреса, входы которого подключены к выходам соответствующих схем сравнени , а выходы первой группы выходов соединены с
адресными выходами многоканальной системы ввода, элемент «ИЛИ, включенный между выходами схем сравнени  и третьим входом блока управлени , и элементы «И по числу триггеров, выходы которых соединены с единичными -входами соответствующего триггера, одни входы соединены с четвертым выходом блока управлени , а другие входы - с соответствующими выходами второй группы выходов блока формировани  приоритетного адреса .
SU1904315A 1973-04-04 1973-04-04 Многоканальна система ввода аналоговой информации SU450157A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1904315A SU450157A1 (ru) 1973-04-04 1973-04-04 Многоканальна система ввода аналоговой информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1904315A SU450157A1 (ru) 1973-04-04 1973-04-04 Многоканальна система ввода аналоговой информации

Publications (1)

Publication Number Publication Date
SU450157A1 true SU450157A1 (ru) 1974-11-15

Family

ID=20548544

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1904315A SU450157A1 (ru) 1973-04-04 1973-04-04 Многоканальна система ввода аналоговой информации

Country Status (1)

Country Link
SU (1) SU450157A1 (ru)

Similar Documents

Publication Publication Date Title
SU450157A1 (ru) Многоканальна система ввода аналоговой информации
US4477918A (en) Multiple synchronous counters with ripple read
US4733216A (en) N+1 bit resolution from an N bit A/D converter
US3317905A (en) Data conversion system
US3638002A (en) High-speed direct binary-to-binary coded decimal converter
SU486344A1 (ru) Многоканальный преобразователь код-угол
SU1094143A1 (ru) Преобразователь код-частота
GB1114594A (en) Improvements in or relating to electronic data conversion systems
SU1171986A2 (ru) Устройство дискретной регулировки уровн сигнала
SU423145A1 (ru) Устройство для воспроизведения функций двух переменных
SU1247857A2 (ru) Многоканальна система ввода аналоговой информации
SU1108449A1 (ru) Микропрограммное устройство управлени
SU1064458A1 (ru) Преобразователь код-ШИМ
SU930234A1 (ru) След ща система
SU964625A1 (ru) Устройство дл ввода информации
SU526935A1 (ru) Многоканальный преобразователь код-угол
SU403048A1 (ru) Цифро-аналоговый преобразователь
SU797064A1 (ru) След щий аналого-цифровой преобразо-ВАТЕль
SU448463A1 (ru) Асинхронна вычислительна машина
SU1488839A1 (ru) Устройство для определения времени выполнения алгоритмических оле- . раторов программ эвм
SU521564A1 (ru) Преобразователь двоичного кода в двоично-дес тичный код градусов и минут
SU938396A1 (ru) Аналого-цифровой преобразователь
SU1246374A2 (ru) Преобразователь синусно-косинусных сигналов в код
SU930656A1 (ru) Многоканальный аналого-цифровой преобразователь
SU1295520A1 (ru) Преобразователь частоты в напр жение