SU423145A1 - Устройство для воспроизведения функций двух переменных - Google Patents
Устройство для воспроизведения функций двух переменныхInfo
- Publication number
- SU423145A1 SU423145A1 SU1699819A SU1699819A SU423145A1 SU 423145 A1 SU423145 A1 SU 423145A1 SU 1699819 A SU1699819 A SU 1699819A SU 1699819 A SU1699819 A SU 1699819A SU 423145 A1 SU423145 A1 SU 423145A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- converters
- inputs
- input
- output
- keys
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
1
Изобретение относитс к вычислительным устройствам дискретно-аналогового типа и может быть использовано в цифровых системах управлени , а также в устройствах св зи аналоговых и цифровых машин.
Известно устройство дл воспроизведени функций двух переменных, содержащее цифро-аналоговые преобразователи, входы первого и второго из которых подключены к первому входу устройства, входы третьего и четвертого- ко второму входу устройства, а выходы всех цифро-аналоговых преобразователей подключены ко входу сумматора, функциональные преобразователи, две группы ключей п дешифратор.
В таком устройстве точность воспроизведени ограничиваетс разрешающей способностью функциональных преобразователей одной переменной, а число участков разбиени - количеством входных пороговых схем дл формировани ступенчатой составл ющей суммы функций.
С целью упрощени структуры в предложенном устройстве входы функциона.тьных преобразователей через соответствующие ключи первой группы подключены к выходу сумматора , а их выходы через соответствующие ключи второй группы - к выходу устройства. Управл ющие входы ключей присоединены к
выходу дешифратора, вход которого подключен ко второму входу устройства. Схема устоойства приведена на чертел е. Оно содержит цифро-аналоговые преобразователи (ЦАП) 1-4, сумматор 5, дешифратор 6, нелинейный блок 7 в виде нескольких функциональных преобразователей 8i-8п одной переменной, и две группы ключей 9 и 10. Входы устройства обозначены И и 12, выход цифрой 13.
Двоичные коды независимых переменных и У поступают на входы ЦАП 1-4, выходные напр жени которых суммируютс в сумматоре 5, к выходу которого дещифратор 6 подключает один из функциональных преобразователей 8. Дешифратор 6 управл етс одной из независимых переменных . Устройство работает следующим образом.
Независимые переменные J и У в виде двоичных кодов поступают на входы ЦАП 1-4. Причем на входы ЦАП 1 и 3 поступают все разр ды кодов и У дл формировани линейных функций КХ и KY соответственно, а
на входы ЦАП 2 и 4 - только старшие разр ды кодов дл формировани ступенчатых функций а/г.х- и bn,j соответственно.
Выходные напр жени всех ЦАП поступают на суматор 5, напр жение на выходе которого
соответствует номеру квадрата разбиени в
соответствии с текущими значени ми X и Y. Это нанр жение подаетс на вход нелинейного блока 7. Каждый из преобразователей этого блока воспроизводит значени принадлежащих одному р ду квадратов, т. е. воспроизводит значение искомой функции при фиксированных . Так как подключение того или иного преобразовател 8i-8п зависит от текущего значени У, коммутацию функциональных преобразователей нелинейного блока 7 осуществл ет дешифратор 6. На вход последнего поступают старщие разр ды кода переменной У, по которым формируютс ступенчатые функции перехода от одного р да квадратов разбиени к другому. С общей выходной точки всех функциональных преобразователей , т е. с выхода нелинейного блока 7 снимаетс напр жение, соответствующее значению воспроизводимой функции двух переменных .
П р е д м е т и з о б р -е тени
Устройство дл воспроизведени функций двух переменных, содержащее цифро-аналоговые преобразователи, входы первого и второго из которых подключены к первому входу устройства, а входы третьего и четвертого - ко второму входу устройства; выходы всех цифро-аналоговых преобразователей подключены ко входу сумматора, функциональные преобразователи, две группы ключей и дешифратор , отличающеес тем, что, с целью упрощени структуры, в нем входы функциональных преобразователей через соответствующие ключи первой группы подключены к выходу сумматора, а их выходы через соответствующие ключи второй группы - к выходу устройства; управл ющие входы ключей присоединены к выходу дешифратора, вход которого подключен ко второму входу устройства.
.. ..
I 1.
.
..,,..„..,..-.-J S I
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1699819A SU423145A1 (ru) | 1971-09-27 | 1971-09-27 | Устройство для воспроизведения функций двух переменных |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1699819A SU423145A1 (ru) | 1971-09-27 | 1971-09-27 | Устройство для воспроизведения функций двух переменных |
Publications (1)
Publication Number | Publication Date |
---|---|
SU423145A1 true SU423145A1 (ru) | 1974-04-05 |
Family
ID=20488694
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1699819A SU423145A1 (ru) | 1971-09-27 | 1971-09-27 | Устройство для воспроизведения функций двух переменных |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU423145A1 (ru) |
-
1971
- 1971-09-27 SU SU1699819A patent/SU423145A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4533903A (en) | Analog-to-digital converter | |
US3646586A (en) | Analogue-to-digital converter system | |
US4636772A (en) | Multiple function type D/A converter | |
US4450433A (en) | D/A Converting circuit having two D/A converters for decoding and converting a digital signal into an analog signal | |
GB1040614A (en) | Improvements in or relating to code translation systems | |
US3483550A (en) | Feedback type analog to digital converter | |
US4122439A (en) | Serial parallel type analog to digital converting device | |
US3216005A (en) | Analog voltage translating apparatus | |
KR920013936A (ko) | 고속 아날로그-디지탈 변환기 | |
SU423145A1 (ru) | Устройство для воспроизведения функций двух переменных | |
US3987436A (en) | Digital-to-analog decoder utilizing time interpolation and reversible accumulation | |
EP0508454B1 (en) | A/D converter | |
US5734342A (en) | Analog-to-digital converter for generating a digital N-bit Gray code | |
US3729625A (en) | Segmented straight line function generator | |
GB867191A (en) | Improvements in apparatus for converting data in a first number system to one in a different number system, and more particularly for binary to decimal conversion, and vice versa | |
US3877021A (en) | Digital-to-analog converter | |
US3152249A (en) | Hybrid integrator circuit | |
US3579232A (en) | Non-linear digital to analog decoder with a smooth characteristic | |
GB1427769A (en) | Decoder | |
SU377806A1 (ru) | ВСЕСОЮЗНАЯTfsji V*"V!*'i"*e 'С..''.'>&!ТЬС"Кл$йг<^ Г'-;-; ^И&ЛИО-^^ИА | |
SU762164A1 (ru) | Цифроаналоговый преобразователь 1 | |
US3089134A (en) | Method and system for encoding a signal into binary code groups | |
SU403048A1 (ru) | Цифро-аналоговый преобразователь | |
SU517998A1 (ru) | Адаптивный анолого-цифровой преобразователь | |
SU497724A2 (ru) | Многоканальный аналого-цифровой преобразователь |