(54) УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ ГИБРИДНОЙ ВЫЧИСЛИТЕЛЬНОЙ СИСТЕМЫ Устройство работает следующим образ Перед началом решени , когда обе анало вые вычислительные машины 1 и 2 нахо д тс в режиме исходное положение ; ин теграторы 7 и 8 запоминающих чеек 9 10. наход тс в режиме слежение: Таки образом, начальные услови в виде напр жений по вл ютс на выходах запоминающих чеек 9 и 10, соединенных С входам , АВМ 1 и 2. Предположим, что необходимо исследо ,вать вли ние временной задержки ЦВМ на гибридное решение при различных значени х Т: О,О2сек, ОД сек, 0,2 сек. Дл того, чтобы избежать дополнительной погрешности , св занной с тем, что врем задержки ЦВМ (Т) может быть сравнимо с временем переключени релейных ключевых схем, управл ющих работой интеграторов АВМ, ввод т раст нутый в п тьдес т раз масштаб времени. Тогда заданные значени задержки Т соответственно равны 1 с i 5 сек и 10 сек./ Дл моделировани времени задержки используют сигналы прерывани измерителей времени 3 и 4, следующие с частотой 1 ГЦ, 0,2 ГЦ и О,1 ГЦ соответственно. При нажатии кнопки пуск и прои ходит запуск измерител времени 3 и начинаетс интегрирование аналоговой части задачи. Одновременно с этим, сигнал пуск АВМ 1 переводит интеграторы 7 запоминаю чеек 9 в режим хранение, а интеграторы 8 наход тс в режиме слежение (имитаци процесса аналого-цифрового преобразовани ). Интегрирование аналоговой части задачи происходит со старыми цифровыми входами, так как новые цифровые входы будут вычислены по истечении времени Т. По истечении времени Т с измерител Эремени 3 поступает cinHan прерывани на блок прерьтани 5 дл получени сигнала необходимой длительности и амплитуды (например, чувствительное реле с запоминающим конденсатором, подключенным параллельно обмотке управлени ), который переводит АВМ 1 в режим останов и одновременно АВМ 2 в режим пуск. При этом интеграторы 7 .и 8 запоминающих чеек 9 перевод тс в режим слежение и хранение соответственно, а интеграторы 7 и 8 запоминающих чеек 10 перевод тс в режим хранение и слежение соответственно. По истечении времени Т измеритель времени 4 форми7725 рует аналогичный сигнал прерывани , который , проход через блок прерьтани 6 переводит АВМ 2 в режим останов, а АВМ 1 в режим пуск. При этом интегра- торы 7 и 8 запоминающих чеек 10 перевод тс в режим слежение и хранение, соответственно, а интегратБры 7 и 8 запоминающих чеек 9 перевод тс в режим хранение и слежение соответственно. Q Таким образом, пока АВМ 2 вычисл ет новые цифровые входы в аналоговую вы ,числительную мащину 1, аналогова информади должна была устареть на врем , задержки ЦВМ,-что и Ъыпо выполнено. Лаg лее циклы повтор ютс до истечени задан- | ного времени интегрировани . На выходах запоминающих чеек 9 и 10, моделирующих аналого-цифровые и иифро-аналоговые преобразовани (количество запоминающих пар Q определ етс числом каналов пр мого и обратного преобразсжани ), формируетс , таким образом, задержанна во времени последовательность уровней, равна значени м квантуемых ординат. Пред мет изобретени Устройство дл моделировани гибридной вычислительной системы, содержащее первый измеритель времени, рыход котороро соединен с управл ющим входом первой аналоговой вычислительной машины и через первый блок прерывани - с ее входом останов и входом пуск второй аналоговой вычислительной мащины, управл ющий вход которой непосредственно, а вход останов через второй блок прерывани соединены с выходом второго измерител времени , отличающеес тем, что, с целью повышени точности работы, оно содержит две группы запоминающих чеек, .состо щих из последовательна соединенных интеграторов, выходы первой аналоговой вычислительной мащины через запоминающие чейки первой группы соединены с входами второй аналоговой вычислительной машины, выходы которой через запоминающие чейки второй группы соединены с входами первой аналоговой вычислительной машины; управл ющие входы запоминающих чеек первой -группы присоединены к выхоам пуск и останс в первой аналоговой ычислительной машины, а управл ющие ходы второй группы запоминающих чеек - выходам пуск и останов второй . налоговой вычислите; ьной мащины.