SU607232A1 - Врем -импульсное устройство дл извлечени корн - Google Patents
Врем -импульсное устройство дл извлечени корнInfo
- Publication number
- SU607232A1 SU607232A1 SU762321574A SU2321574A SU607232A1 SU 607232 A1 SU607232 A1 SU 607232A1 SU 762321574 A SU762321574 A SU 762321574A SU 2321574 A SU2321574 A SU 2321574A SU 607232 A1 SU607232 A1 SU 607232A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- pulse
- trigger
- elements
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
Изобретение относитс к автоматике и вычислительной технике и может/быть использовано, в частности, дл функционального преобразовани сигналов, представленных во врем -импульсной форме.
Известно устройство дл извлечени корн из суммы квадратов двух напр жений , содержащее блоки выделени модулей , блоки выделени максимального сигнала, сумматор и блоки коррекции.
Известное устройство характеризуетс пониженной-точностью вычислений и конструктивной сложностью, обусловленной необходимостью введени дополнительных преобразователей формы сигнала при обработке врем -импульсных сигИалов. Известно также устройство дл извлечени корн из суммы квадратов двух врем -импульсных-сигналов, содержащее квадратичные импульсные управл емые проводимости, интегратор и генератор импульсов управл емой длительности . Это устройство имеет узкие функциональные возможности, в частности оно не может обрабатывать одиночные или редко следующие импульсы,а также пониженную точность вычислений , обусловленную использованием элементов аналоговой вычислительной техники
Наиболее близким к изобретению по технической сущности вл етс врем -импульсное устройство дл извлечени кбрн , содержащее реверсивный счетчик, выход которого через дешифратор нул подключен к первому входу триггера, соединенного дторым входом с выходом формировател , подключенного входом к первому входу устройства и первому входу элемента И, а выход триггера соединен с выходом устройства и входом блока интеграторов, подключенного выходом к входу генератора управл емой частоты. Однако и это известное устройство имеет узкие функциональные возможности, в частности оно не позвол ет вычисл ть корень из суммы квадратов импульсных сигналов, и пониженную точность вычислений, обусловленную вли нием нелинейности генератора управл емой частоты.
Целью изобретени вл етс расширение класса решаемых задач и повы|0еrfHe точности вычислений,
В описываемс устройстве это /достигаетс тем, что в него дополнительно введены элементы задержки и элементыИ и ИЛИ,
причем суммирующий вход реверсивного счетчика соединен с выходом элемента ИЛИ, подключенного входами через элементы задержки соответственно к выходу ocHOBfioro элемента И и. выходу первого дополнительного элемента И, соединенного первьвд входом с вторым входом устройства, а вычитающий вход реверсивного счетчика подключен к выходу второго дополнительного элемента И, соединенного первым входом с выходом устройства, причем вторые входы всех элементов И подключены к выходу генератора управл емой частоты.
На чертеже представлена блок-схема описываемого устройства.
Оно содержит основной элемент И 1, первый дополнительный элемент и 2, второй дополнительный элемент И 3, элементы 4 и Ь задержки, элемент ИЛИ 6, формирователь 7, реверсивный счетик 8, генератор 9 управл емой частоты , блок 10 интеграторов, дешифратор 11 нул и триггер 12.
При работе устройства в случаи, когда блок 10 содержит один интегратор , входные врем -импульсные сигналы (iTg) иt2(iTд oтпиpaют элементы И 1 и 2, соедин ющие выход генератора 9, через элементы 4 и 5 и элемент ИЛИ б с суммирующим входом реверсивного счетчика 8. Дл исключени просчетов из-за совпадени импульсов элементы 4 и 5 имеют задержки, соответственно, At. и равные
. Т
-4gt
5 3 Мин.
мин
где IU.JH - наименьший период следовани выходных импульсов генератора 9.управл емой частоты .
Одновременно импульсом с выхода формировател 7, соответствующим переднему фронту входного Lj(«Tg) переводитс в единичное состо ние триггер 12, управл ющий блоком 10 интеграторов. Получаемое с выхода блока 10 напр жение irn(i)Kni используетс затем дл измерени частоты F(t) генератора 9 управл емой частоты,
.
Короткие импульсы с частотой V(-{. подаютс на входы элементов И 1, 2 и 3. Так как элемент и 3 управл етс выходным сигналом с триггера 12, то на вычитающий вход реверсивного счетчика 8,за врем дь1кОо) Р число N j импульсов с выхода генератора 9, равное
.(То)При этом на суммирующий вход реверсивного счетчика 8 через элемент ИЛИ б проходит число N i импульсов с выхода генератора 9, равное
fKC c(r.)l
Триггер 12, формирующий выходной импульс зь11с1|о)находитс в единичном состо нии в течение времени от перед- него фронта импульса 1 i() до момента достижени равенства / фиксируемого с помощью дешифратора 1 , нул реверсивного счетчика, выходной импульс которого при достижении равенства Яj VIn возвращает выходной триггер 12 в исходное состо ние;
Поэтому длительность tjjjix iT) рав .на
tBbix.)ltJ(iT,)4i,(,
- В том случае, когда блок 10 содержит ш последовательно соединенных интеграторов, длительность равна
),
.(),
,та«СУ П (iV ().
Таким образом устройство позвол ет обрабатывать одиночные и редко 30 следующие импульсы, а также повысить точность вычислений.
Claims (1)
- Формула изобретениВрем -импульсное устройство дл извлечени корн , содержащее реверсивный счетчик, выход которого через дешифратор нул подключен к первому входу триггера, соединенного вторым входом с выходом формировател , подключенного входом к первому входу устройства и первому входу элемента И, а выход триггера соединен с выходом устройства .и входом блока интегратрров, прдключенного выходом к входу генератора управл емой частоты, отличающеес тем, что, с целью расширени класса решаемых задач и повышени точности вычислений, в устройство дополнительно введены элементы задержки и элементы И и ИЛИ, причем суммирующий вход реверсивного счетчика соединен с выходом элемента ИЛИ, подключенного входами через элементызадержки соответственно к выходу основного элемента И и выходу первого дополнительного элемента И, соединенного первым входом с вторым входом устройства, а вычитающий вход реверсивного счетчика подключен }с выходу второго дополнительного элемента И, соединенного первым входом с выходом устройства, причем вторые входы всех . элементов. И подключены к выходу генератора управл емой частоты.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762321574A SU607232A1 (ru) | 1976-01-29 | 1976-01-29 | Врем -импульсное устройство дл извлечени корн |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762321574A SU607232A1 (ru) | 1976-01-29 | 1976-01-29 | Врем -импульсное устройство дл извлечени корн |
Publications (1)
Publication Number | Publication Date |
---|---|
SU607232A1 true SU607232A1 (ru) | 1978-05-15 |
Family
ID=20647981
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762321574A SU607232A1 (ru) | 1976-01-29 | 1976-01-29 | Врем -импульсное устройство дл извлечени корн |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU607232A1 (ru) |
-
1976
- 1976-01-29 SU SU762321574A patent/SU607232A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU607232A1 (ru) | Врем -импульсное устройство дл извлечени корн | |
US3590231A (en) | Digital signal generator using digital differential analyzer techniques | |
SU618747A1 (ru) | Цифровое усредн ющее устройство | |
SU417902A1 (ru) | ||
SU545994A1 (ru) | Интегратор | |
SU479258A1 (ru) | Двоично-дес тичный счетчик | |
SU418857A1 (ru) | ||
SU628502A1 (ru) | Цифровой линейный экстрапол тор | |
SU1499339A1 (ru) | Устройство дл вычислени квадратного корн | |
SU1408437A1 (ru) | Генератор случайного потока импульсов | |
SU552620A1 (ru) | Устройство дл извлечени корн | |
SU1420364A1 (ru) | Цифровое устройство дл измерени пор дка интерференции | |
SU661773A1 (ru) | Устройство дл преобразовани кодов в частоту | |
SU640315A1 (ru) | Частотно-импульсное диференцирующее устройство | |
SU809217A1 (ru) | Вычислительное устройство | |
SU1040432A1 (ru) | Измеритель сдвига фаз (его варианты) | |
SU402822A1 (ru) | Цифровой фазо?летр | |
SU516190A1 (ru) | Преобразователь частоты следовани импульсов в код | |
SU1115048A1 (ru) | Умножитель частоты | |
SU435524A1 (ru) | Множительно-делительное устройство | |
SU781851A1 (ru) | Многоканальное аналого-цифровое устройство дл возведени в квадрат | |
SU611217A1 (ru) | Устройство дл делени напр жений | |
SU1105905A1 (ru) | Устройство дл синусно-косинусного преобразовани | |
SU902248A1 (ru) | Устройство дл преобразовани интервала времени в цифровой код | |
SU432527A1 (ru) | Множительно-делительное устройство |