SU811278A1 - Вычислительное устройство - Google Patents
Вычислительное устройство Download PDFInfo
- Publication number
- SU811278A1 SU811278A1 SU792720813A SU2720813A SU811278A1 SU 811278 A1 SU811278 A1 SU 811278A1 SU 792720813 A SU792720813 A SU 792720813A SU 2720813 A SU2720813 A SU 2720813A SU 811278 A1 SU811278 A1 SU 811278A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- counter
- generator
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
л ющим входом с шиной запуска, а вторые входы компараторов подключены к аналоговым шинам ввода аргументов, причем второй вход второго элемента И соединен через элемент задержки с вторым входом третьего элемента И и с выходом числонмпульсного экспоненциального генератора, вход которого подключен к выходу первого элемента И. Кроме этого, блок извлечени квадратного корн содержит входной и выходной счетчики и группу элементов И, подключенных первыми входами к цифровым выходам выходного счетчика, вторыми входами - к выходу элемента задержки, а выходами - к инверсным установочным входам соответствуюших разр дов входного счетчика, соединенного суммируюш,им входом с входом- блока извлечени квадратного корн , а выходом переполнени - с входом элемента задержки и с вычитаюшим входом выходного счетчика. На чертелсе изображена блок-схема устройства . Устройство содержит блок 1 извлечени квадратного корн , соединенный выходом с выходной шиной устройства, а входом - с выходом элемента ИЛИ 2. Шина запуска 3устройства подключена к управл ющему входу экспоненциального генератора 4 напр жени и к первому входу первого элемента И 5, соединенного вторым входом с выходом генератора опорной частоты 6. Выход элемента И 5 нодключен к входу числоимпульсного экспоненциального генератора 7. Выход экспоненциального генератора 4напр жени соединен с первыми входами первого и второго компараторов 8 и 9, подключенных вторыми,входами соответственно к аналоговым шинам 10 и 11 ввода аргументов f/ix и Uix- Входы элемента ИЛИ 2 соединены с выходами второго и третьего элементов И 12 и 13, первые входы которых подключены к выходам компараторов 8 и 9. Второй вход второго элемента И 12 соединен через элемент задержки 14 с вторым входом третьего элемента И 13 и с выходом генератора 7. Блок 1 извлечени квадратного корн содержит входной и выходной Счетчики 15, 16 и группу элементов И 17, подключенных первыми входами к цифровым выходам счетчика 16, вторыми входами - к выходу элемента задержки 18, а выходами - к инверсным установочным входам соответствующих разр дов счетчика 15. Счетчик 15 соединен суммирующим входом с входом блока 1 извлечени квадратного корн , а выходом переполнени - с входом элемента задержки 18 и с вычитающим входом счетчика 16. Устройство работает следующим образом . Сигнал .запуска в момент времени 0 с щины 3 поступает на управл ющий вход экспоненциального генратора 4 напр жени и отпирает элемент И 5, разреша прохождение импульсов от генератора опорной частоты 6 на вход число-импульсного экспоненциального генератора 7. Генератор 4 вырабатывает напр жение f/i (t, поступаюшее на первые входы компараторов 8 и 9, U,(,e где УоИТ начальное напр жение и посто нна времени генератора 4. Одновременно с этим начинает работать генератор 7 (который, например, может быть выполнен на суммируюш,ем и вычитаюш ,ем счетчиках и группе элементов И-ИЛИ), на выходе которого формируетс поток импульсов, сумма которого Ni(t) равна / N,(t) где - начальное значение кода и посто нна временн генератора 7. Импульсы с выхода генератора 7 через элементы И 12, 13, открытые разрешающими сигналами с выходов компараторов 8 н 9, суммируютс , на элементе Р1ЛИ 2. В моменты времени i и tz, соответствуюшие совпадению выходного напр жени генератора 4 с входными напр жени ми {/ и Uzx на шинах 10 и 11, происходит срабатывание компараторов 8 и 9 и запирание элементов И 12 и 13. Задава соответствующим образом исходные значени параметров генераторов 4 и 7 (например, Uu в, сек, и ,5 сек), получим, что количество импульсов, поступивших в процессе преобразовани на вход блока I, равно A,(f/u..0. Эта последовательность импульсов в блоке 1 преобразуетс в выходной код Лз, пропорциональный корню квадратному из суммы квадратов напр жений Vix и U xРабота блока 1 основана на циклических переполнени х счетчика 15, при которых из счетчика 16 вычитаетс импульс, а в счетчик 15 записываетс инверсное значение кода 16. В исходном состо нии в счетчик 16 записываетс код Лзмакс-1, в п старших разр дов счетчика 15 - инверсное значение кода Лзмакс-1, а в (n-fl)-ft младший разр д счетчика 15 - единица. Первое переполнение счетчика 15 происходит через 2Л змакс-1 входных импульсов. После этого из счетчика 16 вычитаетс один импульс, а в счетчик 15 записываетс инверси кода VsMaKc-2. Поскольку после первого переполнени счетчика 15 его младший триггер стаетс в единичном состо нии, то второе переполнение счетчика 15 произойдет через
2Л змакс-3 импульсов. Далее работа блока 1 по извлечению квадратного корн из числа импульсов NZ продолжаетс аналогично вышеописанному, причем дл обеспечени при f/ix t/2a: 0 (т. е. когда на вход блока 1 поступает максимальное количество импульсов Л змакс) НбОбХОДИМО СОбЛЮдать соотношение Л змаке V Л амакс
Таким образом, рассмотренное устройство за счет введени новых узлов и св зей между ними позвол ет по сравнению с прототипом расширить функциональные возможности , а именно вычисл ть корень квадратный из суммы квадратов слагаемых, представленных в аналоговой форме. При этом совмеш,ение во времени операций преобразовани формы входных аналоговых сигналов, возведени в квадрат, суммировани и извлечени квадратного корн позвол ет обеспечить высокое быстродействие устройства.
Claims (3)
1. Вычислительное устройство, содерл ащее блок извлечени квадратного корн , выход которого вл етс выходом устройства , и первый элемент И, подключенный первым входом к шине запуска, а вторым входом - к выходу генератора опорной частоты , отличающеес тем, что, с целью расширени функциональных возможностей устройства, за счет извлечени корн из суммы квадратов слагаемых в него дополнительно введены экспоненциальный генератор напр жени , число-импульсный экспоненциальный генератор, компараторы, элемент задержки, второй и третий элементы И и элемент ИЛИ, подключенный выходом к входу блока извлечени квадратного корн , а входами - к выходам второго и третьего элементов И, первые входы которых соединены с выходами первого и
5 второго компараторов, подключенных первыми входами к выходу экспоненциального генератора напр жени , соединенного управл ющим входом с шиной запуска, а вторые входы компараторов подключены к
10 аналоговым шинам ввода аргументов, причем второй вход второго элемента И соединен через элемент задержки с вторым входом третьего элемента И и с выходом число-импульсного экспоненциального генератора, вход которого подключен к выходу первого элемента И.
2 .Устройство по п. 1, отличающеес тем, что блок извлечени квадратного корн содержит входной и выходной счетчики
20 и группу элементов И, подключенных первыми входами к цифровым выходам выходного счетчика, вторыми входами - к выходу элемента задержки, а выходами - к инверсным установочным входам соответствующих разр дов входного счетчика, соединенного суммирующим входом с входом блока извлечени квадратного корн , а выходом переполнени - с выходом элемента задержки и с вычитающим входом вы30 ходного счетчика.
Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетельство СССР № 432493, кл. G 06 F 7/38, 1972. 35 2. Авторское свидетельство СССР № 585493, кл. G 06 F 7/38, 1976.
3. Авторское свидетельство СССР № 394779, кл. G 06 F 7/38, 1970 (прототип ).
/V;//;
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792720813A SU811278A1 (ru) | 1979-02-06 | 1979-02-06 | Вычислительное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792720813A SU811278A1 (ru) | 1979-02-06 | 1979-02-06 | Вычислительное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU811278A1 true SU811278A1 (ru) | 1981-03-07 |
Family
ID=20808571
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792720813A SU811278A1 (ru) | 1979-02-06 | 1979-02-06 | Вычислительное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU811278A1 (ru) |
-
1979
- 1979-02-06 SU SU792720813A patent/SU811278A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU811278A1 (ru) | Вычислительное устройство | |
US2764679A (en) | Absolute value system | |
SU801243A1 (ru) | Рециркул ционный измеритель временныхиНТЕРВАлОВ | |
SU902249A1 (ru) | Преобразователь интервала времени в цифровой код | |
SU381076A1 (ru) | УСТРОЙСТВО дл ФОРМИРОВАНИЯ ИЛ\ПУЛЬСОВ | |
SU898447A1 (ru) | Устройство дл возведени в квадрат | |
SU802955A1 (ru) | Устройство дл сбора и обработки ин-фОРМАции | |
SU618747A1 (ru) | Цифровое усредн ющее устройство | |
SU432547A1 (ru) | Вычислитель коэффициентов уолша-фурье | |
SU1001453A1 (ru) | Формирователь длительности импульса | |
SU782154A2 (ru) | Преобразователь частота-код | |
RU2024028C1 (ru) | Низкочастотный измеритель фазового сдвига | |
SU1228029A1 (ru) | Способ измерени частоты | |
SU691771A2 (ru) | Цифровой частотомер | |
SU693538A1 (ru) | Преобразователь интервала времени в цифровой код | |
SU640315A1 (ru) | Частотно-импульсное диференцирующее устройство | |
SU377798A1 (ru) | Всесоюзная | |
SU926764A1 (ru) | Преобразователь переменного напр жени в код | |
SU984038A1 (ru) | Устройство дл преобразовани частоты в код | |
SU748271A1 (ru) | Цифровой частотомер | |
SU424188A1 (ru) | Частотно-импульсное множительно-делительноеустройство | |
SU843222A1 (ru) | Преобразователь интервала времениВ цифРОВОй КОд | |
SU824436A1 (ru) | Процентный цифровой измеритель-Ный пРЕОбРАзОВАТЕль | |
SU1490712A1 (ru) | Адаптивный аналого-цифровой преобразователь | |
SU611205A1 (ru) | Преобразователь пр мого последовательного кода в дополнительный |