SU436345A1 - Преобразователь кодов - Google Patents

Преобразователь кодов

Info

Publication number
SU436345A1
SU436345A1 SU1845869A SU1845869A SU436345A1 SU 436345 A1 SU436345 A1 SU 436345A1 SU 1845869 A SU1845869 A SU 1845869A SU 1845869 A SU1845869 A SU 1845869A SU 436345 A1 SU436345 A1 SU 436345A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
binary
registers
adder
outputs
Prior art date
Application number
SU1845869A
Other languages
English (en)
Original Assignee
А. П. Стахов , В. В. Браткевич Таганрогский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by А. П. Стахов , В. В. Браткевич Таганрогский радиотехнический институт filed Critical А. П. Стахов , В. В. Браткевич Таганрогский радиотехнический институт
Priority to SU1845869A priority Critical patent/SU436345A1/ru
Application granted granted Critical
Publication of SU436345A1 publication Critical patent/SU436345A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

1
Изобретение относитс  к области вычислительной и электроизмерительной техники и может быть использовано дл  преобразовани  кодов.
Известны устройства дл  преобразовани  чисел из дес тичной системы счислени  в двоичную , содержащие дес тичный регистр со схемами коррекции и сдвига, двоичный регистр со схемами сдвига, входы и выходы которого соединены соответственно с выходами и входами дес тичного регистра. Выходы блока управлени  соединены с управл ющими входами двоичного и дес тичного счетчиков. Недостатком известных устройств  вл етс  ограничение функциональных возможностей, не позвол ющее переводить в двоичную систему счислени  числа, разр дные веса которых св заны соотношением
р(0 р( 1) + Рр(- 1).
и приведены в таблице I.
Таблица
где фр(0-вес i-ro разр дапреобразуемого числа, фр(-k) фр(0)-1. фр(1)-2. i, р, /е 0, 1,2, ... 15 Последнее имеет место в аналого-цифровых преобразовател х, реализующих оптимальные алгоритмы преобразовани , где возникает задача перевода конечного результата преобразовани  в обычный двоичный код. Цель изобретени  - расщирение области применени  преобразователей кодов. Цель изобретени  достигаетс  введением блока умножени , выход которого соединен с сумматором результата, и генератора весовых коэффициентов, содержащего, в свою очередь, цепочку последовательно соединенных регистров и сумматор, входы которого соединены с выходами последнего и предпоследнего регистров цепочки, а выход сумматора соединен со входом нервого регистра цепочки и со входом блока умножени , со вторым входом которого соединен выход двоичного регистра. Управл ющие входы генератора весовых коэффициентов и блока умножени  соединены с выходами блока управлени . Сущность изобретени  заключаетс  в сопоставлении преобразуемой системе счислени  определенного набора исходных констант, записанных в обычном двоичном коде, и вычислении по ним весовых коэффициентов текущих разр дов преобразуемого числа с последующим их суммированием. С целью совмещени  времени аналого-цифрового преобразовани  и времени перевода результата преобразовани  весовые коэффициенты текущих разр дов более удобно определ ть по рекуррентному соотношению Тр ( - / - 1) Рр(0 - Дг - 1). 1. е. начина  со старшего разр да. Блок-схема устройства приведена на чертеже . В его состав входит генератор 1 весовых коэффициентов , состо щий из двоичных регистров 2-4 и двоичного сумматора 5, дес тичный регистр 6 со схемами сдвига влево 7 и вправо 8 и схемами коррекции 9, двоичный регистр 10 со схемами сдвига вправо 11 и влево 12, сумматор 13 результата, блок 14 умножени  и блок управлени  15. Преобразуемой системе счислени  ставитс  в соответствие (р+1) исходных констант, коКонечный результат преобразовани  (01001) формируетс  в конце седьмого такта в сумма- 45 торе 13.
Перевод чисел из двоичной системы в дес тичную систему счислени  (и наоборот) осуществл етс  известным способом, при этом ра- 50 ботают блоки 6-12.
Предмет изобретени 
Преобразователь кодов, содержащий дес тичный регистр со схемами коррекции и сдвига , двоичный регистр со схемами сдвига, входы и выходы которого соединены соответственно с выходами и входами дес тичного регистра, к блок управлени , выходы которого соединеторые располагаютс  в регистрах генератора 1 в обычном двоичном коде следующим образом: регистр 4-фр(0, регистр 3-(pp(i-1) и .регистр 2-фр(/-р). Значени  фр(1) в зависимости от числа разр дов i и параметра р определ ютс  по таблице № 1. Работу устройства рассмотрим дл  случа , когда преобразуемое число 1000111 в 6; 4; 3; 2; 1; 1; 1; (i-7, р 2) записано в регистре 10, а исходные константы Ф2(5)9, ф2(6) 13, ф2(7) 19 размещены соответственно в регистрах 2-4. В первом такте преобразуемое число в регистре 10 сдвигаетс  влево на один двоичный разр д. Одновременно с этим на выходе генератора весовых коэффициентов формируетс  вес старшего разр да, равный разности содержимого регистров 4 и 3 (19-13 6). Блок 14 осуществл ет умножение весового коэффициента разр да на его текущее значение с последующим запоминанием результате в сумматоре 13. Во втором такте формируетс  вес следующего разр да, дл  чего между регистрами генератора осуществл етс  соответствующий обмен информации, при этом содержимое регистра 3 переписываетс  в регистр 4, содержимое регистра 2 переписываетс  в регистр 3, а результат предыдущего действи  (т. е. вес старшего разр да) - в регистр 2. После образовани  в сумматоре 5 разности содержимого регистров 4 и 3 (13-19 4) преобразуемое число в регистре 10 сдвигаетс  влево на один двоичный разр д, и в конце второго такта в сумматор 13 добавл етс  результат умножени  весового коэффициента второго разр да на его текущее значение. Аналогичным образом устройство работает и в последующих тактах: Таблица 2
ны с управл ющими входами двоичного и дес тичного счетчиков, отличающийс  тем, что, с целью расширени  области ирименени , он содержит блок умножени , выход которого соединен с сумматором результата, и генератор весовых коэфс{)ициентов, содержащий, в свою очередь, цепочку последовательно соединенных регистров и сумматор, входы которого
г
соединены с выходами последнего и предпоследнего регистров цепочки, а выход сумматора соединен со входом первого регистра цепочки и со входом блока умножени , со вгорым входом которого соединен выход двоичного регистра, управл ющие входы генератора весовых коэффициентов и блока умножени  соединены с выходами блока управлени .
SU1845869A 1972-11-09 1972-11-09 Преобразователь кодов SU436345A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1845869A SU436345A1 (ru) 1972-11-09 1972-11-09 Преобразователь кодов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1845869A SU436345A1 (ru) 1972-11-09 1972-11-09 Преобразователь кодов

Publications (1)

Publication Number Publication Date
SU436345A1 true SU436345A1 (ru) 1974-07-15

Family

ID=20531975

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1845869A SU436345A1 (ru) 1972-11-09 1972-11-09 Преобразователь кодов

Country Status (1)

Country Link
SU (1) SU436345A1 (ru)

Similar Documents

Publication Publication Date Title
SU436345A1 (ru) Преобразователь кодов
SU525087A1 (ru) Устройство дл вычислени квадратного корн
SU807320A1 (ru) Веро тностный коррелометр
SU1056192A1 (ru) Веро тностное устройство дл умножени матриц
RU2248094C2 (ru) Устройство преобразования из десятичной системы счисления в двоичную
SU714391A2 (ru) Преобразователь двоичного кода смешанных чисел в двоично-дес тичный код
SU517890A1 (ru) Преобразователь двоично-дес тичного кода в двоичный
SU723567A1 (ru) Преобразователь двоично-дес тичного кода в двоичный код
SU676986A1 (ru) Цифровой функциональный преобразователь
SU388278A1 (ru) Интегратор для параллельной цифровой интегрирующей машины с электронной коммутацией
SU717754A1 (ru) Преобразователь двоично-дес тичных чисел в двоичные
SU860055A1 (ru) Преобразователь двоично-дес тичных чисел в коде 4,2,2,1 в двоичные
SU742922A1 (ru) Преобразование дес тичного кода в двоичный код
SU767749A1 (ru) Преобразователь двоичного кода в двоично-дес тично-шестидес тиричный код
SU813418A1 (ru) Устройство дл умножени двоичныхчиСЕл B дОпОлНиТЕльНыХ КОдАХ
SU1336029A1 (ru) Устройство дл вычислени коэффициентов Фурье
SU1292187A1 (ru) Преобразователь двоично-дес тичного кода в двоичный
SU410419A1 (ru)
SU718843A1 (ru) Устройство дл умножени
SU940296A1 (ru) Аналого-цифровой преобразователь с автоматической коррекцией
SU467343A1 (ru) Преобразователь кодов
SU1262480A1 (ru) Устройство дл делени
SU822347A1 (ru) Вычислительный преобразовательНАпР жЕНи B КОд
SU723571A1 (ru) Устройство дл умножени дес тичных чисел
SU577673A1 (ru) Преобразователь кода в частоту