SU435592A1 - DISTRIBUTOR - Google Patents
DISTRIBUTORInfo
- Publication number
- SU435592A1 SU435592A1 SU1884553A SU1884553A SU435592A1 SU 435592 A1 SU435592 A1 SU 435592A1 SU 1884553 A SU1884553 A SU 1884553A SU 1884553 A SU1884553 A SU 1884553A SU 435592 A1 SU435592 A1 SU 435592A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- outputs
- triggers
- input
- decoders
- Prior art date
Links
Landscapes
- Measuring Phase Differences (AREA)
Description
1one
Изобретение относитс к измерительной и вычислительной технике.The invention relates to measuring and computing.
Известны распределители импульсов по N различным каналам, выполненные на потенциальных элементах «И-НЕ, содержащие кольцевой счетчик, каждый разр д которого состоит из установочного и двух вспомогательных триггеров, выходы .которых соединены с дешифратором, фазосдвигающее устройство , п выходов которого соединены с соответствующими входами схем «И п дешифраторов и один вход - со входами кольцевого счетчика.Known pulse distributors on N different channels, made on potential "AND-NOT" elements, containing a ring counter, each discharge of which consists of an installation and two auxiliary triggers, outputs which are connected to the decoder, a phase-shifter, n outputs of which are connected to the corresponding inputs circuits “And n decoders and one input - with the inputs of the ring counter.
Известное устройство сложно, например, при JV 18 и кольцевой счетчик состоит из дев ти разр дов.The known device is difficult, for example, when JV 18 and the ring counter consists of nine bits.
Цель изобретени - упрощение схемы устройства - достигаетс тем, что в предлагаемом распределителе п-1 выходов фазосдвигающего устройства соединены со входами п-1 входных триггеров со счетным запуском, выполненных на установочном и двух вспомогательных триггерах, причем два входа каждой нечетной схемы «И п-1 дешифратора соединены с выходами вспомогательных триггеров соответствующего п-1 входного триг .ера, а два входа каждой четной схемы «И п-1 дещифратора - с другими выходами вспомогательных триггеров соответствующего п-i входного триггера, а остальные два входа каждой четной и нечетной схемы «И п-1 дешифратора соединены с выходами вспомогательных триггеров соответствующих разр дов .кольцевого счетчика.The purpose of the invention is to simplify the device circuit - in the proposed distributor, p-1 outputs of the phase-shifting device are connected to the inputs of p-1 input trigger with a counting start, made on the installation and two auxiliary triggers, and two inputs 1 decoder is connected to the outputs of the auxiliary triggers of the corresponding n-1 input trigger. And two inputs of each even circuit “And n-1 descrambler” with other outputs of the auxiliary triggers of the corresponding n-i input trigger Hera, and the remaining two inputs of each even and odd scheme “And n-1 decoder connected to the outputs of the auxiliary triggers corresponding bits of the ring counter.
Схема распределител представлена на фиг. 1 ( в данном случае в качестве примера прин то , ). На фиг. 2 изображена структурна схема триггера со счетным входом.The distributor circuit is shown in FIG. 1 (in this case, taken as an example,). FIG. 2 shows a trigger flow diagram with a counting input.
Выходы 1-3 фазосдвигающего устройства 4 соединены со входами 5 схем «И 6 дешифраторов 7-9, а его выход 1 св зан со входами 10 кольцевого счетчика Г1. Выходы 12-il5 разр дов 16 счетчика соединены со входамиThe outputs 1-3 of the phase shifter 4 are connected to the inputs 5 of the circuit "And 6 decoders 7-9, and its output 1 is connected to the inputs 10 of the ring counter G1. Outputs 12-il5 bits 16 counters are connected to the inputs
схем «И 6. Выходы 2 и 3 фазосдвигающего устройства соединены соответственно со входами 14 входных триггеров 17 и 18 со счетным входом. Входы 19 и 20 каждой нечетной схемы «И 6 дешифраторов 8 и 9 св заны с выходами il2 и 14 триггеров 17 и 18 соответственно , входы 19 и 20 каждой счетной схемы «И 6 дешифраторов 8 и 9 - с выходами 13 и 15 триггеров 17 и 18 соответственно, входы 21 и 22 всех схем «И 6 дешифраторов 8 н 9-schemes "And 6. The outputs 2 and 3 of the phase-shifting device are connected respectively to the inputs 14 of the input flip-flops 17 and 18 with the counting input. Inputs 19 and 20 of each odd circuit "And 6 decoders 8 and 9 are connected to outputs il2 and 14 flip-flops 17 and 18, respectively, inputs 19 and 20 of each counting circuit" And 6 decoders 8 and 9 - with outputs 13 and 15 flip-flops 17 and 18 respectively, the inputs 21 and 22 of all the schemes "And 6 decoders 8 n 9-
с соответствующими выходами 12-15 триггеров 16 кольцевого счетчика 11.with the corresponding outputs 12-15 triggers 16 ring counter 11.
Работает распределитель следующим образом . Перед началом распределени импульсов поWorks distributor as follows. Before starting the distribution of pulses
выходным шинам 23-40 триггеры 16 .кольцевого счетчика И и триггеры 17 и 18 устанавливаютс в исходное состо ние. При этом кажда лерва схема «И 6 дешифраторов 7-9 потенциально подготовлена к пропусканию первых импульсов соответствующих такТ01ВЫХ последовательностей 1-3. Первые импульсы тактовых последовательностей 1-3 проход т через схемы «И 6 дешифраторов 7-9 на выходы 23; 29 и 35. Только после их окончани разрешение переключаетс на последующие схемы «И 6 дешифраторов 7-9. Благодар (Вышеуказанному становитс возможным коммутирование импульсов каждой последовательности по выходным шинам с частотой, близкой к предельной дл триггера со счетным входом, существенном уменьшении количества триггеров со счетным ,входо м . Так как количество последовательностей в общем случае равно п, то общее .количество три,пгеров со счетным входом равно +(«-). Предмет изобретени Раопределитель на потенциальных элементах «И-НЕ, содержащий кольцевой счетчик. каждый разр д которого состоит из установочного и двух вспомогательных триггеров, выходы которого соединены с соответствующими входами схем «И п дешифраторов, и фазосдВИгающее устройство, п выходов которого соединены с соответствующими входами схем «И п дешифраторов и один вход - со входами кольцевого счетчика, отличающийс тем, что, с .целью упрощени устройства, -1 выходов фазосдвигающего устройства соединены со входами п-1 входных триггеров со счетным запуском, выполненных на установочном и двух вспомогательных триггерах , оричем два входа каждой нечетной схемы «И п-: дещ.ифратора соединены с выходами йопомогательных три1ггеров соответствующего п-1 входного триггера, а два входа каждой четной схемы «И п-1 дешифратора - с другими выходами вспомогательных триггеров соответствующего п - I входного триггера, а остальные два входа каждой четной и нечетной схемы «И п--1 дешифратора соединены С выходами вспомогательных триггеров соо11ветст1вующих разр дов кольцевого счетчика.the output buses 23-40, the triggers 16 of the ring counter And, and the triggers 17 and 18 are reset. At the same time, each circuit “AND 6 decoders 7–9” is potentially prepared for the transmission of the first pulses of the corresponding T001 sequences 1-3. The first pulses of clock sequences 1-3 pass through the circuits And 6 decoders 7-9 to outputs 23; 29 and 35. Only after their completion the resolution switches to the following schemes And 6 decoders 7-9. Thanks (The above makes it possible to switch the pulses of each sequence over the output buses with a frequency close to the limit for a trigger with a counting input, a significant decrease in the number of triggers with a counting input. Since the number of sequences is in general n, the total number is three, pgerov with a counting input is + ("-). The subject of the invention is the determinant on the potential elements" AND IS NOT, containing a ring counter. Each bit of which consists of an installation and two auxiliary Triggers, the outputs of which are connected to the corresponding inputs of the I & D decoders, and a phase shifter, n outputs of which are connected to the corresponding inputs of the And decoders and one input - with the inputs of a ring counter, characterized in that, to simplify the device , -1 outputs of the phase-shifting device are connected to inputs n-1 of input triggers with a counting start, performed on the installation and two auxiliary triggers, orchestral two inputs of each odd “And n-: daf.ifrator circuit connected to the output Dami ipomogatelnyh triggers corresponding n-1 input trigger, and two inputs of each even circuit "And n-1 decoder - with other outputs of auxiliary triggers corresponding n - I input trigger, and the remaining two inputs of each even and odd scheme" And n - 1 The decoder is connected to the outputs of the auxiliary triggers corresponding to the bits of the ring counter.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1884553A SU435592A1 (en) | 1973-02-20 | 1973-02-20 | DISTRIBUTOR |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1884553A SU435592A1 (en) | 1973-02-20 | 1973-02-20 | DISTRIBUTOR |
Publications (1)
Publication Number | Publication Date |
---|---|
SU435592A1 true SU435592A1 (en) | 1974-07-05 |
Family
ID=20542939
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1884553A SU435592A1 (en) | 1973-02-20 | 1973-02-20 | DISTRIBUTOR |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU435592A1 (en) |
-
1973
- 1973-02-20 SU SU1884553A patent/SU435592A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3577086A (en) | Generator of delayed sequences employing shift register techniques | |
SU435592A1 (en) | DISTRIBUTOR | |
JPS6253968B2 (en) | ||
SU372690A1 (en) | PULSE DISTRIBUTOR ;;; - x: ': ... o, "' 1 [YYSHO ^ I ;;;: ';;; -',:,! | |
JPS55143825A (en) | Digital phase shifter | |
SU613504A1 (en) | Frequency divider with variable division factor | |
SU467475A1 (en) | Frequency divider with variable fractional division factor | |
SU1068834A1 (en) | Digital frequency meter | |
SU855531A1 (en) | Digital phase inverter | |
SU1003359A1 (en) | One-cycle circular counter of unitary code | |
SU984057A1 (en) | Pulse frequency divider | |
SU777825A1 (en) | Pulse counter | |
SU911740A1 (en) | Frequency divider with n-1/2 countdown ratio | |
SU951711A1 (en) | Pulse train frequency digital divider | |
SU970642A1 (en) | Discrete phase shifter | |
SU602939A1 (en) | Information shifting arrangement | |
SU680177A1 (en) | Functional calculator | |
SU641658A1 (en) | Multiprogramme frequency divider | |
SU602975A1 (en) | Pseudorandom signal generator | |
SU560340A1 (en) | Frequency splitter with robust failure detection | |
SU463234A1 (en) | Device for dividing cycle time into fractional number of intervals | |
SU470805A1 (en) | Dividing device | |
SU463994A1 (en) | Display device | |
SU842785A1 (en) | Converter of series binary quasicanonic modified code into parallel canonic code | |
SU483792A1 (en) | Pulse distributor |