SU432677A1 - Устройство для исправления ошибок - Google Patents

Устройство для исправления ошибок

Info

Publication number
SU432677A1
SU432677A1 SU1751609A SU1751609A SU432677A1 SU 432677 A1 SU432677 A1 SU 432677A1 SU 1751609 A SU1751609 A SU 1751609A SU 1751609 A SU1751609 A SU 1751609A SU 432677 A1 SU432677 A1 SU 432677A1
Authority
SU
USSR - Soviet Union
Prior art keywords
key
inputs
output
input
adders
Prior art date
Application number
SU1751609A
Other languages
English (en)
Original Assignee
М. П. Миневич
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by М. П. Миневич filed Critical М. П. Миневич
Priority to SU1751609A priority Critical patent/SU432677A1/ru
Application granted granted Critical
Publication of SU432677A1 publication Critical patent/SU432677A1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Description

I
Изобретение относитс  к технике св зи и может быть иснользовано в системах передачи информации по каналам св зи, подверженным воздействию помех, когда необходимо вначале прин ть мажоритарное решение по нескольким повторени м информации , а затем произвести дополнительное исправление ошибок.
Известно устройство дл  исправлени  ошибок, представл ющее собой последовательное соединение декодирующего накопител  и декодера корректирующего кода. В декодирующем накопителе вначале производитс  прием всех трех повторений и по ним принимаетс  мажоритарное решение. Затем результат рещени  переписываетс  в декодер , в котором происходит исправление ошибок иутем декодировани  корректирующего кода.
С целью повышени  надежности работы в предлагаемом устройстве между входами счетчика повторений и регистра сдвига включен управл емый коммутатором ключ, при этом выход регистра сдвига соединен с дополнительными входами ключа пепосредственно и через сумматоры, вторые входы которых подсоединены ко входу счетчика повторений , потенциальные выходы регистра сдвига соединены со входами сумматоров декодера , а управл ющий вход дополнительного ключа подсоединен к коммутатору.
На чертеже представлена блок-схема предлагаемого устройства.
Вход устройства соединен со входами счетчика / повторений, ключа 2 и сумматоров 3 и 4. Выход счетчика / повторений соединен через коммутатор 5 с управл ЕОЩИМи входами ключа 2 и ключа 6. Выход ключа 2 соединен со входом регистра 7 сдвига, выход которого соединен со вторыми входами сумматоров 3 п 4 к со входом ключа 2. Выходы сумматоров 3 }1 4 соединены со входами ключа 2. Параллельные выходы регистра 7 сдвига соединены со входами сумматоров 8, выходы которых соединены со входами мажоритарного элемента 9, выход последнего через ключ 6 соединен с выходом устройства дл  исправлени  ошибок.
Устройство работает следующим образом.
Принимаема  последовательность из п символов поступает одновременно на вход счетчика / повторений, на вход ключа 2 и на входы суммато юв 3 и 4. При ириеме I посылки (первое повторение) сигнал с коммутатора 5 ставит ключ 2 в положение, при котором на вход регистра 7 сдвига проход т принимаемые сигналы, при этом ключ 6 закрыт.
По окончании первого ловторенн  сигнал со счетчнка / поступает на коммутатор 5, последнпй ставнт ключ 2 в положение, при котором на вход регистра 7 проход т сигналы с сумматора 3, работающего по правилу: 1 + 1 1, 0 + 0 0, 1+0 2, .
По окончанпн второго повторени  сигнал со счетчнка первых повторенпй поступает на коммутатор 5, став щий ключ 2 в положение, при котором на вход регистра 7 сдвпга проход т сигналы с выхода сумматора 4, работающего по правилу: 1 + 1 1, 0 + 0 0, , , , 2 + 0 0, где первыми записаны символы, поступающие из регистра 7 сдвига.
По окончании третьего повторени  сигнал со счетчнка нервых повторений поступает на ко.м,мутато.р 5, который открывает ключ 6 и ставит ключ 2 в положение, когда на вход регистра 7 сдвпга проход т сигналы с его выхода . На каждом такте сдвига регистра 7 сдвига потенциалы с его выходов поступают на входы сумматоров 5, а с его выходов спгналы поступают па мажорптарный элемент
5; с выхода последнего через ключ 6 декодироваппые символы поступают на выход устройства дл  исправлени  ошибок.
П р е д м е т и 3 о б р е т е н и  
Устройство дл  исправлени  ощибок, содержащее параллельно включенные регпстр сдвпга и счетчик повтореннй с коммутатором
на выходе, а также подключенный к выходу сумматоров декодера мажоритарный эле.мент с дополнительным ключом на выходе, отличающеес  тем, что, с целью повышенп  надежности работы, между входамп счетчика
повторений п регистра сдвига включен управл емый коммутатором ключ, выход регистра сдвига соединен с доиолнительными входами ключа непосредственно и через сумматоры , вторые входы которых подсоединены
ко входу счетчика повторений, потенциальные входы регистра сдвига соединены со входами сумматоров декодера, а управл ющий вход дополнительного ключа подсоединен к коммутатору.
Вход
SU1751609A 1972-02-25 1972-02-25 Устройство для исправления ошибок SU432677A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1751609A SU432677A1 (ru) 1972-02-25 1972-02-25 Устройство для исправления ошибок

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1751609A SU432677A1 (ru) 1972-02-25 1972-02-25 Устройство для исправления ошибок

Publications (1)

Publication Number Publication Date
SU432677A1 true SU432677A1 (ru) 1974-06-15

Family

ID=20504248

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1751609A SU432677A1 (ru) 1972-02-25 1972-02-25 Устройство для исправления ошибок

Country Status (1)

Country Link
SU (1) SU432677A1 (ru)

Similar Documents

Publication Publication Date Title
SU432677A1 (ru) Устройство для исправления ошибок
SU1117848A1 (ru) Дешифратор двоичного циклического кода
SU581589A2 (ru) Устройство исправлени стираний
SU1051709A1 (ru) Устройство дл декодировани двоичных кодов Хемминга
SU562932A1 (ru) Телеграфное устройство дл исключени обнаруженных ошибок
SU892714A1 (ru) Устройство дл декодировани двоичных кодов хемминга
SU1520669A1 (ru) Декодер сверточного кода
SU524316A1 (ru) Устройство исправлени стираний
SU427466A1 (ru) Декодирующий накопитель
SU758552A1 (ru) Устройство выделени рекурентного сигнала с обнаружением ошибок
SU729849A2 (ru) Устройство дл исправлени ошибок
SU544151A1 (ru) Устройство дл исправлени ошибок
SU543171A1 (ru) Интегральна пространственно-временна коммутационна система
SU932636A2 (ru) Устройство дл обнаружени ошибок
RU2023348C1 (ru) Устройство для исправления ошибок при многократном повторении сообщений
SU907846A1 (ru) Декодирующее устройство
SU415820A1 (ru)
SU423255A1 (ru) Устройство для исправления стираний
SU428438A1 (ru) Приемный полукомплект устройствадля передачи дискретных сообщенийс информационной обратной связью
SU1073778A1 (ru) Устройство коммутации дл систем многоканального контрол и управлени
SU395988A1 (ru) Десятичный счетчик
SU496550A1 (ru) Устройство многоканального ввода
SU1290540A1 (ru) Устройство дл декодировани кода Рида-Соломона /15,12/
SU1640814A1 (ru) Устройство дл обнаружени и исправлени ошибок
SU1444963A1 (ru) Декодирующее устройство @ -разр дного кода